JPS6362055A - 読出し専用メモリ - Google Patents

読出し専用メモリ

Info

Publication number
JPS6362055A
JPS6362055A JP20815986A JP20815986A JPS6362055A JP S6362055 A JPS6362055 A JP S6362055A JP 20815986 A JP20815986 A JP 20815986A JP 20815986 A JP20815986 A JP 20815986A JP S6362055 A JPS6362055 A JP S6362055A
Authority
JP
Japan
Prior art keywords
page
signal
address
memory
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP20815986A
Other languages
English (en)
Inventor
Makoto Mifuchi
三渕 誠
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP20815986A priority Critical patent/JPS6362055A/ja
Publication of JPS6362055A publication Critical patent/JPS6362055A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は読出し専用メモリに関し、特にページアドレス
方式を採用した読出し専用メ、モリに関する。
〔従来の技術〕
従来のこの種の読出し専用メモリについて図面を参照し
て説明する。
第2図は従来の読出し専用メモリの一例を示すブロック
図である。
記憶部1は、それぞれ共通のアドレスが付された記憶領
域をもつ複数のページメモリ11がら構成され、これら
各ページメモリ11にはそれぞれ順番号が付されている
。そして、ページデコーダ5からのページ選択信号Ps
により指示されたページメモリ11内の、アドレスバッ
ファ回路2がらのアドレス信号Aの指示するアドレスの
記憶領域に記憶されているデータを出力する。
アドレスバッファ回路2は、アドレス信号Aを一時保持
し、各ページメモリ11へ出力する。
人出力バッファ回路3は、記憶部1からのデータを一時
保持しデータバスへ出力すると共に、データバスからの
ページ信号Pを一時保持しページラッチ回路4aへ出力
する。ページ信号Pにはページメモリ11に付された順
番号(以下、ページという。)の情報が含まれている。
ページラッチ回路4aは、制御信号Cにより入出力バッ
ファ回路3からのページ信号Pを一時記憶し、ページデ
コーダ5へ出力する。ページデコーダ5は、ページ信号
Pがもつ順番号のページメモリ11を選択するページ選
択信号P5を出力する。
〔発明が解決しようとする問題点〕
上述した従来の読出し専用メモリは、データバスから人
出力バッファ回路3を介して入力されたページ信号Pに
よりページを変える構成となっているので、この読出し
専用メモリをデータメモリとして使用する場合のように
ページ順、アドレス順に順次データを読出す場合には、
そのデータの1ブロツクが複数ページにまたがる場合、
一つのページの読出しが終ったかどうかを常に確認し、
終ったらその都度、ページ変更のページ信号をデータバ
スから入力しなければならないという欠点があった。
また、これを避るためにデータが複数ページにまたがら
ないようにしようとすると、使用上の制限やデータ作成
上の制限が生ずるという欠点があった。
本発明の目的は、データが複数ページにまたがってもペ
ージ変更の信号を入力しなくて済み、使用上の制限やシ
ータ作成上の制限を除去することのできる読出し専用メ
モリを提供することにある。
〔問題点を解決するための手段〕
本発明の読出し専用メモリは、それぞれ共通のアドレス
が付された記憶領域をもち、かつ順番号が付゛された複
数のページメモリを備え、アドレス信号とページ選択信
号とにより指示されたページメモリのアドレスの記憶領
域に記憶されているデータを出力する記憶部と、前記ペ
ージメモリに付された順番号の情報をもつページ信号を
一時記憶するページラッチ回路と、このページラッチ回
路からのページ信号により前記ページ選択信号を出力す
るページデコーダとを有する読出し専用メモリにおいて
、前記アドレス信号が所定のアドレスを指示したときイ
ンクリメント信号を出力するアドレス検出回路を設け、
前記ページラッチ回路に記憶されているページ信号の順
番号を、前記インクリメント信号により次の番号にイン
クリメントするようにして構成される。
〔実施例〕
次に、本発明の実施例について図面を参照して説明する
第1図は本発明の一実施例を示すブロック図である。
この実施例が第2図に示された従来の読出し専用メモリ
と相違する点は、アドレス信号Aが所定のアドレス、例
えば最大アドレスを指示したときにインクリメント信号
Iを出力するアドレス検出回路6を設け、このインクリ
メント信号Iにより、ページラッチ回2!4に記憶され
ているページ信号の順番号(記憶されているページ)を
次の番号(次のページ)にインクリメントするようにし
た点である。
アドレス検出回路6が最大アドレスを検出するとインク
リメント信号Iが出力され、このインクリメント信号I
によりページラッチ回路4に記憶されているページが次
のページにインクリメントされるので、データが複数の
ページにまたがっていても、最大アドレスになると次の
ページに自動的に移ることができ、ページ変更の信号を
入力しなくて済み、また、ページを気にしないで自由に
データを格納することができる。
〔発明の効果〕
以上説明したように本発明は、所定のアドレスになった
らページをインクリメントする構成にすることにより、
データを格納する際にデータの1ブロックが複数ページ
にまたがらないように注意する必要がなく自由にデータ
を格納することができ、複数ページにまたがるときでも
ページ変更の信号を入力しなくても自動的に次のページ
に移る二とができるので、使用上の制限やデータ作成上
の制限などを除去することごてきる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック図、第2図は
従来の読出し専用メモリの一例を示すブロック図である
。 1・・・記憶部、2・・・アドレスバッファ回路、3・
・・人出力バッファ回路、4,4a・・・ページラッチ
回路、5・・・ページデコーダ、6・・・アドレス検出
回路、11・・・ページメモリ。 81区

Claims (1)

    【特許請求の範囲】
  1. それぞれ共通のアドレスが付された記憶領域をもち、か
    つ順番号が付された複数のページメモリを備え、アドレ
    ス信号とページ選択信号とにより指示されたページメモ
    リのアドレスの記憶領域に記憶されているデータを出力
    する記憶部と、前記ページメモリに付された順番号の情
    報をもつページ信号を一時記憶するページラッチ回路と
    、このページラッチ回路からのページ信号により前記ペ
    ージ選択信号を出力するページデコーダとを有する読出
    し専用メモリにおいて、前記アドレス信号が所定のアド
    レスを指示したときにインクリメント信号を出力するア
    ドレス検出回路を設け、前記ページラッチ回路に記憶さ
    れているページ信号の順番号を、前記インクリメント信
    号により次の番号にインクリメントするようにしたこと
    を特徴とする読出し専用メモリ。
JP20815986A 1986-09-03 1986-09-03 読出し専用メモリ Pending JPS6362055A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP20815986A JPS6362055A (ja) 1986-09-03 1986-09-03 読出し専用メモリ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP20815986A JPS6362055A (ja) 1986-09-03 1986-09-03 読出し専用メモリ

Publications (1)

Publication Number Publication Date
JPS6362055A true JPS6362055A (ja) 1988-03-18

Family

ID=16551626

Family Applications (1)

Application Number Title Priority Date Filing Date
JP20815986A Pending JPS6362055A (ja) 1986-09-03 1986-09-03 読出し専用メモリ

Country Status (1)

Country Link
JP (1) JPS6362055A (ja)

Similar Documents

Publication Publication Date Title
US4660181A (en) Memory system
JP3872922B2 (ja) 半導体記憶装置及びメモリ混載ロジックlsi
JPS6362055A (ja) 読出し専用メモリ
JP3222647B2 (ja) メモリバンク自動切替システム
JP2600376B2 (ja) メモリ制御装置
JP3131918B2 (ja) メモリ装置
JPH07311842A (ja) 画像記憶装置
KR960001096B1 (ko) 부팅 드라이브 시스템
JPS6329864A (ja) システム構成制御方式
KR0168973B1 (ko) 어드레스를 자동 증가시켜 롬을 억세스하는 방법 및 그장치
KR910006792B1 (ko) 다이랙트 메모리 억세스 컨트롤러의 억세스 메모리 확장회로
JPS6186859A (ja) バス選択装置
JPS586970B2 (ja) Romアドレスのシ−ケンス制御方式
JPS59113600A (ja) 高信頼記憶回路装置
JP2590695B2 (ja) 時分割スイッチ回路
JPH04312143A (ja) メモリ装置
JPH04243093A (ja) 半導体メモリー回路
JPS58111171A (ja) メモリアクセス方式
JPS62216059A (ja) 記憶装置チエツク方式
JPS59186048A (ja) マイクロプログラム制御方式
JPS61133451A (ja) メモリシステム
JPH0279149A (ja) 記録装置のデータ転送方式
JPH0387957A (ja) バスアクセス方法
JPS63195749A (ja) リ−ドオンリ−メモリの選択信号制御方式
JPS6340954A (ja) 記憶装置