JPS6359153B2 - - Google Patents

Info

Publication number
JPS6359153B2
JPS6359153B2 JP56007712A JP771281A JPS6359153B2 JP S6359153 B2 JPS6359153 B2 JP S6359153B2 JP 56007712 A JP56007712 A JP 56007712A JP 771281 A JP771281 A JP 771281A JP S6359153 B2 JPS6359153 B2 JP S6359153B2
Authority
JP
Japan
Prior art keywords
signal
signals
display
interpolation
types
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP56007712A
Other languages
English (en)
Other versions
JPS57120984A (en
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to JP56007712A priority Critical patent/JPS57120984A/ja
Publication of JPS57120984A publication Critical patent/JPS57120984A/ja
Publication of JPS6359153B2 publication Critical patent/JPS6359153B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
    • G06T3/00Geometric image transformations in the plane of the image
    • G06T3/40Scaling of whole images or parts thereof, e.g. expanding or contracting
    • G06T3/4007Scaling of whole images or parts thereof, e.g. expanding or contracting based on interpolation, e.g. bilinear interpolation

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Image Processing (AREA)

Description

【発明の詳細な説明】 本発明はドツトパターン化された文字や図形を
陰極線管(以下CRTと呼ぶ)等のデイスプレイ
に表示する場合の被表示文字図形の表示用補間装
置に関するものである。
従来、一般にドツトパターン化された文字や図
形をCRT等のデイスプレイに表示した場合、文
字や図形に鋸歯状のいわゆるギザギザが生じてお
り、文字や図形の本来のパターンに比較して不自
然さ、見づらさを生じていた。
上記の問題を解決しギザギザを目立たなくする
ためには、ドツト化する際のクロツク周波数を高
くして分解能を上げる方法、あるいは輝度に0、
1以外の中間値をもたせて表示信号の立上り、立
下りを意図的になまらせる方法等が考えられる。
しかし、これらの方法によれば表示するための
メモリの容量、あるいは記憶するためのフアイル
の容量等が著しく増大し、その結果、処理速度の
低下、コストアツプ等につながることとなり、情
報化社会においてCRT等のデイスプレイが増々
一般化していく中では適切な方法とはいえない。
また、その補間方法が一意性のものであれば、
被補間パターンによつては逆効果が生じる等の問
題もある。
本発明は上記の点に鑑み、メモリより読みださ
れたドツトとその近辺の3つのドツト、計4個の
ドツト信号、フイールド切替信号、およびクロツ
ク信号を用い、この6種類の信号の組合せにより
記憶手段より適切な出力信号を得ることで補間信
号を作成し表示することによつて、表示用メモリ
の容量を増大させることなくドツトパターンで表
示される文字や図形等に特有の鋸歯状のいわゆる
ギザギザの度合を軽減し、また斜めの線を太め化
し、さらに記憶手段の内容を書換えることで補間
方法の変更を可能とするものである。
第1図は本発明による表示装置の一実施例であ
る。第1図において、表示信号l1をシフトレジ
スタ1でクロツク信号CK1により1ドツト区間
シフトしたものを表示信号l2、表示信号l1を
ラインメモリ2で1ライン遅延させたものを表示
信号l3、表示信号l3をシフトレジスタ3でク
ロツク信号CK1により1ドツト区間シフトした
ものを表示信号l4、信号FIをフイールド表示
信号FIとし、これらフイールド表示信号FI、表
示信号l1、表示信号l2、表示信号l3、表示
信号l4、およびクロツク信号CK1、以上6種
の信号を記憶手段4のアドレス信号として用い、
記憶手段4より出力される信号を表示信号S1、
表示信号S2とし、表示信号S2をシフトレジス
タ5でクロツク信号CK1の2倍の周波数を有す
るクロツク信号CK2の1クロツク分シフト、つ
まり0.5ドツト分遅延させたものを表示信号S3
とし、表示信号S1と表示信号S3の論理和を論
理和回路6でとり、表示信号SOとして出力して
いる。以下に第1図でのアルゴリズムを説明す
る。
第2図に表示信号l1、表示信号l2、表示信
号l3、および表示信号l4のパターン上の位置
関係を示す。第3図に第2図で示した位置関係の
CRT等のデイスプレイ上での位置関係を示す。
第3図において、サフイツクスa,bは表示され
るフイールドの違いを示している。第4図のaに
l1とl4だけが“1”、同図bにl2とl3だ
けが“1”の時のパターンを示す。第4図で示し
たパターンをCRT等のデイスプレイ上に表示し
た場合の被補間パターンを第5図に示す。第5図
のaにおいてl14aはaフイールド、l14bはbフイ
ールドの補間信号、同図bにおいてl23aはaフイ
ールド、l23bはbフイールドの補間信号である。
第5図のa,bにおいて、l14a,l23aはaフイ
ールドのl2の位置に対して補間がなされるもの
であり、l23aはl14aをクロツク信号CK2で1クロ
ツク分、ドツトパターンで言うと0.5ドツト分シ
フトさせた信号であり、同様にl14b,l23bはbフ
イールドのl4の位置に対して補間がなされるも
のであり、l23bはl14bを0.5ドツト分シフトさせた
信号である。なお、bフイールドのl4の位置は
l2に対して1ライン遅延されたものであり、b
フイールドの表示位置は読出しに対し1ライン遅
延したものとなる。
第6図に第5図のタイムチヤートを示す。第6
図のaがaフイールド、bがbフイールドを示し
ている。
以上の説明から明らかな様に本発明によれば、
文字・図形等の表示パターンに補間を加えること
によりドツトパターン化された文字・図形等に特
有に見られる鋸歯状のいわゆるギザギザの度合を
軽減すること、斜めの線を太くすること等を可能
とするばかりでなく、記憶手段の内容を書換える
ことで種々の補間方法を得ることができ、かつ電
子回路基板の実装密度を上げる等のすぐれた効果
を得ることができる。
なお、上記一実施例では、記憶手段のアドレス
入力を6個、出力信号を2個としたが、補間信号
ON、OFF用の信号等をアドレス入力とした場
合、記憶手段内の内容の書換えによりシフトレジ
スタの遅延時間を1ドツトとした場合、アドレス
入力および出力の極性をかえた場合、アドレス入
力信号を切替式にして補間フオーマツトを書換え
式にした場合、ROM化により差換え式にした場
合等も本発明に含まれるのは言うまでもない。
【図面の簡単な説明】
第1図は本発明の一実施例における表示用補間
装置のブロツク図、第2図はドツトパターンの位
置関係を示す図、第3図は第2図をCRT等のデ
イスプレイに表示した場合の位置関係を示す図、
第4図は補間される場合の原パターンの一例を示
す図、第5図は第4図の原パターンをCRT等の
デイスプレイに補間表示した場合の一例を示す
図、第6図は第5図で示したパターンを得る場合
のタイムチヤートの一例を示す図である。 1,3,5…シフトレジスタ、2…ラインメモ
リ、4…記憶手段、6…論理和回路。

Claims (1)

    【特許請求の範囲】
  1. 1 任意のラインの任意のドツトに対する1個の
    信号と、該信号に対して各々が1ドツト区間、1
    ライン区間、および1ライン区間と1ドツト区間
    それぞれ遅延した3個の信号の計4種の信号を作
    成する手段と、前記4種の信号の組合せにより補
    間部分を検出する手段と、第1フイールドおよび
    第2フイールドのそれぞれに適切な補間信号を与
    えるための切替手段を備えて補間信号を含んだ信
    号を送出する補間装置において、前述の4組の信
    号、第1および第2フイールド切換信号、および
    クロツク信号の計6種の信号を用い、該6種の信
    号の真理値表の内容をあらかじめ記憶する記憶手
    段を設け、前記6種の信号をこの記憶手段のアド
    レス信号として用い前記記憶手段の出力信号を補
    間信号を含んだ映像信号として用いることを特徴
    とする表示用補間装置。
JP56007712A 1981-01-20 1981-01-20 Interpolation apparatus for display Granted JPS57120984A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56007712A JPS57120984A (en) 1981-01-20 1981-01-20 Interpolation apparatus for display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56007712A JPS57120984A (en) 1981-01-20 1981-01-20 Interpolation apparatus for display

Publications (2)

Publication Number Publication Date
JPS57120984A JPS57120984A (en) 1982-07-28
JPS6359153B2 true JPS6359153B2 (ja) 1988-11-17

Family

ID=11673350

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56007712A Granted JPS57120984A (en) 1981-01-20 1981-01-20 Interpolation apparatus for display

Country Status (1)

Country Link
JP (1) JPS57120984A (ja)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0664665B2 (ja) * 1982-08-02 1994-08-22 日本電気株式会社 警報の待ち受け回路
JPS61270789A (ja) * 1985-05-27 1986-12-01 日本電気株式会社 グラフイツク拡大回路

Also Published As

Publication number Publication date
JPS57120984A (en) 1982-07-28

Similar Documents

Publication Publication Date Title
JPS6344687A (ja) 画像表示装置
US6346969B1 (en) Color filter array and its color interpolation apparatus
JPH0642196B2 (ja) 倍密度走査用ラインメモリ
US5862268A (en) Bilinear decimator with error compensation
JPH08172609A (ja) Ntsc−pal変換装置
JPS6359153B2 (ja)
JPH05207326A (ja) 水平圧縮pll回路
JP2510019B2 (ja) 画像表示方法および装置
JPH07261743A (ja) オンスクリーンディスプレイ回路
JP3102876B2 (ja) 表示装置
JPH0310293A (ja) 画像データ処理装置
EP0423007B1 (en) A mosaic effect generating apparatus
JPH0123792B2 (ja)
JP3423176B2 (ja) キャラクタ表示制御回路
JPH0535214A (ja) 液晶表示装置
JPS62297895A (ja) ふちどり表示方式
JPS58125090A (ja) 表示用補間装置
JP3061851B2 (ja) 表示装置
JPS5842087A (ja) 表示用補間装置
JPS6020680A (ja) 画像処理装置
KR900001643B1 (ko) Tv 수상기용 2배 주사화상 처리장치
JP3145477B2 (ja) 子画面表示回路
JPS6218595A (ja) 表示装置
JP3241442B2 (ja) 表示用集積回路
JP2001285713A (ja) 映像信号処理回路