JPS6351627B2 - - Google Patents

Info

Publication number
JPS6351627B2
JPS6351627B2 JP20744681A JP20744681A JPS6351627B2 JP S6351627 B2 JPS6351627 B2 JP S6351627B2 JP 20744681 A JP20744681 A JP 20744681A JP 20744681 A JP20744681 A JP 20744681A JP S6351627 B2 JPS6351627 B2 JP S6351627B2
Authority
JP
Japan
Prior art keywords
capacitor
hook
voltage
current
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP20744681A
Other languages
English (en)
Other versions
JPS58107766A (ja
Inventor
Toshiji Kinoshita
Takashi Oyamada
Toshiaki Hayasaka
Yoshiaki Takeda
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Tamura Electric Works Ltd
Original Assignee
Tamura Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tamura Electric Works Ltd filed Critical Tamura Electric Works Ltd
Priority to JP56207446A priority Critical patent/JPS58107766A/ja
Publication of JPS58107766A publication Critical patent/JPS58107766A/ja
Publication of JPS6351627B2 publication Critical patent/JPS6351627B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M19/00Current supply arrangements for telephone systems
    • H04M19/08Current supply arrangements for telephone systems with current supply sources at the substations

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Prepayment Telephone Systems (AREA)
  • Devices For Supply Of Signal Current (AREA)

Description

【発明の詳細な説明】 本発明は局電源によつて動作電源を作り出す電
話機の電源回路に関するものである。
一般に、局電源方式の電話機において、局線か
ら供給できる電流は局電源の電圧、線路抵抗等の
条件からその大きさが制限されるが、公衆電話機
等では硬貨収納のためにマグネツトを動作させる
時等は、局線から供給できる電流以上の大きさの
電流が必要となる時がある。このため、通常は局
電源によつてコンデンサ等の充放電手段を充電し
てエネルギを蓄積しておき、このエネルギを必要
時期に所要量だけ取出すことによつて必要な大き
さの電流を得ている。
一方、硬貨詰まりを防止するために、金庫に収
容された硬貨の量を揮発性メモリに記憶させ、こ
の硬貨量が予め設定した値に達した際に有料通話
を禁止するような場合、この揮発性メモリにオン
フツク時にもバツクアツプ電源を供給して硬貨量
の記憶データを保持しておく必要がある。この場
合、オンフツク時にも前記充放電手段に交換機を
起動させないような微少電流を供給してトリクル
充電を行う必要がある。
しかしながら、トリクル充電によつて補充され
たエネルギは揮発性メモリによつて消費される量
を補う程度のものであるため、オンフツク中もバ
ツクアツプ電源の電圧を確保するには、制御回路
やマグネツト等の負荷回路に電流が流れないよう
に、オンフツク中にこの回路をフツクスイツチ接
点で遮断する必要があるが、オンフツク・オフフ
ツクの連続動作により、一時的に電源電圧が低下
し、揮発性メモリの内容が壊される恐れがあつ
た。
したがつて本発明の目的は、オンフツク時に制
御回路やマグネツト等の負荷回路への電流を遮断
するためのフツクスイツチの接点が不要となり、
かつオンフツク・オフフツクの連続動作による揮
発性メモリの内容の消滅をおこすことのない電話
機の電源回路を提供することにある。
このような目的を達成するために、本発明は、
制御動作用のコンデンサと、バツクアツプ電源用
のコンデンサを別個に設け、オフフツク時は通話
電流によつて両方のコンデンサの充電を行い、オ
ンフツク時はバツクアツプ電源用のコンデンサだ
けにトリクル充電を行うようにしたものである。
以下実施例を示す図面を用いて本発明を詳細に説
明する。
図は本発明の一実施例を示す回路図であり、公
衆電話機回路の要部を示す。電源回路1、課金信
号受信回路2、ダイオードブリツジ3、ダイヤル
インパルス送出および強制切断回路4、ダイヤル
シヤント回路5、通話回路6、制御回路7、フツ
クスイツチHS、および局線端子L1,L2は公衆電
話機回路を構成する。なお、8はマグネツトであ
り、実際には複数あるが、図面上は1個だけ示し
てある。
さらに、電源回路1は第1の定電圧素子として
のツエナーダイオード11、第2の定電圧素子と
してのツエナーダイオード12、高抵抗13、ダ
イオード14〜16、第1のコンデンサ17、第
2のコンデンサ18とから構成されている。な
お、ダイオード16はトリクル充電々流が第1の
コンデンサ17にまわり込むことを阻止する逆流
防止素子として作用している。また、制御回路7
はランダムアクセスメモリ(以下RAMと称す
る)71、リードオンリーメモリ(以下ROMと
称する)72、中央処理装置(以下CPUと称す
る)73とがバスラインによつて接続されて構成
されている。
このように構成された回路の動作は次の通りで
ある。オフフツク時は通話電流によつてコンデン
サ17および18がツエナーダイオード11の定
電圧特性で決まる電圧まで充電される。一方、オ
ンフツク時は高抵抗13を介してコンデンサ18
だけに微少電流が供給され、ツエナーダイオード
12の定電圧特性で決まる電圧まで充電される。
この場合、ダイオード14はオフフツク時の充
電々流がツエナーダイオード12に流れ込むのを
阻止している。また、ダイオード16はコンデン
サ18の電圧がコンデンサ17にまわりこむのを
阻止すると共に、オンフツク時の充電々流がコン
デンサ17およびツエナーダイオード11に流れ
込むのを阻止している。そして、ダイオード15
はコンデンサ17の電圧がコンデンサ18にまわ
り込むのを阻止している。
このように充電されたコンデンサ17,18の
うち、コンデンサ17の端子電圧は、制御動作用
電源としてRON72、CPU73、マグネツト8
等に供給され、またコンデンサ18の端子電圧は
バツクアツプ電源としてRAM71に供給され
る。そして、コンデンサ17とコンデンサ18に
充電される電圧はダイオード15と16によつて
分離されており、コンデンサ18に充電された電
荷はダイオード16によつて制御回路7やマグネ
ツト8に流れ込むことが阻止されるので、フツク
スイツチの接点を用いなくてもオンフツク時のバ
ツクアツプ電源が確保され、また、複数のマグネ
ツト8が同時に動作して大電流が流れ、制御動作
用の電源電圧が変化しても、バツクアツプ電源の
電源電圧は変化しないため、RAM71はラツチ
アツプをおこすことはない。
以上説明したように本発明に係る電話機の電源
回路によると、制御動作用電源としてのコンデン
サと、バツクアツプ電源としてのコンデンサとを
別個設け、これらのコンデンサを局電源によつて
充電し、充電された電圧を逆流防止素子によつて
分離したものであるから、オンフツク時に制御回
路やマグネツトに流れる電流を遮断するためのフ
ツクスイツチの接点を設けることが不要となり、
しかもオンフツク・オフフツクの連続動作時でも
バツクアツプ電源の電圧は変化しないので、揮発
性メモリの内容が壊されないという効果を有す
る。
【図面の簡単な説明】
図は電話機の電源回路の一実施例を示す回路図
である。 1……電源回路、2……課金信号受信回路、3
……ダイオードブリツジ、4……ダイヤルインパ
ルス送出および強制切断回路、5……ダイヤルシ
ヤント回路、6……通話回路、7……制御回路、
8……マグネツト、HS……フツクスイツチ、
L1,L2……局線端子。

Claims (1)

    【特許請求の範囲】
  1. 1 通話ループに直列に接続された第1の定電圧
    素子と、オフフツク中は通話電流によつて前記定
    電圧素子の定電圧特性で決まる電圧まで充電され
    る第1および第2のコンデンサと、オンフツク中
    は前記第2のコンデンサに微少な局ループ電流に
    よつてトリクル充電を行わせるための高抵抗と、
    前記第2のコンデンサの端子電圧を所定値に保つ
    第2の定電圧素子と、前記トリクル充電々流が前
    記第1のコンデンサにまわり込むことを阻止する
    逆流防止素子とから構成され、前記第2のコンデ
    ンサの両端電圧によつて揮発性メモリをバツクア
    ツプするようにしたことを特徴とした電話機の電
    源回路。
JP56207446A 1981-12-22 1981-12-22 電話機の電源回路 Granted JPS58107766A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP56207446A JPS58107766A (ja) 1981-12-22 1981-12-22 電話機の電源回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP56207446A JPS58107766A (ja) 1981-12-22 1981-12-22 電話機の電源回路

Publications (2)

Publication Number Publication Date
JPS58107766A JPS58107766A (ja) 1983-06-27
JPS6351627B2 true JPS6351627B2 (ja) 1988-10-14

Family

ID=16539899

Family Applications (1)

Application Number Title Priority Date Filing Date
JP56207446A Granted JPS58107766A (ja) 1981-12-22 1981-12-22 電話機の電源回路

Country Status (1)

Country Link
JP (1) JPS58107766A (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6077156U (ja) * 1983-10-29 1985-05-29 株式会社田村電機製作所 電話機回路
FR2557396A1 (fr) * 1983-11-15 1985-06-28 Gesi Alimentation a haute impedance pour circuit electronique alimente par une ligne de telephone
JPS60201768A (ja) * 1984-03-27 1985-10-12 Tamura Electric Works Ltd 公衆電話機の電源回路
JPS62261257A (ja) * 1986-05-08 1987-11-13 Matsushita Electric Ind Co Ltd 電話機のメロデイ送出装置
JP2538227Y2 (ja) * 1992-08-11 1997-06-11 ナカ電子株式会社 電話着信報知用電源供給回路

Also Published As

Publication number Publication date
JPS58107766A (ja) 1983-06-27

Similar Documents

Publication Publication Date Title
US4354118A (en) Battery backup supply control means and method
US5014308A (en) Circuit arrangement for providing power for an IC chip in a telephone subset
US4197425A (en) Power supply circuit for a subscriber's telephone set
JPS6351627B2 (ja)
CA1229186A (en) Protection circuitry for subscriber's telephone circuit equipped with repertory memory
US4614843A (en) Arrangement for opening the loop for a well-defined time interval from a telephone set
US4081619A (en) Switching arrangement for telecommunication subscriber stations using key-operated selection units
JPH0141258Y2 (ja)
JPS61134822A (ja) 小形電子機器の電源回路
JPH0623093Y2 (ja) 電話機の電源回路
US5317634A (en) Telephone subset arrangement
JPS61283264A (ja) メモリダイヤル電話機
JP2546098Y2 (ja) 充電回路
KR940005522B1 (ko) 리세트 회로
JPH071878Y2 (ja) ダイヤル送出用電源回路
JPS6259502B2 (ja)
JPS6318205Y2 (ja)
JP2620798B2 (ja) 電話機のダイアルメモリ用バックアップ電源回路
JPH0113783B2 (ja)
JPS6120184B2 (ja)
JPH0355955A (ja) 電話機の電源制御回路
JPS6345094Y2 (ja)
JPS58106944A (ja) 公衆電話機
JPH0224298Y2 (ja)
JP2832762B2 (ja) 公衆電話機