JPS6346636B2 - - Google Patents

Info

Publication number
JPS6346636B2
JPS6346636B2 JP8110678A JP8110678A JPS6346636B2 JP S6346636 B2 JPS6346636 B2 JP S6346636B2 JP 8110678 A JP8110678 A JP 8110678A JP 8110678 A JP8110678 A JP 8110678A JP S6346636 B2 JPS6346636 B2 JP S6346636B2
Authority
JP
Japan
Prior art keywords
signal
video
sampling
liquid crystal
oscillation
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP8110678A
Other languages
English (en)
Other versions
JPS558161A (en
Inventor
Satoru Yazawa
Minoru Hosokawa
Katsuyuki Ikeda
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Priority to JP8110678A priority Critical patent/JPS558161A/ja
Publication of JPS558161A publication Critical patent/JPS558161A/ja
Publication of JPS6346636B2 publication Critical patent/JPS6346636B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Synchronizing For Television (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Description

【発明の詳細な説明】 [産業上の利用分野] 本発明はマトリツクス型の液晶表示装置の駆動
方法に関する。
[従来技術] 第1図は従来の液晶TV駆動回路の一例をブロ
ツクダイヤグラムで示したものである。11はチ
ユーナ、12は映像中間周波増幅、13は映像検
波、14は映像増幅である。15は音声回路、1
6はAGC回路、17は同期分離、18は同期増
幅、19は積分回路、110は垂直発振、111
は垂直増幅、112は水平AFC、113は水平
発振、114は水平増幅、115はラインアツト
アタイムのマトリツクス電極118の各画素を選
択するタイミング信号を作り出す回路である。
列ドライバ116はビデオ信号をシリアルに入
力しA−D変換を行つてメモリし、それを並列に
アナログ信号に変換してマトリツクスの縦ライン
上に出力する回路である。行ドライバ117はシ
フトレジスタで各画素にビデオ信号を読み込むサ
ンプリングのタイミング信号をマトリクス電極1
8にあるスイツチング素子に加えるものである。
ここで、この例ではサンプリングのタイミング
信号は水平同期信号により直接同期を取つたもの
で位相を完全にロツクしていない。
[発明が解決しようとする問題点及び目的] 上述の実施例に示す如く従来の液晶TV駆動回
路においては、そのビデオ信号を各画素に対して
サンプリングする際に、そのタイミング信号は位
相をロツクすることなしに、発振回路あるいはそ
の分周段に直接同期用リセツトパルスを加える等
して行われているため、水平同期パルス信号が出
された後(X,Y)マトリツクスにおいてYo
目のサンプリングタイミングは各水平ライン上で
異つていた。又、雑音に対しても弱かつた。これ
は、実際に視覚的に感知する上では、輪郭のぼや
けという現象で拘握することが出来る。特に液晶
TVにおいては横方向の分解能が各画素により決
定されてしまうために、ビデオ信号のサンプリン
グタイミングが各フレーム走査毎にずれていると
分解能が非常に低下する。
本発明はかかる従来の問題点を除去したもの
で、ビデオ信号を各画素に対してサンプリングす
る際、そのタイミング信号の位相をTVの水平同
期信号に対してロツクすることにより、各水平ラ
イン上でのビデオ信号サンプリングタイミングを
常に完全に同期させ、また各フレーム毎の同一画
素に対するタイミングを完全に同期させることを
目的とする。
[実施例] 第2図は、本発明の液晶表示装置の駆動回路の
一実施例を示す。又、第3図はこの駆動回路の信
号波形図である。
アンテナで受信したRF信号は、チユーナ21、
IF(中間周波)増幅回路22、映像検波回路23
を経て映像検波し、複合画像信号に戻す。画像信
号をここで二つに分け、一方は映像増幅器24で
液晶駆動波形fに変換増幅し、列ドライバ26に
供給する。他方は同期制御回路27に入力する。
同期制御回路27は、画像信号から複合同期信号
を分離し、列ドライバと行ドライバを動作させる
のに必要な制御信号を発生する。一方音声は音声
増幅回路25を経てスピーカから出力する。
同期制御回路27から出力した複合同期信号
は、増幅器28、位相比較器29、低域フイルタ
30を経てVCO(電圧制御発振器)31へ入力さ
れる。VCO31は、複合同期信号のうちの水平
同期信号に同期したクロツクパルスa(第3図)
を発生し、第1分周回路32へ供給される。第1
分周回路32からの各分周段の複数の分周出力は
デコーダ33へ供給される。デコーダ33から
は、サンプリングクロツク信号出力端子34を通
じサンプリングクロツクbが出力され、又、水平
同期発振出力端子35を通じ水平同期発振信号C
が出力され、ともに、列ドライバ26に供給され
る。さらに、第1分周回路32の最終段の出力信
号dは位相比較器29へ帰還される。
次に、同期信号増幅器28からの複合同期信号
は、積分回路36にて積分し、かつ波形整形され
る。即ち、この積分回路により、等化パルス期間
及び垂直同期期間tから積分信号iが出力され
て、第2分周回路37へリセツト信号として入力
される。一方、第1分周回路32からの出力信号
dは、第2分周回路37へ供給される。第2分周
回路37は、出力信号dを分周し、デコーダ38
へ分周された信号を供給する。デコーダ38は、
水平走査スタート信号e及び垂直走査クロツクh
を出力し、行ドライバ39へ供給する。
表示領域40内には、複数のスイツチトランジ
スタ41、液晶画素42がマトリクス状に形成さ
れている。又、任意の行方向の走査信号線44上
にはスイツチトランジスタ41のゲート電極が配
列されている。一方、行ドライバ39は、水平走
査スタート信号eに基き各段からの水平走査信号
e′を出力し、走査信号線44を介しゲード電極に
供給する。従つて、水平走査信号e′によりゲート
がONしている間に、列ドライバ26からのサン
プリングされた映像信号は、映像信号線43を通
じてトランジスタ41を介し、液晶画素42へ供
給される。
第4図は、列ドライバ26の詳細回路図を示
す。端子45には、第2図の映像増幅器24から
の液晶駆動波形fが入力される。又、端子46へ
は、デコーダ33からのサプリングクロツクbが
入力される。さらに、端子47には、デコーダ3
3からの水平同期発振信号Cが、端子48には、
デコーダ38からの垂直走査タイミング信号jが
入力される。垂直走査タイミング信号jのhighの
期間t′は任意に設定する。
ここで、遅延シフトレジスタ49及びAND回
路50によつて、水平同期発振信号Cとその遅延
信号の積により、映像サンプリングスタート信号
gが合成される。この映像サンプリングスタート
信号gは、入力された映像信号をサンプリングす
るサンプリング間隔を決めるものである。即ち、
映像サンプリングスタート信号g及びサンプリン
グクロツク信号bが列シフトレジスタ51へ入力
されると、列シフトレジスタ51からの並列出力
端子52,52′,52″からは、互いに位相のず
れた映像サンプリング信号g′,g″が出力され、サ
ンプリングトランジスタ53,53′,53″へ供
給される。従つて、サンプリングトランジスタ5
3,53′,53″は、上記映像サンプリング信号
g′,g″の制御にもとづいて、液晶駆動波形fを時
系列的にサンプリングし、第2図に示したビデオ
信号線43へ供給する。
次に、AND回路54は、垂直走査タイミング
信号jと水平同期発振信号Cの和によつて、リセ
ツト信号kを形成し、列シフトレジスタ51へ供
給する。このリセツト信号kのhighの期間はシフ
トレジスタ51でデータ信号gの転送は停止され
る。即ち、シフトレジスタ51内においては、J
の信号のうち、τの期間のみデータ信号gの転送
が行われることになる。
[効果] 上述の如く本願発明は、一対の基板内に液晶が
封入され、該基板上には、マトリクス状に配列さ
れた液晶駆動電極、該液晶駆動電極にサンプルさ
れた入力映像信号を供給する映像信号線、行方向
の液晶駆動電極を選択する走査信号線を有してな
る液晶表示装置において、入力映像信号のうちの
複合同期信号を分離する同期分離手段、該同期分
離手段からの複合同期信号に基きクロツクパルス
を発生する発振手段、該発振手段からのクロツク
パルスに基きサンプリングクロツク及び水平同期
発振信号を発生する第1分周手段、該第1分周手
段からの出力信号を該発振手段へ帰還する位相比
較手段、該サンプリングクロツク及び水平同期発
振信号に基き映像サンプリング信号を形成する制
御手段、該制御手段からの映像サンプリングスタ
ート信号に基づき映像サンプリング信号を出力す
る列シフトレジスタ、該映像サンプリング信号に
基き入力映像信号をサンプルし該映像信号線へ供
給してなるスイツチ手段、該同期分離手段からの
複合同期信号を積分する積分回路、該積分回路か
らの積分信号及び該第1分周手段からの分周信号
に基き水平走査スタート信号を発生する第2分周
手段、該第2分周手段からの水平走査スタート信
号に基き該走査信号線上に水平走査信号を供給す
る行ドライバーとよりなるようにしたから以下の
如き効果を有する。
(イ) 列シフトレジスタからの並列が出力される映
像サンプリング信号は、常に互いに一定間隔の
位相が定まつたタイミングで入力映像信号をサ
ンプルすることができるから、複合同期信号の
強弱や、ノイズに影響されることなく像のぼや
けがなく、安定した画像表示を得ることができ
る。
(ロ) 行ドライバーからの水平走査信号は、入力複
合映像信号中の水平走査信号を直接用いること
がなく、常に一定のタイミングで画面の走査を
開始するので、画面の左側の像のサンプリング
ズレは発生することがないので、像の歪みを最
小とすることができる。
【図面の簡単な説明】
第1図は、従来の液晶表示装置の一実施例のブ
ロツク図。第2図は、本発明の液晶表示装置の一
実施例のブロツク図。第3図は、第2図のブロツ
ク図における信号を示す信号図。第4図は、第2
図の列ドライバーの具体例を示す回路図。 27……同期制御回路、29……位相比較器、
32……第1分周手段、33……デコーダ、37
……第2分周手段、26……列ドライバー、39
……行ドライバ、40……表示部、51……列シ
フトレジスタ。

Claims (1)

    【特許請求の範囲】
  1. 1 一対の基板内に液晶が封入され、該基板上に
    は、マトリクス状に配列された液晶駆動電極、該
    液晶駆動電極にサンプルされた入力映像信号を供
    給する映像信号線、行方向の液晶駆動電極を選択
    する走査信号線を有してなる液晶装置において、
    入力映像信号のうちの複合同期信号を分離する同
    期分離手段、該同期分離手段からの複合同期信号
    に基きクロツクパルスを発生する発振手段、該発
    振手段からのクロツクパルスに基きサンプリング
    クロツク及び水平同期発振信号を発生する第1分
    周手段、該第1分周手段からの出力信号を該発振
    手段へ帰還する位相比較手段、該サンプリングク
    ロツク及び水平同期発振信号に基き映像サンプリ
    ングスタート信号を形成する制御手段、該制御手
    段からの映像サンプリングスタート信号に基き、
    映像サンプリング信号を出力する列シフトレジス
    タ、該映像サンプリング信号に基き入力映像信号
    をサンプルし該映像信号線へ供給してなるスイツ
    チ手段、該同期分離手段からの複合同期信号を積
    分する積分回路、該積分回路からの積分信号及び
    該第1分周手段からの分周信号に基づき水平走査
    スタート信号を発生する第2分周手段、該第2分
    周手段からの水平走査スタート信号に基き該走査
    信号線上に水平走査信号を供給する行ドライバー
    とよりなることを特徴とする液晶表示装置。
JP8110678A 1978-07-05 1978-07-05 Clock generation circuit Granted JPS558161A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8110678A JPS558161A (en) 1978-07-05 1978-07-05 Clock generation circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8110678A JPS558161A (en) 1978-07-05 1978-07-05 Clock generation circuit

Publications (2)

Publication Number Publication Date
JPS558161A JPS558161A (en) 1980-01-21
JPS6346636B2 true JPS6346636B2 (ja) 1988-09-16

Family

ID=13737120

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8110678A Granted JPS558161A (en) 1978-07-05 1978-07-05 Clock generation circuit

Country Status (1)

Country Link
JP (1) JPS558161A (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5741078A (en) * 1980-08-22 1982-03-06 Seiko Epson Corp Synchronizing circuit of matrix television
JPS58129313U (ja) * 1982-02-25 1983-09-01 橋本フオ−ミング工業株式会社 クリツプ
JPS6073914U (ja) * 1983-10-26 1985-05-24 ポツプリベツト・フアスナー株式会社 クリツプ
JPH0728398B2 (ja) * 1984-05-18 1995-03-29 松下電器産業株式会社 液晶パネル駆動装置
JPS6256081A (ja) * 1986-07-08 1987-03-11 Casio Comput Co Ltd 表示装置の駆動回路
JPH0246145Y2 (ja) * 1987-07-23 1990-12-05
EP0357080B1 (en) * 1988-09-02 1994-05-11 Sanyo Electric Co., Ltd. Phase synchronizing circuit in video signal receiver and method of establishing phase synchronization
EP0631143A3 (en) * 1993-06-28 1995-09-13 Hitachi Electronics Digital oscilloscope with flat color display screen.

Also Published As

Publication number Publication date
JPS558161A (en) 1980-01-21

Similar Documents

Publication Publication Date Title
JPS6346636B2 (ja)
US6011534A (en) Driving circuit for image display device including signal generator which generates at least two types of sampling pulse timing signals having phases that differ from each other
JPS6156327A (ja) 表示パネルの駆動法
JP3245918B2 (ja) 画像表示装置
JPH07129125A (ja) 画素配列表示装置
JP3557480B2 (ja) 液晶表示装置
JPH0654418B2 (ja) 液晶パネル駆動用制御パルス発生回路
JPH09307786A (ja) 画像表示装置
JPH09198013A (ja) 液晶ディスプレイ装置の駆動方法及び液晶ディスプレイ装置
JPH0246145Y2 (ja)
JP2001296842A (ja) 信号生成装置
JPH04314094A (ja) 液晶表示装置
JPH1079906A (ja) 液晶表示テレビジョンモニタ
JPH07129124A (ja) 画素配列表示装置
JPH0720204B2 (ja) 水平位相同期回路
JP3109897B2 (ja) マトリクス表示装置
JPH11261930A (ja) 液晶表示装置の駆動回路
JPH08322024A (ja) 表示装置及び表示方法
JPH10274967A (ja) 信号波形整形回路
JPH04116686A (ja) 画像表示装置
JPH10133629A (ja) 液晶表示装置
JP2000147453A (ja) 液晶表示駆動装置
JP2001306034A (ja) 平面表示装置及びその画像表示方法
JPH1130972A (ja) 画像表示装置
JPH04138496A (ja) 液晶表示装置