JPS63298656A - 二重化された入出力制御装置 - Google Patents
二重化された入出力制御装置Info
- Publication number
- JPS63298656A JPS63298656A JP62136782A JP13678287A JPS63298656A JP S63298656 A JPS63298656 A JP S63298656A JP 62136782 A JP62136782 A JP 62136782A JP 13678287 A JP13678287 A JP 13678287A JP S63298656 A JPS63298656 A JP S63298656A
- Authority
- JP
- Japan
- Prior art keywords
- input
- connection
- output
- output device
- state
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/40—Bus structure
- G06F13/4004—Coupling between buses
- G06F13/4022—Coupling between buses using switching circuits, e.g. switching matrix, connection or expansion network
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Mathematical Physics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Hardware Redundancy (AREA)
- Monitoring And Testing Of Exchanges (AREA)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP62136782A JPS63298656A (ja) | 1987-05-29 | 1987-05-29 | 二重化された入出力制御装置 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP62136782A JPS63298656A (ja) | 1987-05-29 | 1987-05-29 | 二重化された入出力制御装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| JPS63298656A true JPS63298656A (ja) | 1988-12-06 |
| JPH0461385B2 JPH0461385B2 (cs) | 1992-09-30 |
Family
ID=15183391
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP62136782A Granted JPS63298656A (ja) | 1987-05-29 | 1987-05-29 | 二重化された入出力制御装置 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS63298656A (cs) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006277250A (ja) * | 2005-03-29 | 2006-10-12 | Nec Corp | 情報処理装置およびデータ通信制御方法 |
| WO2012114498A1 (ja) * | 2011-02-24 | 2012-08-30 | 富士通株式会社 | 情報処理装置 |
-
1987
- 1987-05-29 JP JP62136782A patent/JPS63298656A/ja active Granted
Cited By (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2006277250A (ja) * | 2005-03-29 | 2006-10-12 | Nec Corp | 情報処理装置およびデータ通信制御方法 |
| WO2012114498A1 (ja) * | 2011-02-24 | 2012-08-30 | 富士通株式会社 | 情報処理装置 |
| JP5733384B2 (ja) * | 2011-02-24 | 2015-06-10 | 富士通株式会社 | 情報処理装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| JPH0461385B2 (cs) | 1992-09-30 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS59106056A (ja) | フエイルセイフ式デ−タ処理システム | |
| JPS63298656A (ja) | 二重化された入出力制御装置 | |
| JP3139160B2 (ja) | 二重化制御システムの制御切替方法 | |
| JPH0511822B2 (cs) | ||
| JPH04235656A (ja) | チャネル装置制御方式 | |
| JPH0622020B2 (ja) | 二重化情報処理システムにおける周辺バス制御装置 | |
| JPS59157759A (ja) | 二重化システム | |
| JPS628832B2 (cs) | ||
| KR100216354B1 (ko) | 통신시스템의 셀프 이중화 구현방법 및 시스템 | |
| KR200206030Y1 (ko) | 교환기 셀프간 이중화 인터페이스 구조 | |
| JPH08307911A (ja) | クロスコネクト装置 | |
| JPH01147913A (ja) | マトリックススイッチ | |
| JPS63298639A (ja) | 入出力装置の制御ル−ト切替方式 | |
| JPS59188244A (ja) | 系切替え方式 | |
| JPS6095675A (ja) | デ−タ伝送方式 | |
| JPH01141424A (ja) | 光ループ・ネットワークシステム | |
| JPS6253038A (ja) | デ−タ伝送装置の二重化システム | |
| JPH0133858B2 (cs) | ||
| JPH05250200A (ja) | バス交絡回路 | |
| JPH04302333A (ja) | データ処理装置 | |
| JPS59153354A (ja) | デ−タ伝送切換装置 | |
| JPS6282453A (ja) | 入出力制御システム | |
| JPH05244128A (ja) | 通信二重化装置 | |
| JPH02137440A (ja) | 二重化シリアルループシステム | |
| JPS6353668A (ja) | 共通バス接続方式 |