JPS63291156A - 計算機間の処理の同期方式 - Google Patents

計算機間の処理の同期方式

Info

Publication number
JPS63291156A
JPS63291156A JP62125016A JP12501687A JPS63291156A JP S63291156 A JPS63291156 A JP S63291156A JP 62125016 A JP62125016 A JP 62125016A JP 12501687 A JP12501687 A JP 12501687A JP S63291156 A JPS63291156 A JP S63291156A
Authority
JP
Japan
Prior art keywords
processing
computer
computers
synchronization signal
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP62125016A
Other languages
English (en)
Other versions
JPH07117938B2 (ja
Inventor
Yoshio Chiku
知久 良夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Precision Co Ltd
Original Assignee
Mitsubishi Precision Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Precision Co Ltd filed Critical Mitsubishi Precision Co Ltd
Priority to JP62125016A priority Critical patent/JPH07117938B2/ja
Publication of JPS63291156A publication Critical patent/JPS63291156A/ja
Publication of JPH07117938B2 publication Critical patent/JPH07117938B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [産業上の利用分野] この発明は、複数の各計算機が同期をとりながら、処理
の分担を行っている計算機間の処理の同期方式に関する
ものである。
[従来の技術] 複数の計算機を用いて各計算機が同期をとりながら処理
の分担を行うものとして、例えばリアルタイム・シミュ
レーションがあり、従来第5図のブロック図に示すよう
な構成で行われていた。計算機2台構成の場合、例えば
実機データ及び計峰式にしたがって処理するシミュレー
ション用としての第1の計算機51、機外の光景を映し
出すための模擬視界用としての第2のii′1算ta5
2及び制御回路部53から構成される。第1の計算機5
1からの起動信@54により制御回路部53内のクロッ
ク回路55が動き、一定時間毎に同期信号発生回路56
にクロック信号57を送る。このクロック信号57によ
り同期信号発生回路56は第1のg1算機51及び第2
の計算機52に同期信号58.59を送る。この動機信
号58.59で2台の計算機51.52が処理を開始す
る。
この処理の流れを第6図のタイミングチャートに示す。
同期信号58及び59により第1、第2の計算機51及
び52は各々の処理510及び511を開始する。ここ
で、第2の計算機52の処理511は第1の胴算機51
の処理510の結果のデータが必要な場合であり、その
データは訓練は間の転送処理512及び513で第2の
計算機52に渡される。
[発明が解決しようとする問題点] このように、従来の31算機間の処理の同期方式では、
同期信号58.59が単一の同期信号発生回路56から
同一のタイミングにより発生しているので、第1の計算
機51の処理510の結果のデータが第2の計算機52
で使われるのは、次回の同期信号59bで開始される処
理においてである。従って、第1の計算機51及び第2
の計算機52を通した1回の処理が完了するのは、制御
回路部53による同期信号58又は59の時間間隔10
よりも長い時間t2を必要とする欠点があった。
[問題点を解決するための手段] この発明に係る計算機間の処理の同期方式は、第1の同
期信号により処理を開始する第1の清算機と、前記第1
の計算機の処理結果のデータを受けて前記第1の同期信
号と同じ周期の第2の同期信号により処理を開始する第
2の清算機とを少なくとも有し、複数の計算機でデータ
を受け渡しながら処理を行う計算機間の処理の同期方式
において、各計n機への各同期信号を個別に発生させ、
後段の同期信号を前段の同期信号発生からその前段の計
算機の処理に要する時間よりも長くずらして発生させた
ことを特徴とするものである。
[作用] この計算機間の処理の同期方式では、複数の計算機でデ
ータを受け渡しながら処理を分担させる際に、処理の開
始となる同期信号発生を計算機ごとに時間をずらせて発
生させ、各々の処理を順々に行わせ、全体の処理を最短
時間で行う。
[実施例] 第1図はこの発明による剖算槻間の処理の同期方式の第
1の実施例の全体構成を示すブロック図である。この図
に示すように2台の計算機、第1の計算機11及び第2
の計算機12の同期をとるために制御回路部13を設け
る。この制御回路部13は、一定時間毎にクロック信号
を発生するクロック回路14、クロック信号15を受け
各計算機11.12に同期信号16.17を出す第1、
第2の同期信号発生回路18.19から構成される。第
1、第2の同期信号発生回路18.19の各々は互いに
個別に構成しているので、クロック回路14からのクロ
ック信号15を受けてから同期信号16.17出力まで
の時間遅れを個別に設定することができる。クロック回
路14は第1の計算機11からの起動信号110により
一定時間毎のクロック信号15を出力する。
次に上記構成の動作を第2図のタイミングチャートを参
照しながら説明する。ここで、第2の計算機12は第1
の計算機11の後段に位置し、その処理111は、第1
の計算機11の処理112の結果のデータを使用するも
のとする。
まず、第1の同期信号発生回路18の同期信号16aが
第1の計算機11に入り処理112が開始する。処理終
了侵、第1、第2の計算機11゜12間の転送処理11
3,114により第2の清算機12にデータが移される
。その後、第1の計算機11に第1の同期信号発生回路
18から次の同期信号16bが入る前に、第2の同期信
号発生回路19からの同期信@17aが第2の計算機1
2に入り、処理111が行われる。このとき、第2の同
期信号発生回路19の同期信号17(17a、17b・
・・)の発生のタイミングを、第1の計算機11の処理
112及び計算機間の転送処理113及び114に要す
る時間を考慮して設定している。このように、第1及び
第2の計算機11及び12の処理を連続して行え、両方
を通じて1回の処理に要する時間(t2)を短くするこ
とができる。
第3図、第4図は第2の実施例を説明するブロック図及
びタイミングチ(2−トであり、計E[BIが3台の例
を示す。第1図のものに、第2の計算機12の処理結果
のデータを用いる第3の計算機131を増設し、そのた
めの第3の同期信号発生回路132を僅える。そして、
第2の計1g!!112の処理111が終了後、第2、
第3の計算機間の転送処理133,134により第3の
計算機131にデータが移される。その後、前述と同様
に第3の同期信号発生回路132の同期信号135(1
35a)が入り、処理136が行われる。
なお、第3の計算機131は第2酎算機12の処理結果
のデータを用いて処理したが、前段の計算機であればよ
く第1の削輝111の処理結果のデータでもよい。また
、第3の計算1131を第1の計算機11に対して前段
とみなして、処理を循環させてもよい。
[発明の効果] 以上詳細に説明したように、この発明によれば複数の計
算機でデータを受け渡しながら行う分担処理において、
各々の処理を順々に行うよう時間的にずらしているので
、全体の処理を最短時間で行うことができる。
【図面の簡単な説明】
第1図はこの発明の第1の実施例のブロック図、第2図
は第1の実施例のタイミングチャート、第3図は第2の
実施例のブロック図、第4図は第2の実施例のタイミン
グチャート、第5図は従来の同期方式を説明するブロッ
ク図、第6図は第5図を説明するタイミングチャートで
ある。 11・・・第1の計算機、12・・・第2の81n機、
131・・・第3の計算機、13・・・制御回路部、1
4・・・クロック回路、18・・・第1の同期信号発生
回路、19・・・第2の同期信号発生回路、16,17
.135・・・同期信号、111,112,136・・
・処理。

Claims (1)

  1. 【特許請求の範囲】 第1の同期信号により処理を開始する第1の計算機と、
    前記第1の計算機の処理結果のデータを受けて前記第1
    の同期信号と同じ周期の第2の同期信号により処理を開
    始する第2の計算機とを少なくとも有し、複数の計算機
    でデータを受け渡しながら処理を行う計算機間の処理の
    同期方式において、 各計算機への各同期信号を個別に発生させ、後段の同期
    信号を前段の同期信号発生からその前段の計算機の処理
    に要する時間よりも長くずらして発生させたことを特徴
    とする計算機間の処理の同期方式。
JP62125016A 1987-05-23 1987-05-23 計算機間の処理の同期方式 Expired - Lifetime JPH07117938B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62125016A JPH07117938B2 (ja) 1987-05-23 1987-05-23 計算機間の処理の同期方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62125016A JPH07117938B2 (ja) 1987-05-23 1987-05-23 計算機間の処理の同期方式

Publications (2)

Publication Number Publication Date
JPS63291156A true JPS63291156A (ja) 1988-11-29
JPH07117938B2 JPH07117938B2 (ja) 1995-12-18

Family

ID=14899773

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62125016A Expired - Lifetime JPH07117938B2 (ja) 1987-05-23 1987-05-23 計算機間の処理の同期方式

Country Status (1)

Country Link
JP (1) JPH07117938B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007536659A (ja) * 2004-05-07 2007-12-13 シーメンス アクチエンゲゼルシヤフト 自動化システムのシミュレーションのための方法及び装置
US10025286B2 (en) 2014-04-30 2018-07-17 Mitsubishi Electric Corporation Simulation system, programmable controller, simulation device, and engineering tool

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007536659A (ja) * 2004-05-07 2007-12-13 シーメンス アクチエンゲゼルシヤフト 自動化システムのシミュレーションのための方法及び装置
JP4733695B2 (ja) * 2004-05-07 2011-07-27 シーメンス アクチエンゲゼルシヤフト 自動化システムのシミュレーションのための方法及び装置
US10025286B2 (en) 2014-04-30 2018-07-17 Mitsubishi Electric Corporation Simulation system, programmable controller, simulation device, and engineering tool

Also Published As

Publication number Publication date
JPH07117938B2 (ja) 1995-12-18

Similar Documents

Publication Publication Date Title
KR900008178B1 (ko) 위상동기 시스템
JPH04350758A (ja) 多重処理能力を備えたワークステーション
JPS63291156A (ja) 計算機間の処理の同期方式
JPS63147255A (ja) 複数の直列接続段を有する計算用プロセッサおよびこのプロセッサを応用したコンピュータならびに計算方法
JPS62160564A (ja) パイプライン制御方式
JPH01500065A (ja) 複数制御ストアを有するミクロプログラム情報処理システムの装置と方法
JPH03177953A (ja) データ転送方式
JP2569210B2 (ja) 伝播信号処理装置及びプロセッサシステム
JPS6059441A (ja) デ−タ制御回路
JPH01311378A (ja) 画像処理装置
JPWO2008044486A1 (ja) 多局通信装置
JPS61131122A (ja) 並列パイプライン処理装置
SU1559340A1 (ru) Арифметическое устройство с микропрограммным управлением
JPH0334648A (ja) コンピュータの相互結合方法
KR920002665B1 (ko) 다중처리 시스템의 로컬 버스 사이클 제어방법
JPS59103143A (ja) 多重化演算方式
JPH0318958A (ja) マルチプロセッサシステム
SU813429A1 (ru) Устройство управлени цифровойиНТЕгРиРующЕй СТРуКТуРы
JPS60138636A (ja) 汎用パイプライン演算装置
SU1448397A1 (ru) Устройство синхронизации
SU1405051A1 (ru) Устройство дл преобразовани координат
JPH07112186B2 (ja) 同期処理lsiインタフェース方式
JP2002330121A (ja) コントロールユニットおよびネットワークサーボ制御方法
JPH08328520A (ja) 複数の表示装置を持つシステムのデータ転送制御方法
JPH0374951A (ja) 同期化回路