JPS63273298A - プログラマブルromライタ - Google Patents

プログラマブルromライタ

Info

Publication number
JPS63273298A
JPS63273298A JP62107195A JP10719587A JPS63273298A JP S63273298 A JPS63273298 A JP S63273298A JP 62107195 A JP62107195 A JP 62107195A JP 10719587 A JP10719587 A JP 10719587A JP S63273298 A JPS63273298 A JP S63273298A
Authority
JP
Japan
Prior art keywords
prom
programmable rom
data
write
read
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62107195A
Other languages
English (en)
Inventor
Yuichi Furukawa
祐一 古川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP62107195A priority Critical patent/JPS63273298A/ja
Publication of JPS63273298A publication Critical patent/JPS63273298A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Read Only Memory (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔概要〕 本プログラマブルROMライタは第1のプログラマブル
ROMのデータを読取る読出部と、第2のプログラマブ
ルROMにデータを書込む書込部と、第1のプログラマ
ブルROMと第2のプログラマブルROMに対しアドレ
スを指定し、読出部に対し読出命令を、書込部に対し書
込命令を夫々出すことにより、第1のプログラマブルR
OMから読出したデータを、第2のプログラマブルRO
Mに書込む制御部1とから構成される。
〔産業上の利用分野〕
・本発明はプログラマブルROM(以下PROMと云う
)のデータを複写するF ROMライタに関するもので
ある。
〔従来の技術〕
FROMはprogrammable read−on
ly memoryの略号で、電気的な手段で書き込む
ことが出来る固定記憶装置である。
第3図(a)は従来のコピーの説明図である。
第3図(b)は従来のPROMライタの構成の一例を示
す図である。
図中、10はPROMライタ、1は制御部、2aはPR
OM用読出部、2bはRA M用読出部、3aはPRO
M用書込部、3bはRAM用書込部、4は切替スイッチ
、5は操作部、6.7は夫々端子、20はPROM、3
0はRAM、40はPROMである。尚以下企図を通じ
同一記号は同一対象物を表す。
従来、既に書込み済のP ROM2Oのデータを、未だ
書込まれていない新しいPROM40に書込む場合、第
3図(alに示す様に一旦F ROM2OのデータをR
AM30に書込み、其の後、RAM30のデータをP 
ROM2Oに書込む手順を採っていた。
然しなからFROMに対する書込部・読出部は、RAM
に対する書込部・読出部と電気的諸元が異なるので夫々
専用の回路を使用しなければならない。
従って第3図(b)に示す様に従来のFROMライタ1
0には、PROM用読出部2aSRAM用読出部2b2
b5PRO’fl書込部3aSRAM用書込部3b、及
び切替スイッチ4を設ける必要がある。
従来コピーを行う時は、端子6にPROM20を、端子
7にRAM30を夫々接続する。
次に切替スイッチ4を操作してPROM用読出部2aを
端子6に、RAM用書込部3bを端子7に夫々接続する
其の後、制御部lはP ROM2OとRAM30に対し
アドレスを指定し、PROM20に対し読出命令を、R
AM30に対し書込命令を出す。
此の結果、PROM20からPROM用読出部2aを介
して読出されたデータが其のままRAM用書込部3bを
介してRAM30に書込まれる。
此の操作をアドレス0000からF F F F迄繰り
返すことにより、PROM20に書込まれていたデータ
を一旦RAM30に移す。
次に、端子6にRAM30を、端子7にPROM40を
夫々接続しく点線で示す)、切替スイッチ4を操作して
RAM用読出部2bを端子6に接続し、PROM用書込
部3aを端子7に接続する。
其の後、制御部lはRAM30とPROM40に対しア
ドレスを指定し、RAM30に対し読出命令を、P R
0M40に対し書込命令を出す。
此の結果、RAM30からRAM用読出部2bを介して
読出されたデータは其のままPROM用書込部3aを介
してPROM40に書込まれる。
此の操作をアドレス0000からFFFF迄繰り返すこ
とにより、RAM30からP ROM2Oにデータを移
す。
此の様にしてPROM20からF ROM2Oにデータ
を移す方法を採っていた。
上記方法を採る理由はコーピー内容の一部を変更する必
要がある場合、PROM20のデータをRAM30に移
した後、PROMライタlOの操作部5によりRAM3
0の内容を変更し、変更されたRAM30のデータをF
 ROM2Oに移すことにより変更出来るからである。
〔発明が解決しようとする問題点〕
然しなからデッドコピーを行う機会が多くなると、上記
従来のPROMライタは操作が繁雑であり、而も機器構
成が複雑であると云う欠点があった。
〔問題点を解決するための手段〕
上記問題点は第1図の原理図に示す様に、第1のF R
OM2Oのデータを読取る読出部2aと、第2のPRO
M40にデータを書込む書込部3aと、第1のPROM
20と第2のF ROM2Oに対しアドレスを指定し、
読出部2aに対し読出命令を、書込部3aに対し書込命
令を夫々出すことにより、読出部2aを介し第1のPR
OM20から読出したデータを、書込部3aを介し第2
のPROM40に書込む制御部lとから構成されること
により解決される。
〔作用〕
本発明によると制御部1は第1のPROM20と第2の
PROM40に対しアドレスを指定し、読出部2aに対
し読出命令を、書込部3aに対し書込命令を夫々出すこ
とにより、読出部2aを介し第1のPROM20から読
出したデータを、書込部3aを介し第2のF ROM2
Oに書込むので一回の操作でコピーが可能となる。
〔実施例〕
第2図は本発明の一実施例を示す図である。
図中、IOAは本発明によるPROMライタである。
本発明によるPROMライタIOAは第2図に示す様に
制御部1、操作部5、P ROM用読出部2a、及びP
ROMRAM用書込部3a成される。
既に書込み済のPROM20はPROMRAM用読出部
2aだ書込まれていない新しいF ROM2OはPRO
M用書込部3aに夫々接続される。
操作部5に使用してアドレスを入力すると、制御部1は
PROM20とPROM40に対しアドレスを指定し、
P ROM2Oに対し読出命令を、PROM40に対し
書込命令を出す。
此の結果、PROMRAM用読出部2aPROM20か
ら読出されたデータは其のままPROM用書込部3aに
入り、F ROM2Oに対する書込みが行われる。
〔発明の効果〕
以上詳細に説明した様に本発明によれば、従来方式の様
にRAM用読出部、RAM用書込部、更に切替スイッチ
を設ける必要がないので機器構成が簡略化される上、操
作も一回で済むと云う大きい効果がある。
【図面の簡単な説明】
第1図は本発明の原理図である。 第2図は本発明の一実施例を示す図である。 第3図(alは従来のコピーの説明図である。 第3図(b)は従来のPROMライタの構成の一例を示
す図である。 図中、10はPROMライタ、1は制御部、2aはPR
OM用読出部、2bはRAM用読出部、3aはPROM
用書込部、3bはRAM用書込部、4は切替スイッチ、
5は操作部、6.7は夫々端子、20はPROM、30
はRAM、40はPROM。 10Aは本発明によるPROMライタである。 IシスLyす4 シ)ノ5?ミ理 閃 子 1 図 /I更砥のコピーの説明図 子3囚((2) 嘉 3 図(1=)

Claims (1)

  1. 【特許請求の範囲】  第1のプログラマブルROM(20)のデータを読取
    る読出部(2a)と、 第2のプログラマブルROM(40)に該データを書込
    む書込部(3a)と、 該第1のプログラマブルROM(20)と該第2のプロ
    グラマブルROM(40)に対してアドレスを指定し、
    該読出部(2a)に対し読出命令を、該書込部(3a)
    に対し書込命令を、夫々出すことにより、該読出部(2
    a)を介し該第1のプログラマブルROM(20)から
    読出したデータを、該書込部(3a)を介し該第2のプ
    ログラマブルROM(40)に書込む制御部(1)とか
    ら構成されることを特徴とするプログラマブルROMラ
    イタ。
JP62107195A 1987-04-30 1987-04-30 プログラマブルromライタ Pending JPS63273298A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62107195A JPS63273298A (ja) 1987-04-30 1987-04-30 プログラマブルromライタ

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62107195A JPS63273298A (ja) 1987-04-30 1987-04-30 プログラマブルromライタ

Publications (1)

Publication Number Publication Date
JPS63273298A true JPS63273298A (ja) 1988-11-10

Family

ID=14452886

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62107195A Pending JPS63273298A (ja) 1987-04-30 1987-04-30 プログラマブルromライタ

Country Status (1)

Country Link
JP (1) JPS63273298A (ja)

Similar Documents

Publication Publication Date Title
KR890016478A (ko) 다이렉트 메모리 액세스 제어장치
JPS63273298A (ja) プログラマブルromライタ
JPS59173863A (ja) マスクメモリ方式
JPH01144287A (ja) データ記憶装置
JPH0329021A (ja) プリンタサーバ
JPH03204753A (ja) Dma制御装置
JPS6143367A (ja) レジスタ制御方式
JPS59226956A (ja) デ−タ制御システム
JPH04160546A (ja) 集線装置のアドレス動的変更方式
JPH0436425B2 (ja)
JPS59139432A (ja) イメージメモリへのパターン展開装置
JPS62217795A (ja) 選択接続方式
JPS63144496A (ja) 記憶装置の書込み制御方式
JPH02141860A (ja) データ転送制御装置
JPH0736153B2 (ja) データ伝送システム
JPS6313221B2 (ja)
JPH04262449A (ja) データ転送方式
JPH03250321A (ja) 外部記憶部のコピー処理システム
JPH04127227A (ja) メモリ制御システム
JPH02133851A (ja) 通信制御装置
JPS6148057A (ja) アドレス選択回路
JPH03276344A (ja) メモリヘのデータ書き込み方式
JPS63298463A (ja) システムバス方式
JPS61242194A (ja) 外部フアイルメモリのコピ−方式
JPS6341966A (ja) 直接メモリアクセス転送装置