JPS63271556A - 半導体記憶装置 - Google Patents

半導体記憶装置

Info

Publication number
JPS63271556A
JPS63271556A JP62105737A JP10573787A JPS63271556A JP S63271556 A JPS63271556 A JP S63271556A JP 62105737 A JP62105737 A JP 62105737A JP 10573787 A JP10573787 A JP 10573787A JP S63271556 A JPS63271556 A JP S63271556A
Authority
JP
Japan
Prior art keywords
storage unit
storage part
copy
system storage
address
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP62105737A
Other languages
English (en)
Inventor
Tetsuo Fujitake
藤武 哲郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP62105737A priority Critical patent/JPS63271556A/ja
Publication of JPS63271556A publication Critical patent/JPS63271556A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、半導体記憶装置に関し、特に、半導体記憶装
置の二重書に関するものである。
従来の技術 従来、この糧の半導体記憶装置では、現用系記憶部のみ
で動作中に、予備系記憶部が組込まれた時、現用系記憶
部に記憶されたデータを予備系記憶部に記憶させるコピ
ー動作をある一台の制一部が開始から終了まで行ってい
る。
発明が解決しようとする問題点 上述した従来の半導体記憶装置は、現用系記憶部のみで
動作中に予備系記憶部が組込まれた時には、現用系記憶
部に記憶されているデータを予備系記憶部に記憶させる
コピー動作をある一台の制岬部がコピー動作の開始から
終了まですべて行っている為に、コピー動作を行ってい
る制御部の負荷が他制何部の負荷より非常に高くなり、
またコピー動作を行っている制御部に障害が発生すると
コピー動作が最後まで行われないという欠点があった。
本発明は従来の上記実情に鑑みてなされたものであり、
従って本発明の目的は、従来の技術に内在する上記欠点
を解消することを可能とした新規な半導体記憶装置を提
供することにある。
問題点を解決するための手段 上記目的を達成する為に1本発明に係る半導体記憶装置
は、データを記憶する予備系記憶部と。
メモリアドレスを記憶するコピーアドレス記憶部を有し
制御部からコピー開始の信号を受けると接続されている
全ての制御部にコピー中の信号を送るとともにコピーア
ドレス記憶部の内容をクリアし制御部からコピー動作の
指示を受けるとコピーアドレス記憶部に記憶されている
メモリアドレスからあるブロックだけ予備第記憶部に転
送し転送したブロックの次のアドレスをコピーアドレス
記憶させて最終データまで転送が終了した時にコピー中
の信号をクリアする現用系記憶部と、現用系記憶部のみ
で動作中に予備系記憶部が組込れた時にコピー中の信号
をチェックしてコピー中の信号が送られていないとコピ
ー開始の信号を現用系記憶部に送り又コピー中の信号を
検出した時には現用系記憶部にコピー動作を指示する複
数の制御部とを具備して構成される。
実施例 次に本発明をその好ましい一実施例について図面を参照
して具体的に説明する。
第1図は本発明の一実施例を示すブロック構成図である
第1図を参照するに、半導体記憶装置010は。
制御部100 、200 、現用系記憶部aOO,予備
系記憶部4I00から構成され、現用系記憶部300は
コピーアドレス記憶部J10を有している。
現用系記憶部300のみで動作中に、予備系記憶部4L
ooが組込まれた時には、制御部100が予備系記憶部
UOOの組込みを検出すると、制御部100はコピー開
始の信号を線10/を通して現用系記憶部300に送る
。現用系記憶部300は、コピー開始の信号を受取ると
、線301を通して制御部too 、 、2o。
にコピー実行中の旨通知すると共に、コピーアドレス記
憶部310の内容をクリアする。
制御部100は、コピー中の信号を送った後に。
コピー指示を線103を通して現用系記憶部SOOと予
備系記憶部IIooに送る。
現用系記憶部300は、コピー指示を受取ると。
線30コを通してコピーアドレス記憶部31oに示され
るアドレスからあるブロックだけ予備系記憶部4Ioo
に送り、転送終了後転送終了したブロックの次のアドレ
スをメモリアドレス記憶部Jloに記憶させる。
予備系記憶部ll00 j″i線30コを通して送られ
るデータを順次記憶する。
制御部−〇〇は、現用系記憶部SOOから送られるコピ
ー中の信号を検出すると、a2oyを通してコピー動作
を指示し、現用系記憶部300に記憶されているデータ
を予備第記憶部参00に記憶させる。
以後1制御部10O,コ00いずれも現用系記憶部30
0かも送られるコピー中の信号がクリアされるまでコピ
ー動作の指示を現用系記憶部JOOに送る。
現用系記憶部300は最終データの転送が終了した時に
、コピー中の信号をクリアしてコピー動作を終了する。
発明の詳細 な説明したように1本発明によれば、予備系記憶部、コ
ピーアドレス記憶部を有する現用系記憶部、複数の制御
部を有することにより、現用系記憶部のみで動作中に予
備系記憶部が組込まれた時、現用系記憶部に記憶されて
いるデータを予備系記憶部に記憶させるコピー動作を複
数の制御部から時分割で行える為に、負荷の片寄りがな
くなり、一つの制御部で障害が発生してもコピー動作が
最後まで行えるという効果が得られる。
【図面の簡単な説明】
第7図は本発明の一実施例を示すブロック構成図である
。 θ10・・・半導体記憶装置、100・・・制御部、コ
00・・・制卸部、300・・・現用系記憶部、310
・・・コピーアドレス記憶部、 WOO・・・予備系記
憶部特許出願人   日本電気株式会社 代 理 人   弁理士 熊谷雄太部 第1図

Claims (1)

    【特許請求の範囲】
  1. 中央処理装置に接続され該中央処理装置からの定められ
    た命令に従つて動作する半導体記憶装置において、デー
    タを記憶する予備系記憶部と、メモリアドレスを記憶す
    るコピーアドレス記憶部を有し後記制御部からコピー開
    始の信号を受けると接続されている全ての後記制御部に
    コピー中の信号を送るとともに前記コピーアドレス記憶
    部の内容をクリアして後記制御部からコピー動作の指示
    を受けると前記コピーアドレス記憶部に記憶されている
    メモリアドレスからあるブロックだけ前記予備系記憶部
    に転送するとともに転送したブロックの次のアドレスを
    前記コピーアドレス記憶部に記憶させて最終データまで
    転送が終了した時にコピー中の信号をクリアする現用系
    記憶部と、前記現用系記憶部のみで動作中に前記予備系
    記憶部が組込まれた時に前記現用系記憶部から送られる
    コピー中の信号をチェックしコピー中の信号が送られて
    いないとコピー開始の信号を前記現用系記憶部に送り又
    コピー中の信号を検出した時に前記現用系記憶部にコピ
    ー動作を指示する複数の制御部とを有することを特徴と
    する半導体記憶装置。
JP62105737A 1987-04-28 1987-04-28 半導体記憶装置 Pending JPS63271556A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62105737A JPS63271556A (ja) 1987-04-28 1987-04-28 半導体記憶装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62105737A JPS63271556A (ja) 1987-04-28 1987-04-28 半導体記憶装置

Publications (1)

Publication Number Publication Date
JPS63271556A true JPS63271556A (ja) 1988-11-09

Family

ID=14415589

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62105737A Pending JPS63271556A (ja) 1987-04-28 1987-04-28 半導体記憶装置

Country Status (1)

Country Link
JP (1) JPS63271556A (ja)

Similar Documents

Publication Publication Date Title
JPS63271556A (ja) 半導体記憶装置
JPS625759A (ja) 呼情報救済方式
JPH04268643A (ja) 情報処理システム
JPS6357823B2 (ja)
JPS59214397A (ja) 呼情報救済方式
JPH0713791A (ja) 二重化制御システムの等値化方法
JPH0764602A (ja) 二重化制御装置
JPH02170755A (ja) 中央スイツチフレームと、部分スイツチフレーム付きの接続端子群とを有する中央制御通信交換機用回路装置
JPH05282172A (ja) 共有予備を有するマルチプロセッサシステム
JPH07230301A (ja) 分散形制御装置
JP2907102B2 (ja) ファイルロード方式
JPS61271555A (ja) ダイレクトメモリアクセス転送方式
JP3118746B2 (ja) バス拡張システム
JP3120516B2 (ja) 規約更新回路
JPS58200339A (ja) 通信制御装置のリモ−トダンプ処理方式
JPH0440534A (ja) 予備装置切換方式
JPS6290670A (ja) 複写機
JPS589296A (ja) 効率的コピ−処理機能を有する2重化デ−タ蓄積装置
JPS62281042A (ja) 半導体記憶装置
JPH06326753A (ja) 通信ネットワークシステムにおけるシステムデータ復旧方式
JPS61245262A (ja) 半導体記憶装置
JPH02213964A (ja) メモリコピー方法
JPS63276952A (ja) 現用/予備運用方式の交換機システム
JPH05173965A (ja) 端末局プログラムの書替え方式
JPH0514323A (ja) 回線制御装置