JPS63205758A - 論理シミユレ−シヨン装置 - Google Patents
論理シミユレ−シヨン装置Info
- Publication number
- JPS63205758A JPS63205758A JP62038352A JP3835287A JPS63205758A JP S63205758 A JPS63205758 A JP S63205758A JP 62038352 A JP62038352 A JP 62038352A JP 3835287 A JP3835287 A JP 3835287A JP S63205758 A JPS63205758 A JP S63205758A
- Authority
- JP
- Japan
- Prior art keywords
- logic
- instruction execution
- procedure
- pseudo
- instruction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Logic Circuits (AREA)
- Management, Administration, Business Operations System, And Electronic Commerce (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62038352A JPS63205758A (ja) | 1987-02-21 | 1987-02-21 | 論理シミユレ−シヨン装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62038352A JPS63205758A (ja) | 1987-02-21 | 1987-02-21 | 論理シミユレ−シヨン装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS63205758A true JPS63205758A (ja) | 1988-08-25 |
JPH053033B2 JPH053033B2 (enrdf_load_stackoverflow) | 1993-01-13 |
Family
ID=12522887
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62038352A Granted JPS63205758A (ja) | 1987-02-21 | 1987-02-21 | 論理シミユレ−シヨン装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63205758A (enrdf_load_stackoverflow) |
-
1987
- 1987-02-21 JP JP62038352A patent/JPS63205758A/ja active Granted
Also Published As
Publication number | Publication date |
---|---|
JPH053033B2 (enrdf_load_stackoverflow) | 1993-01-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2002297414A (ja) | システムシミュレータ、シミュレーション方法及びシミュレーションプログラム | |
JP2655615B2 (ja) | 情報処理装置 | |
JP2513417B2 (ja) | 情報処理装置 | |
JPS63205758A (ja) | 論理シミユレ−シヨン装置 | |
JPH09259004A (ja) | デバッグ方法 | |
JP2954006B2 (ja) | エミュレーション装置およびエミュレーション方法 | |
JP2000276502A (ja) | ソフトウエアシミュレータ | |
JP2584903B2 (ja) | 外部装置制御方式 | |
KR930007470B1 (ko) | 전전자 교환기의 롬(rom) 상주 모니터 디버거 명령어 해석기의 온라인 방식 구동방법 | |
JPH03134783A (ja) | シングルチップマイクロコンピュータ | |
JPH02311903A (ja) | プログラマブルコントローラ | |
JPS62194549A (ja) | Cpu―io並列動作シミュレーション方法 | |
JPH03268033A (ja) | リモートデバッグ方式 | |
EP0386870A2 (en) | Logic circuit for task processing | |
JP2558902B2 (ja) | 半導体集積回路装置 | |
JPS62197834A (ja) | マイクロプログラム制御装置 | |
JPS62290942A (ja) | デバツガ起動方式 | |
JPH0375909B2 (enrdf_load_stackoverflow) | ||
JPH03175539A (ja) | デバッグ用マイクロプロセッサ | |
JPH02244232A (ja) | 情報処理装置 | |
JPH01204158A (ja) | マイクロコンピュータのクロスソフトウェア開発におけるデバッグ支援方式 | |
JPH01292413A (ja) | 情報処理装置 | |
JPH03131944A (ja) | データ処理装置 | |
JPS60254245A (ja) | 擬似障害設定方式 | |
JPH03282830A (ja) | 回路試験方式 |