JPH01204158A - マイクロコンピュータのクロスソフトウェア開発におけるデバッグ支援方式 - Google Patents

マイクロコンピュータのクロスソフトウェア開発におけるデバッグ支援方式

Info

Publication number
JPH01204158A
JPH01204158A JP63028073A JP2807388A JPH01204158A JP H01204158 A JPH01204158 A JP H01204158A JP 63028073 A JP63028073 A JP 63028073A JP 2807388 A JP2807388 A JP 2807388A JP H01204158 A JPH01204158 A JP H01204158A
Authority
JP
Japan
Prior art keywords
program
speed line
host computer
target machine
target
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP63028073A
Other languages
English (en)
Inventor
Satoru Koike
小池 哲
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP63028073A priority Critical patent/JPH01204158A/ja
Publication of JPH01204158A publication Critical patent/JPH01204158A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)
  • Devices For Executing Special Programs (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はクロスソフトウェア開発におけるデバッグ支援
方式に関し、特に中央プロセッサがマイクロコンピュー
タでなるターゲットマシンのクロスソフトウェア開発に
おけるデバッグ支援方式に関する。
〔従来の技術〕
従来、この種のマイクロコンピュータのクロスソフトウ
ェア開発におけるデバッグ支援方式は、マイクロコンピ
ュータの動作をエミュレートするICE (In  C
1rcuit  Emulat。
r)を使用する方式となっていた。
〔発明が解決しようとする課題〕
上述した従来のICEを使用するマイクロコンビ二一夕
のクロスソフトウェア開発におけるデバッグ支援方式で
は、1個のマイクロコンピュータのIC(Integr
ated  C4rcuit)のピンインターフェース
を1台のICEが専用に受は持って制御を行っているの
で、マイクロコンピュータの機種に適合したICEが必
要であり、複数機種のマイクロコンピュータや複数のタ
ーゲットマシンを対象としたデバッグを行う場合にはI
CEの台数の展開に限界が生じるという欠点がある。
また、実マイクロコンピュータを使用することなしにエ
ミュレーションによりデバッグを行うので、IcEを経
由させてデバッグ対象プログラムをロードする際に相当
の時間を要するという欠点がある。
本発明の目的は、上述の点に鑑み、ICEを使用するこ
となしにマイクロコンピュータのクロスソフトウェア開
発における効率的なデバッグを実現するマイクロコンピ
ュータのクロスソフトウェア開発におけるデバッグ支援
方式を堤供することにある。
(課題を解決するための手段〕 本発明のマイクロコンピュータのクロスソフトウェア開
発におけるデバッグ支援方式は、マンマシンインターフ
ェースおよびターゲットマシンと通信を行うデバッガプ
ログラムと、このデバッガプログラムと通信を行いデバ
ッグ対象プログラムのロード制illおよびプログラム
制御などのモニタリングを行うモニタプログラムとクロ
スソフトウェアでなるデバッグ対象プログラムとを収容
する蓄積装置と、高速回線の制御を行う高速回線制御機
能とを含むホストコンピュータと、前記高速回線の制御
を行う高速回線制御モジュールと、電源投入時またはシ
ステムリセット時に走行し前記ホストコンピュータから
前記高速回線を介して転送されてくる前記モニタプログ
ラムをメモリ上にロードしてこのモニタプログラムに制
御を渡す初期ローダプログラムと、中央プロセッサとし
て動作するマイクロコンピュータとを含む前記ターゲッ
トマシンと、前記ホストコンピュータと前記ターゲット
マシンとを接続する前記高速回線とを有する。
〔作用〕
本発明のマイクロコンビ二一夕のクロスソフトウェア開
発におけるデバッグ支援方式では、ホストコンピュータ
のデバッガプログラムがマンマシンインターフェースお
よびターゲットマシンと通信を行い、ホストコンピュー
タの蓄積装置がデバッガプログラムと通信を行いデバッ
グ対象プログラムのロード制御およびプログラム制御な
どのモニタリングを行うモニタプログラムとクロスソフ
トウェアでなるデバッグ対象プログラムとを収容し、ホ
ストコンピュータの高速回線制御機能が高速回線の制御
を行い、ターゲットマシンの高速回線制御モジュールが
高速回線の制御を行い、ターゲットマシンの初期ローダ
プログラムが電源投入時またはシステムリセット時に走
行しホストコンピュータから高速回線を介して転送され
てくるモニタプログラムをメモリ上にロードしてモニタ
プログラムに制御を渡し、ターゲットマシンのマイクロ
コンピュータが中央プロセッサとして動作し、高速回線
がホストコンピュータとターゲットマシンとを接続する
〔実施例〕
次に、本発明について区面を参照して詳細に説明する。
第1図は、本発明の一実施例のマイクロコンビエータの
クロスソフトウェア開発におけるデバッグ支援方式が適
用されたデバッグ支援システムを示す構成図である。こ
のデバッグ支援システムは、ホストコンピュータ1と、
ターゲットマシン2と、高速回vA3と、端末4とから
構成されている。
ホストコンピュータ1は、端末4およびターゲットマシ
ン2と通信を行うデバッガプログラム11と、ターゲッ
トマシン2内における各種制御のモニタリングを行うモ
ニタプログラム13およびクロスソフトウェアであるデ
バッグ対象プログラム14を蓄積する蓄積装置12とを
含んで構成されている。
なお、特に図示しなかったが、ホストコンビュータ1は
高速回線3の制御を行う高速回線制御機能を有している
ターゲットマシン2は、ホストコンピュータ1に接続さ
れた高速回線3を制御する高速回線制御lモジュール2
1と、ターゲットマシン2内の各構成要素を結合する内
部バス22と、ターゲットマシン2内において各種プロ
グラムの実行を行う中央プロセッサとしてのマイクロコ
ンピュータ23と、初期ローダプログラム(図示せず)
を格納する初期ローダプログラム格納部25.モニタプ
ログラム13をロードするモニタプログラム格納部26
およびデバッグ対象プログラム14をロードするデバッ
グ対象プログラム格納部27を有するメモリ24とを含
んで構成されている。
初期ローダプログラム格納部25は、不揮発性メモリで
あるROM(Read  0nly  Memory)
で形成されており、数十ステップ程度の小規模な初期ロ
ーダプログラムが焼き付けられている。
高速回線3は、ホストコンピュータ1とターゲットマシ
ン2とを連絡する高速処理のための専用回線で、例えば
GP−IB (Genera l  Purpose−
Interface  Bus)などが用いられる。
ターゲットマシン2が複数台に及ぶ場合には、ターゲッ
トマシン2の台数に相当する数の高速回線3がホストコ
ンビエータlと個々のターゲットマシン2との間に接続
される。
端末4は、クロスソフトウェアであるデバッグ対象プロ
グラム14を開発する使用者が操作するマンマシンイン
ターフェースで、ホストコンピュータ1上のデバッガプ
ログラム11に対する指令を投入したりデバッガプログ
ラム11からの指示に基づいて表示を行ったりするもの
である。
第2図を参照すると、初期ローダプログラムの処理は、
回線入力待機ステップ51と、ロード番地受信ステップ
52と、ロードサイズ受信ステップ53と、受信データ
ロードステップ54と、制御移行ステップ55とからな
る。
次に、このように構成された本実施例のマイクロコンピ
ュータのクロスソフトウェア開発におけるデバッグ支援
方式の動作について説明する。
ターゲットマシン2の電源投入またはシステムリセット
が行われると、マイクロコンピュータ23の制御により
メモリ24内の初期ローダプログラムが立ち上がって、
ターゲットマシン2はホストコンピュータ1からの回線
入力待ち状態となる(ステップ51)。
次に、使用者がデバッガプログラム11を起動する旨の
指令を端末4から投入すると、ホストコンピュータl上
のデバッガプログラム11が起動される。
起動されたデバッガプログラム11は、まず蓄積装置1
2に収容されているモニタプログラム13をその先頭に
ロード番地およびロードサイズを付加して高速回線3を
介してターゲットマシン2にファイル転送する。
高速回線3を介してターゲットマシン2に転送されてき
たモニタプログラム13は、高速回線3を制御するター
ゲットマシン2内の高速回線制御モジュール21におい
て回線速度をターゲットマシン2の回線速度に適合され
た後に、内部バス22に送出される。
いま、初期ローダプログラムが回線入力待ち状態で待機
しているので、モニタプログラム13が内部バス22に
送出されると、初期ローダプログラムは回線入力を検出
して(ステップ51)、まずモニタプログラム13の先
頭に付加されたロード番地を受信しくステップ52)、
次にロードサイズを受信する(ステップ53) 、 b
lいて、初期ローダプログラムは、受信したロード番地
およびロードサイズに従ってモニタプログラム13をメ
モリ24上のモニタプログラム格納部26にロードする
(ステップ54)、モニタプログラム13のロードが完
了すると、初期ローダプログラムは、モニタプログラム
13が格納された番地に制御を渡して(ステップ55)
、処理を終了する。
初期ローダプログラムから制御を渡されたモニタプログ
ラム13は、起動されてホストコンピュータ1からのコ
マンド待ち状態で待機することになる。モニタプログラ
ム13がコマンド待ち状態であることは、モニタプログ
ラム13から高速回線3を介してホストコンピュータ1
上のデバッガプログラム11に通知され、デバッガプロ
グラム11によりその旨が端末4に表示される。
モニタプログラム13がコマンド待ち状態にあることを
端末4上で確認した使用者が、デバッガプログラム11
に対してデバッグ対象プログラム14をターゲットマシ
ン2に転送する旨の指令を端末4から投入すると、デバ
ッガプログラム11は、指令に従ってプログラム転送コ
マンドを発行し、続けてデバッグ対象プログラム14を
ファイル転送する。
これにより、プログラム転送コマンドおよびデバッグ対
象プログラム14は、高速回線3を介してターゲットマ
シン2に転送される。
クーゲットマシン2では、プログラム転送コマンドおよ
びデバッグ対象プログラム14が高速回線制御モジュー
ル21において回線速度をターゲットマシン2の回線速
度に適合された後に、内部バス22に送出される。
内部バス22にプログラム転送コマンドが送出されると
、ホストコンピュータ1からのコマンド待ち状態で待機
していたモニタプログラム13は、プログラム転送コマ
ンドで指定されているロード番地が示すメモリ24内の
デバッグ対象プログラム格納部27に、続いて内部バス
22に送出されてくるデバッグ対象プログラム14をロ
ードする。デバッグ対象プログラム14のロード後は、
モニタプログラム13は再びホストコンピュータlから
のコマンド待ち状態で待機する。モニタプログラム13
は、コマンド待ち状態であることを高速回線3を介して
ホストコンピュータl上のデバッガプログラム11に通
知し、デバッガプログラム11は端末4にその旨を表示
する。
モニタプログラム13がコマンド待ち状態であることを
端末4上で確認した使用者が、デバッガプログラム11
に対してデバッグ対象プログラム14の走行環境設定を
指示する旨の指令を端末4から投入すると、デバッガプ
ログラム11は、この指令に対応した走行環境設定コマ
ンドを高速回線3を介してターゲットマシン2に転送す
る。
ターゲットマシン2では、走行環境設定コマンドが高速
回線制御モジュール21において回線速度をターゲット
マシン2の回線速度に適合された後に、内部バス22に
送出される。
内部バス22に走行環境設定コマンドが送出されると、
ホストコンピュータ1からのコマンド待ち状態で待機し
ていたモニタプログラム13は、デバッグ対象プログラ
ム14の走行環境設定を行い、環境設定完了後はホスト
コンピュータ1からのコマンド待ち状態で待機する。モ
ニタプログラム13は、コマンド待ち状態であることを
高速回線3を介してホストコンピュータ1上のデバッガ
プログラム11に通知し、デバッガプログラム11は端
末4にその旨を表示する。
モニタプログラム13がコマンド待ち状態であることを
端末4上で確認した使用者が、デバッガプログラム11
に対してデバッグ対象プログラム14の走行制御を指示
する旨の指令を端末4から投入すると、デバッガプログ
ラム11は、この指令に対応したデバッグ対象プログラ
ム起動コマンドを高速回線3を介してターゲットマシン
2に転送する。
ターゲットマシン2では、デバッグ対象プログラム起動
コマンドが高速回線側JHモジュール21において回線
速度をターゲットマシン2の回線速度に適合された後に
、内部バス22に送出される。
内部バス22にデバッグ対象プログラム起動コマンドが
送出されると、ホストコンピュータ1からのコマンド待
ち状態で待機していたモニタプログラム13は、デバッ
グ対象プログラム14の走行制御を行ってデバッグ作業
に入り、随時その結果を高速回線3を介してホストコン
ピュータ1上のデバッガプログラム11に報告する。
ホストコンピュータ1上のデバッガプログラム11は、
モニタプログラム13からの報告を受けると使用者の理
解しやすい形式に加工して端末4に表示する。
使用者は、端末4に表示された報告を見ることにより、
必要に応じて上述の手順を繰り返してデバッグ対象プロ
グラム14のデバッグを実施する。
〔発明の効果〕
以上説明したように本発明は、高速回線制御モジュール
のハードウェアと数十ステップの小規模な初期ローダプ
ログラムとをターゲットマシン内に設けることにより、
ホストコンピュータ上のセルフソフトウェアであるデバ
ッガプログラムおよびクロスソフトウェアであるモニタ
プログラムを使用してマイクロコンビエータのクロスソ
フトウェア開発におけるデバッグ処理をICEを用いる
ことなしに簡易に行うことができる効果がある。
また、クロスソフトウェアであるデバッグ対象プログラ
ムの構成が複雑なものとなった場合は、デバッガプログ
ラムおよびモニタプログラムのソフトウェア構成を高度
化することにより、マンマシンインターフェースの高度
化およびデバッグの高度化に簡単に追従できる効果があ
る。
さらに、モニタプログラムのソフトウェアを変更するこ
とにより、対象となるマイクロコンピュータの機種変更
に対しても迅速に対処できる効果がある。
さらにまた、高速回線をホストコンピュータに複数本接
続することにより、複数台のターゲットマシンのデバッ
グを1台のホストコンピュータで処理できる効果がある
【図面の簡単な説明】
第1図は本発明の一実施例のマイクロコンピュータのク
ロスソフトウェア開発におけるデバッグ支援方式が適用
されたデバッグ支援システムを示す構成図、 第2図は第1図中の初期ローダプログラム格納部に格納
された初期ローダプログラムにおける処理の概要を示す
流れ図である。 図において、 1・・・ホストコンピュータ、 2・・・ターゲットマシン、 3・・・高速回線、 4・・・端末、 11・・・デバッガプログラム、 12・・・蓄積装置、 13・・・モニタプログラム、 14・・・デバッグ対象プログラム、 21・・・高速回線制御Jモジュール、22・・・内部
バス、 23・・・マイクロコンピュータ、 24・・・メモリ、 25・・・初期ローダプログラム格納部、26・・・モ
ニタプログラム格納部、 27・・・デバッグ対象プログラム格納部である。

Claims (1)

  1. 【特許請求の範囲】 マンマシンインターフェースおよびターゲットマシンと
    通信を行うデバッガプログラムと、このデバッガプログ
    ラムと通信を行いデバッグ対象プログラムのロード制御
    およびプログラム制御などのモニタリングを行うモニタ
    プログラムとクロスソフトウェアでなるデバッグ対象プ
    ログラムとを収容する蓄積装置と、高速回線の制御を行
    う高速回線制御機能とを含むホストコンピュータと、前
    記高速回線の制御を行う高速回線制御モジュールと、電
    源投入時またはシステムリセット時に走行し前記ホスト
    コンピュータから前記高速回線を介して転送されてくる
    前記モニタプログラムをメモリ上にロードしてこのモニ
    タプログラムに制御を渡す初期ローダプログラムと、中
    央プロセッサとして動作するマイクロコンピュータとを
    含む前記ターゲットマシンと、 前記ホストコンピュータと前記ターゲットマシンとを接
    続する前記高速回線と、 を有することを特徴とするマイクロコンピュータのクロ
    スソフトウェア開発におけるデバッグ支援方式。
JP63028073A 1988-02-09 1988-02-09 マイクロコンピュータのクロスソフトウェア開発におけるデバッグ支援方式 Pending JPH01204158A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP63028073A JPH01204158A (ja) 1988-02-09 1988-02-09 マイクロコンピュータのクロスソフトウェア開発におけるデバッグ支援方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP63028073A JPH01204158A (ja) 1988-02-09 1988-02-09 マイクロコンピュータのクロスソフトウェア開発におけるデバッグ支援方式

Publications (1)

Publication Number Publication Date
JPH01204158A true JPH01204158A (ja) 1989-08-16

Family

ID=12238595

Family Applications (1)

Application Number Title Priority Date Filing Date
JP63028073A Pending JPH01204158A (ja) 1988-02-09 1988-02-09 マイクロコンピュータのクロスソフトウェア開発におけるデバッグ支援方式

Country Status (1)

Country Link
JP (1) JPH01204158A (ja)

Similar Documents

Publication Publication Date Title
US4675814A (en) Method of switching operating systems for a data processing system
JP2002041326A (ja) プログラムのテスト及びデバッギングが容易な中央処理装置
CN114253781B (zh) 测试方法、装置、设备及存储介质
JPH01204158A (ja) マイクロコンピュータのクロスソフトウェア開発におけるデバッグ支援方式
GB2329268A (en) Arithmetic apparatus with resume function
JPS63177231A (ja) 並列プログラムデバグ方式
KR920003279B1 (ko) 데이타 처리장치의 os 및 nos 로딩방법
JP2584903B2 (ja) 外部装置制御方式
JPH09259004A (ja) デバッグ方法
JPH0332143A (ja) マルチ分散制御交換システムのプロセッサ増設方法
JP3449812B2 (ja) 制御用電子装置
CN112068918A (zh) 一种启动电子设备的方法及电子设备
JPH11167501A (ja) プログラムデバッグシステムとそのデバッグ方法
JPS63106051A (ja) マイクロコンピユ−タ開発支援装置
JPS63271542A (ja) Romデバツガ
JPH02232744A (ja) シミュレータの構成制御方式
JPH0233178B2 (ja)
JPS62257542A (ja) 計算機システムの診断方法
JPH053033B2 (ja)
JPS62293445A (ja) 入出力装置試験方式
JPH07219918A (ja) 並列計算機のシステム立上げ方式
JPS6020771B2 (ja) マイクロ診断方式
JPH04332051A (ja) 機器組み込み形マイクロコンピュータのプログラムデバッグ方式
JPH1139186A (ja) デバッグ支援装置およびダウンロード方法
JPH08328895A (ja) コンピュータ装置の中央処理制御装置(cpu)のデータバスラインを強制的に切り換えるインサーキットエミュレータ装置