JPS6284334A - 情報処理方式 - Google Patents
情報処理方式Info
- Publication number
- JPS6284334A JPS6284334A JP60223931A JP22393185A JPS6284334A JP S6284334 A JPS6284334 A JP S6284334A JP 60223931 A JP60223931 A JP 60223931A JP 22393185 A JP22393185 A JP 22393185A JP S6284334 A JPS6284334 A JP S6284334A
- Authority
- JP
- Japan
- Prior art keywords
- data
- address
- format
- content
- contents
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
技術分野
本発明は情報処理方式に関し、特に複数の異なるデータ
形式を演算の対象とする情報処理方式に関する。
形式を演算の対象とする情報処理方式に関する。
従来技術
従来、この種の複数の異なるデータ形式を演算の対象と
する情報処理装置は、1つの演算命令は1つのデータ形
式しか演算できないので、データ形式ごとに別の演算命
令を備えているか、もしくは特定のデータ形式だけ演算
可能として他の形式のデータを演算したい場合には演算
可能な形式に変換してから演算している。
する情報処理装置は、1つの演算命令は1つのデータ形
式しか演算できないので、データ形式ごとに別の演算命
令を備えているか、もしくは特定のデータ形式だけ演算
可能として他の形式のデータを演算したい場合には演算
可能な形式に変換してから演算している。
上述した従来の情報処理装置は、データの形式ごとに別
の演算命令を備えているか、もしくは特定の形式にデー
タを変換してから演算を行っているので、形式が異なる
だけで演算の内容は変わらない処理、例えば総和を求め
る。内積を求める。
の演算命令を備えているか、もしくは特定の形式にデー
タを変換してから演算を行っているので、形式が異なる
だけで演算の内容は変わらない処理、例えば総和を求め
る。内積を求める。
行列演算をするなどの処理でも形式ごとにプログラムを
作るか、形式を変換して演算をし、もとの形式に戻すと
いう操作が必要となる。よって記憶手段を多く必要とし
かつ処理能率も落ちるという欠点があった。
作るか、形式を変換して演算をし、もとの形式に戻すと
いう操作が必要となる。よって記憶手段を多く必要とし
かつ処理能率も落ちるという欠点があった。
発明の目的
本発明の目的は、同一命令で異なる形式のデータの演算
が可能であり、形式の変換を行う必要がなく処理能力の
向上を図るようにした情報処理方式を提供することであ
る。
が可能であり、形式の変換を行う必要がなく処理能力の
向上を図るようにした情報処理方式を提供することであ
る。
発明の構成
本発明による情報処理方式は、複数の異なる形式のデー
タを保持する記憶手段と、実行すべきデータの形式の種
別を保持する演算モードレジスタと、この演算モードレ
ジスタの内容に応じて演算形式が設定自在な演算手段と
を設け、演算すべきデータのデータ形式に応じて前記演
算モードレジスタの内容を変更するようにして、複数の
データ形式の演算を可能としてなることを特徴とする。
タを保持する記憶手段と、実行すべきデータの形式の種
別を保持する演算モードレジスタと、この演算モードレ
ジスタの内容に応じて演算形式が設定自在な演算手段と
を設け、演算すべきデータのデータ形式に応じて前記演
算モードレジスタの内容を変更するようにして、複数の
データ形式の演算を可能としてなることを特徴とする。
実施例
次に、本発明について図面を参照して説明する。
第1図は本発明の一実施例を示す概略模式図である。主
記憶1は形式A及び形式Bのデータ11及び12と、そ
れぞれのデータ11及び12に操作を加えるプログラム
13及びプログラム14とサブルーチン15とを記憶し
ている。
記憶1は形式A及び形式Bのデータ11及び12と、そ
れぞれのデータ11及び12に操作を加えるプログラム
13及びプログラム14とサブルーチン15とを記憶し
ている。
情報処理装置2は処理しているデータの形式がAかBか
を演算モードレジスタ22に記憶している。また、汎用
レジスタR1,R2を持ち、汎用レジスタと主記憶1か
ら取出したデータとの間で演算モードレジスタ22に保
持された演算モードの内容に従った演算のできる演算器
21を持っている。他に、実行中の命令の番地を保持す
る命令カウンタ24と、サブルーチン呼び出しの時に戻
り番地等を退避するブツシュダウンスタックを主記憶1
に作る際の、スタックの底の番地を保持するスタックポ
インタ23をも有する゛。
を演算モードレジスタ22に記憶している。また、汎用
レジスタR1,R2を持ち、汎用レジスタと主記憶1か
ら取出したデータとの間で演算モードレジスタ22に保
持された演算モードの内容に従った演算のできる演算器
21を持っている。他に、実行中の命令の番地を保持す
る命令カウンタ24と、サブルーチン呼び出しの時に戻
り番地等を退避するブツシュダウンスタックを主記憶1
に作る際の、スタックの底の番地を保持するスタックポ
インタ23をも有する゛。
第2図(A)、(B)は主記憶1に格納されているデー
タ11及び12の形式A、Bの位取りを夫々示している
。斜線部は意味を持たないものとする。
タ11及び12の形式A、Bの位取りを夫々示している
。斜線部は意味を持たないものとする。
第3図は加算命令ADDが演算モードAとBで動作がど
のように変わるかを示す図である。図において、R1,
R2は汎用レジスタであり、「ADDR2,(R1)
Jは主記憶のR1で示すアドレスの内容とR2の内容と
を加えて格納することを意味する。
のように変わるかを示す図である。図において、R1,
R2は汎用レジスタであり、「ADDR2,(R1)
Jは主記憶のR1で示すアドレスの内容とR2の内容と
を加えて格納することを意味する。
演算モードAのときは、第3図(A)に示す如く、主記
憶の内容及びR2の内容ともに形式Aと解釈して加算し
、結果も形式AでR2に格納する。また演算モードBの
ときは、第3図(B)に示す如く、主記憶の内容及びR
2の内容ともに形式Bと解釈して加算し、結果も演算モ
ードBでR2に格納する。尚、図において、数値は16
進数表示であり、斜線部は意味を有さない。
憶の内容及びR2の内容ともに形式Aと解釈して加算し
、結果も形式AでR2に格納する。また演算モードBの
ときは、第3図(B)に示す如く、主記憶の内容及びR
2の内容ともに形式Bと解釈して加算し、結果も演算モ
ードBでR2に格納する。尚、図において、数値は16
進数表示であり、斜線部は意味を有さない。
次に、第1図を用いて本発明の実施例の動作を更に詳し
く説明する。まず、プログラム13の動作を順を追って
説明する。rHODE AJは演算モードをAにする。
く説明する。まず、プログラム13の動作を順を追って
説明する。rHODE AJは演算モードをAにする。
iLD R1,100jは定数“100″を汎用レジス
タR1にロードする。[cへLL 300Jは300番
地にあるサブルーチン15を呼び出す。
タR1にロードする。[cへLL 300Jは300番
地にあるサブルーチン15を呼び出す。
ザブルーチン15において、[LD R2,(R1)J
は現在R1=100なので100番地の内容をR2に格
納する。「^O(l R2,(R1+4) Jは104
番地の内容とR2の内容とを加えてR2に格納する。同
様にrADD R2,(R1+8) J 、 rへD
OR2,(R1+12)Jを実行した後、r 5T(R
1+16)、R2jでR2の内容をR1+16番地に格
納し、[ItETJでプログラム13に戻る。
は現在R1=100なので100番地の内容をR2に格
納する。「^O(l R2,(R1+4) Jは104
番地の内容とR2の内容とを加えてR2に格納する。同
様にrADD R2,(R1+8) J 、 rへD
OR2,(R1+12)Jを実行した後、r 5T(R
1+16)、R2jでR2の内容をR1+16番地に格
納し、[ItETJでプログラム13に戻る。
この時点で100.104.108.112番地の4ワ
ードが加算された結果が116番地の1ワードに残って
いることになる。
ードが加算された結果が116番地の1ワードに残って
いることになる。
同様に、プログラム14では、演nモードを8にして、
データの開始アドレスを200番地にしサブルーチン1
5を呼び出し、200,204,203,212番地の
4ワードが加算されて216番地に結果が格納される。
データの開始アドレスを200番地にしサブルーチン1
5を呼び出し、200,204,203,212番地の
4ワードが加算されて216番地に結果が格納される。
発明の詳細
な説明したように、本発明によれば、複数のデータ形式
に対応する演算モードを有しかつこの演算モードを対応
するモードに切替える命令を備え、更に演算モードを切
替えることにより演算の対蒙となるデータ形式が変わる
演算手段を設け、演算モードによって演算の対象のデー
タ形式が変わる演算命令を備えることにより、異なるデ
ータ形式に対して1つの演算プログラムで処理が可能と
なるので、記憶手段を節約でき、また演算の前後で形式
の変換を行う必2′4らないので処理能率を上げられる
という効果がある。
に対応する演算モードを有しかつこの演算モードを対応
するモードに切替える命令を備え、更に演算モードを切
替えることにより演算の対蒙となるデータ形式が変わる
演算手段を設け、演算モードによって演算の対象のデー
タ形式が変わる演算命令を備えることにより、異なるデ
ータ形式に対して1つの演算プログラムで処理が可能と
なるので、記憶手段を節約でき、また演算の前後で形式
の変換を行う必2′4らないので処理能率を上げられる
という効果がある。
第1図は本発明の実施例の模式的ブロック図、第2図は
形式の異なるデータの例を示す図、第3図は演算モード
により演算の対象となるデータが変化する動作の例を示
す図である。 主要部分の符号の説明 1・・・・・・主記憶 2・・・・・・情報処理装置 21・・・・・・演算器
形式の異なるデータの例を示す図、第3図は演算モード
により演算の対象となるデータが変化する動作の例を示
す図である。 主要部分の符号の説明 1・・・・・・主記憶 2・・・・・・情報処理装置 21・・・・・・演算器
Claims (1)
- 複数の異なる形式のデータを保持する記憶手段と、実行
すべきデータの形式の種別を保持する演算モードレジス
タと、この演算モードレジスタの内容に応じて演算形式
が設定自在な演算手段とを設け、演算すべきデータのデ
ータ形式に応じて前記演算モードレジスタの内容を変更
するようにして、複数のデータ形式の演算を可能として
なることを特徴とする情報処理方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60223931A JPS6284334A (ja) | 1985-10-08 | 1985-10-08 | 情報処理方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60223931A JPS6284334A (ja) | 1985-10-08 | 1985-10-08 | 情報処理方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6284334A true JPS6284334A (ja) | 1987-04-17 |
Family
ID=16805953
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60223931A Pending JPS6284334A (ja) | 1985-10-08 | 1985-10-08 | 情報処理方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6284334A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006195563A (ja) * | 2005-01-11 | 2006-07-27 | Renesas Technology Corp | 演算処理装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5856040A (ja) * | 1981-09-29 | 1983-04-02 | Nec Corp | デ−タ処理装置 |
-
1985
- 1985-10-08 JP JP60223931A patent/JPS6284334A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS5856040A (ja) * | 1981-09-29 | 1983-04-02 | Nec Corp | デ−タ処理装置 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006195563A (ja) * | 2005-01-11 | 2006-07-27 | Renesas Technology Corp | 演算処理装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR0138468B1 (ko) | 마이크로 컴퓨터 | |
JPS6284334A (ja) | 情報処理方式 | |
JPS62151940A (ja) | レジスタ退避/復帰方式 | |
JPS6284333A (ja) | 情報処理方式 | |
JPS63174145A (ja) | デ−タ処理装置 | |
JP2895892B2 (ja) | データ処理装置 | |
JPH064319A (ja) | オペレーティング・システムにおける共有ルーチン管理方式 | |
JPH02151928A (ja) | インデックス修飾方式 | |
JPS63106047A (ja) | 動的サブル−チン呼び出し方式 | |
JPH05197544A (ja) | データ処理装置 | |
JPS598060A (ja) | マイクロ・プロセツサ | |
JPH05165640A (ja) | マイクロプロセッサ | |
JPS6177937A (ja) | 情報処理装置 | |
JPS63223923A (ja) | プログラムカウンタ回路 | |
JPS63268025A (ja) | 操作ガイダンス表示方式 | |
JPH01297732A (ja) | 割込制御方式 | |
JPH01233628A (ja) | メモリアドレス変換制御回路 | |
JPS6086625A (ja) | デ−タ処理装置 | |
JPS61292761A (ja) | アドレス変換方式 | |
JPS602708B2 (ja) | 単一チツプ・コンピユ−タのアドレス指定方式 | |
JPH08235135A (ja) | 通信レジスタ付並列計算機 | |
JPS59216262A (ja) | アドレス変換装置 | |
JPS59231788A (ja) | 電子計算機 | |
JPH036735A (ja) | データ処理装置 | |
JPS62284444A (ja) | 記憶デ−タ変換装置 |