JPS6275698A - 文字描画制御方法 - Google Patents
文字描画制御方法Info
- Publication number
- JPS6275698A JPS6275698A JP60217380A JP21738085A JPS6275698A JP S6275698 A JPS6275698 A JP S6275698A JP 60217380 A JP60217380 A JP 60217380A JP 21738085 A JP21738085 A JP 21738085A JP S6275698 A JPS6275698 A JP S6275698A
- Authority
- JP
- Japan
- Prior art keywords
- drawing data
- data
- video memory
- word
- words
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
〔産業上の利用分野〕
本発明はプリンタ若しくはCRTディスプレイの映像メ
モリへの描画データの書き込み方式に関す〔従来の技術
〕 描画データの1ワード(1バイトを含む)毎に映像メモ
リにアクセスして描画を行なう場合に、従来描画データ
(例えばCGから読み出した1ワード) a、cが映像
メモリ上の2ワードb、dに跨がるときには第3図に示
すように、1ワードの該データa、cをバウンダリの左
右の部分に分け、かつ隣接するデータを破壊しないよう
にするためにそれぞれの1ワードに満たない部分はマス
クM、Mをかけて描画していた。つまシ、lワードの描
画データに対して2回のメモリアクセスを行なっていた
。
モリへの描画データの書き込み方式に関す〔従来の技術
〕 描画データの1ワード(1バイトを含む)毎に映像メモ
リにアクセスして描画を行なう場合に、従来描画データ
(例えばCGから読み出した1ワード) a、cが映像
メモリ上の2ワードb、dに跨がるときには第3図に示
すように、1ワードの該データa、cをバウンダリの左
右の部分に分け、かつ隣接するデータを破壊しないよう
にするためにそれぞれの1ワードに満たない部分はマス
クM、Mをかけて描画していた。つまシ、lワードの描
画データに対して2回のメモリアクセスを行なっていた
。
1ワード(16ビツト)の描画データを映像メモリに描
き込もうとする場合に、特別な作為的操作がなされない
限り、そのデータが映像メモリ上のワードバウンダリに
跨がる確率は15/16と極めて高い。従って、従来の
ようにバウンダリに跨がる際に、1ワードの描画データ
に対して2ワード分の映像メモリアクセスを行うと、全
体としてNワードのデータ描画を行なう場合に、約2N
回のメモリアクセスが必要となった。これは描画系全体
としての実行時間の増加、及び他のメモリサイクル(リ
フレッシュ、DMA転送)との競合多発という問題があ
った。
き込もうとする場合に、特別な作為的操作がなされない
限り、そのデータが映像メモリ上のワードバウンダリに
跨がる確率は15/16と極めて高い。従って、従来の
ようにバウンダリに跨がる際に、1ワードの描画データ
に対して2ワード分の映像メモリアクセスを行うと、全
体としてNワードのデータ描画を行なう場合に、約2N
回のメモリアクセスが必要となった。これは描画系全体
としての実行時間の増加、及び他のメモリサイクル(リ
フレッシュ、DMA転送)との競合多発という問題があ
った。
本発明は前記問題点を解消し、1ワード(或いは1バイ
ト)毎に描画する場合に、映像メモリへのアクセス回数
を減少する文字描画制御方法を提供するものである。
ト)毎に描画する場合に、映像メモリへのアクセス回数
を減少する文字描画制御方法を提供するものである。
本発明は映像メモリのワードバウンダリに跨がる描画デ
ータを書き込む方法において、1つ先の描画データを先
取りして映像メモリ上で連続する2ワード分の描画デー
タを逐次保存し、1ワードに満たない部分に先取してあ
る次の描画データの映像メモリ上における該当部分を付
加して書き込み用描画データを作成することを特徴とす
る文字描画制御方法である。
ータを書き込む方法において、1つ先の描画データを先
取りして映像メモリ上で連続する2ワード分の描画デー
タを逐次保存し、1ワードに満たない部分に先取してあ
る次の描画データの映像メモリ上における該当部分を付
加して書き込み用描画データを作成することを特徴とす
る文字描画制御方法である。
以下、本発明の一実施例を図により説明する。
第2図において、CG等から読み出した描画データは常
に1つ先の描画データを先取りして映像メモリ上で連続
する2ワードのデータとしてそれぞれ描画データレジス
タ1.2に保存する。そして、レジスタ1,2の出力を
受けてバレルシフタ3,4により2つのデータレジスタ
からのデータを合成するために必要なビットシフトを行
ない、マスクツバターンジェネレータ5,6によシ余分
な部分をすててORを用いて合成する。本発明は第1図
に示すように、常に1つ先の描画データを先取りしてお
くことにより、つまり常に2ワード分の描画データを保
存しておくことにより、従来マスクをかけていた部分に
次の描画データの映像メモリ上における該当部分を付加
する。すなわち、ワードのバウンダリに跨がる描画デー
タCのうち工の部分を描画する際にARの右側部分にマ
スクをかけずに、先取りしてある次の描画データBの左
側、即ち町を積極的に付加する。また同様にHの部分を
描画する際にBRの右側部分にマスクをかけずに先取シ
してある次の描画データCの左側即ちCLを積極的に付
加する。以上の動作を行うために第2図に示すように左
右に分けた描画データをそれぞれ保存するために左右の
データレジスタ1,2.2つのバレルシフター3.4,
2つのマスクハターンジェネレータ5,6を備えている
。これにより、1ワード(或いは1バイト)の描画デー
タ9が映像メモリ上で27−ドb、dに跨がる際に、従
来マスクをかけていた部分に有効なデータを付加してデ
ータを作成し、1ワードの描画データを実質1回のメモ
リアクセスで描画可能とする。
に1つ先の描画データを先取りして映像メモリ上で連続
する2ワードのデータとしてそれぞれ描画データレジス
タ1.2に保存する。そして、レジスタ1,2の出力を
受けてバレルシフタ3,4により2つのデータレジスタ
からのデータを合成するために必要なビットシフトを行
ない、マスクツバターンジェネレータ5,6によシ余分
な部分をすててORを用いて合成する。本発明は第1図
に示すように、常に1つ先の描画データを先取りしてお
くことにより、つまり常に2ワード分の描画データを保
存しておくことにより、従来マスクをかけていた部分に
次の描画データの映像メモリ上における該当部分を付加
する。すなわち、ワードのバウンダリに跨がる描画デー
タCのうち工の部分を描画する際にARの右側部分にマ
スクをかけずに、先取りしてある次の描画データBの左
側、即ち町を積極的に付加する。また同様にHの部分を
描画する際にBRの右側部分にマスクをかけずに先取シ
してある次の描画データCの左側即ちCLを積極的に付
加する。以上の動作を行うために第2図に示すように左
右に分けた描画データをそれぞれ保存するために左右の
データレジスタ1,2.2つのバレルシフター3.4,
2つのマスクハターンジェネレータ5,6を備えている
。これにより、1ワード(或いは1バイト)の描画デー
タ9が映像メモリ上で27−ドb、dに跨がる際に、従
来マスクをかけていた部分に有効なデータを付加してデ
ータを作成し、1ワードの描画データを実質1回のメモ
リアクセスで描画可能とする。
以上のようにして作成されたデータをリードデータレジ
スタ9の出力とでALU 7で演算処理しトライステー
トバッファ8を通して映像メモリへ転送する。
スタ9の出力とでALU 7で演算処理しトライステー
トバッファ8を通して映像メモリへ転送する。
本発明において、メモリへのアクセス回数の減少の度合
は横方向連続描画が長いものであれば、従来の1/2と
なシ、通常の文字のように横方向か3〜4ワード程度の
ものであれば、従来の〜3/4程度となる。メモリアク
セスに関係する時間が描画系の実行速度のネックとなっ
ているような系に対してはかなり(25〜45%)の改
善があると思われる。
は横方向連続描画が長いものであれば、従来の1/2と
なシ、通常の文字のように横方向か3〜4ワード程度の
ものであれば、従来の〜3/4程度となる。メモリアク
セスに関係する時間が描画系の実行速度のネックとなっ
ているような系に対してはかなり(25〜45%)の改
善があると思われる。
以上説明したように本発明は映像メモリへのワードバウ
ンダリにかかる描画の際に、従来マスクをかけて殺して
いた部分に積極的に有効データを付加して描画すること
によシ、メモリへのアクセス回数を減少せしめる効果が
ある。
ンダリにかかる描画の際に、従来マスクをかけて殺して
いた部分に積極的に有効データを付加して描画すること
によシ、メモリへのアクセス回数を減少せしめる効果が
ある。
第1図は本発明において1ワードの描画データが映像メ
モリ上で2ワー ドに跨がる際の描画を示す基本的概念
図、第2図は本発明を実現するための構成の一例を示す
ブロック図、第3図はlワードの描画データが映像メモ
リ上で2ワードに誇がる際の従来の方式による描画を示
す図である。 a+’e・・・描画データ、b、d・・・映像メモリ上
の2ワード、1,2・・・描画データレジスタ、3,4
・・・バレルシ7り、5,6・・・マスクツ母ターンジ
ェネレータ、7・・・ALU、8・・・トライステート
バッファ、9・・・リードデータレジスタ。
モリ上で2ワー ドに跨がる際の描画を示す基本的概念
図、第2図は本発明を実現するための構成の一例を示す
ブロック図、第3図はlワードの描画データが映像メモ
リ上で2ワードに誇がる際の従来の方式による描画を示
す図である。 a+’e・・・描画データ、b、d・・・映像メモリ上
の2ワード、1,2・・・描画データレジスタ、3,4
・・・バレルシ7り、5,6・・・マスクツ母ターンジ
ェネレータ、7・・・ALU、8・・・トライステート
バッファ、9・・・リードデータレジスタ。
Claims (1)
- (1)映像メモリのワードバウンダリに跨がる描画デー
タを書き込む方法において、1つ先の描画データを先取
りして映像メモリ上で連続する2ワード分の描画データ
を逐次保存し、1ワードに満たない部分に、先取してあ
る次の描画データの映像メモリ上における該当部分を付
加して書き込み用描画データを作成することを特徴とす
る文字描画制御方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60217380A JPS6275698A (ja) | 1985-09-30 | 1985-09-30 | 文字描画制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP60217380A JPS6275698A (ja) | 1985-09-30 | 1985-09-30 | 文字描画制御方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS6275698A true JPS6275698A (ja) | 1987-04-07 |
Family
ID=16703265
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP60217380A Pending JPS6275698A (ja) | 1985-09-30 | 1985-09-30 | 文字描画制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6275698A (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60176094A (ja) * | 1984-02-22 | 1985-09-10 | 株式会社日立製作所 | 画像メモリのアクセス装置 |
-
1985
- 1985-09-30 JP JP60217380A patent/JPS6275698A/ja active Pending
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS60176094A (ja) * | 1984-02-22 | 1985-09-10 | 株式会社日立製作所 | 画像メモリのアクセス装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4984183A (en) | Graphics display controller for transferring figure data to overlapping portions of destination area and drawing-enable area defined by clipping rectangle | |
JPS61188582A (ja) | マルチウインドウ書込み制御装置 | |
JPS6275698A (ja) | 文字描画制御方法 | |
JPS5952290A (ja) | ビデオram書込み制御装置 | |
JPS5952291A (ja) | ビデオram書込み制御装置 | |
JPS62209485A (ja) | 文字パタ−ン発生装置 | |
JPS63304293A (ja) | 表示メモリ制御回路 | |
JPS62279395A (ja) | 文字描画制御方式 | |
JPS5952292A (ja) | ビデオram書込み制御装置 | |
JPS61255474A (ja) | ビデオramデ−タ転送処理方式 | |
JP2867482B2 (ja) | 画像処理装置 | |
JP2898000B2 (ja) | 文字データ展開処理装置 | |
JPS63231548A (ja) | デ−タの書き込み方式 | |
JPS62293288A (ja) | 文字パタ−ン転送方式 | |
JPH0640260B2 (ja) | 記憶装置 | |
JPS6184685A (ja) | メモリ制御装置 | |
JPS62296278A (ja) | イメ−ジメモリ制御方式 | |
JPS62203193A (ja) | 画像表示装置 | |
JPH0193868A (ja) | データ処理装置 | |
JPH05127662A (ja) | 情報機器の表示装置 | |
JPS63300345A (ja) | デ−タ転送方式 | |
JPH03130844A (ja) | ビット・マップ・メモリのビット・アドレス制御回路 | |
JPS6258509B2 (ja) | ||
JPS6214191A (ja) | 表示用メモリシステム | |
JPH0766284B2 (ja) | プログラマブルロジツクコントロ−ラ |