JPS6270894A - 表示制御装置 - Google Patents

表示制御装置

Info

Publication number
JPS6270894A
JPS6270894A JP60209958A JP20995885A JPS6270894A JP S6270894 A JPS6270894 A JP S6270894A JP 60209958 A JP60209958 A JP 60209958A JP 20995885 A JP20995885 A JP 20995885A JP S6270894 A JPS6270894 A JP S6270894A
Authority
JP
Japan
Prior art keywords
display
attribute
data
register
display data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60209958A
Other languages
English (en)
Inventor
悟 恒川
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP60209958A priority Critical patent/JPS6270894A/ja
Publication of JPS6270894A publication Critical patent/JPS6270894A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 [技術分野] この発明は、表示制御技術に関し、例えばCRTコント
ローラLSIや液晶コントローラLSIのような表示制
御装置によって表示データメモリに対する表示データの
読出し、書込みが行なわれるようにされた表示システム
に利用して有効な技術に関する。
[背景技術] 従来、CRT表示装置や液晶表示装置を備えたシステム
において、表示画面上に表示されている文字や図形を白
黒反転表示させたり、ブリンキング(点滅)あるいはア
ングライン表示を行なうアトリビュート機能を実現する
場合、文字単位もしくは画素単位で行なうようになって
いた。そのため第3図に示すように、表示コントローラ
2の制御下に置かれ表示データを保持する表示データR
AM(ランダム・アクセス・メモリ)3の他に、文字単
位もしくは画素単位でアトリビュート情報を記憶する比
較的大きな記憶容量を持つアトリビュートデータRAM
4が必要であった。ただし。
表示データRAM3に表示データとともにアトリビュー
ト情報を記憶することもある。その場合には、表示デー
タRAM3として非常に大きな記憶容量を持つものが必
要となる。
そのため、従来の表示システムでアトリビュート機能を
実現すると部品点数が多くなり、大幅なコストアップに
つながるという不都合があった。
なお、第3図に示すシステムにおいて、表示コントロー
ラ2は、MPU (マイクロプロセッサ)1からの指令
に基づいて表示データを形成し、それを表示データRA
M3に描画したり1表示データRAMa内から表示デー
タを読み出して表示装置5の画面上に表示させる機能を
有するようにされている。
[発明の目的コ この発明の目的は、表示システムにおいて白黒反転やブ
リンキングあるいはアングライン表示のようなアトリビ
ュート機能を実現する場合に、アトリビュート情報を記
憶するためのRAMもしくはRAM領域を設ける必要を
なくし、これによって必要とされるRAMの容量を減ら
し、コストダウンを図ることにある。
この発明の前記ならびにそのほかの目的と新規な特徴に
ついては1本明細書の記述および添附図面から明かにな
るであろう。
[発明の概要コ 本願において開示される発明のうち代表的なものの概要
を説明すれば、下記のとおりである。
すなわち、表示システムにおいて白黒反転やブリンキン
グあるいはアングライン表示のようなアトリビュート機
能を実現する場合、文字単位あるいは画素単位で行なう
ことよりも、ウィンド表示のような形で表示画面上の一
定領域について行なうことが多い点に着目し、アトリビ
ュートを付加する領域の先頭アドレスと、終了アドレス
もしくは表示領域の大きさを示すデータを設定可能なレ
ジスタを設け、表示データRAMをアクセスするアドレ
スがレジスタに設定された領域に入っているか否か判定
し、入っている場合には対応するアトリビュートデータ
に基づいた表示データの加工を行なってから出力させる
ことによって、各文字単位もしくは画素単位でアトリビ
ュートデータを記憶しておく必要をなくシ、これによっ
てRAM容量を減らし、システムのコストダウンを図る
という上記目的を達成するものである。
[実施例コ 第1図には、本発明に係るアトリビュート機能を有する
表示システムの要部の一実施例が示されている。
この実施例では、白黒反転表示やブリンキング、アング
ライン表示、ハーフトーン(もしくはカラー)表示等の
アトリビュートに関する情報を保持するレジスタREG
、と、このレジスタRE1に設定されたアトリビュート
を付加すべき表示領域を指定するためのレジスタREG
、、REG、、REG4が設けられている。レジスタR
EG、〜REG4のうちレジスタREG2には5表示装
置の表示画面F上の表示領域Aの先頭アドレスasが、
またレジスタREG、には表示画面のX方向(横方向)
の幅aXが、そしてレジスタREG、には、Y方向(縦
方向)の幅dyがそれぞれ設定されるようになっている
上記レジスタREG□〜REG、の内容は、コンパレー
タCOMに供給される。このコンパレータCOMには、
表示データRAMa内から表示データを読み出すために
出力されるアドレス信号Addが供給されるようになっ
ている。コンパレータCOMは、供給されたアドレスA
ddが、レジスタREG、〜REG、の設定内容によっ
て指定されるアトリビュート表示領域A内に入っている
か否か判別し、入っている場合にはレジスタREGi内
のアトリビュートデータを、合成回路Pに供給する。
合成回路Pは、表示データRAM3から読み出された表
示データを、レジスタREG1から供給されるアトリビ
ュートデータの内容に応じて加工し、出力する。これに
よって、表示画面上の対応するアドレスの文字もしくは
画素が白黒反転されたり、ブリンキングされたりする。
合成回路Pは例えばANDゲートやORゲートを組み合
わせた簡単なロジック回路によって構成することができ
る。
この実施例に従うと、表示データRAM3内から読み出
された表示データが、レジスタREG2〜REG、に設
定されている表示領域A内のものである場合には、自動
的にレジスタREG、に設定されているアトリビュート
が付加される。そのため、従来の表示システムのように
アトリビュートデータRAM4を設ける必要がなくなる
。しかも、従来システムのように文字単位もしくは画素
単位でアトリビュートを付加するのではなく、ウィンド
表示のように一定の表示領域を指定してアトリビュート
を付加している。従って、上記実施例のように一つの表
示領域のみでなく、同一画面上の複数の表示領域のデー
タ群に対してアトリビュートを付加できるように構成し
たとしても、レジスタの容量はそれほど必要はなく、従
来システムでのアトリビュートデータRAM4に比べる
と。
かなり少ない容量で済む。
ただし、システムによってはどうしても文字単位や画素
単位でアトリビュートを付加したい場合もある。そこで
第1図に鎖線Bで示すように、レジスタREG工以外に
アトリビュートデータRAM4からのアトリビュートデ
ータも付加してやれるように合成回路Pを構成してもよ
い。
第2図には1本発明を液晶コントローラのような表示コ
ントローラLSIに適用した場合の構成例が示されてい
る。特に制限されないが、図中鎖線2で囲まれた各回路
ブロックは単結晶シリコン基板のような一個の半導体チ
ップ上において形成される。
同図におけるアトリビュート生成回路24が、上記実施
例におけるコンパレータCOMに、また、アトリビュー
ト制御回路25が合成回路Pに相当する。上記実施例に
おける各レジスタREG1〜REG、は、制御レジスタ
群23内に、他の機能を有するレジスタとともに設けら
れている。
この実施例の表示コントローラは、アドレスコントロー
ラ22から表示データRAM3に対するアドレスが次々
と発生されて供給される。これによって、表示データR
AM3から読み出された表示データがマルチプレクサ2
6を介してアトリビュート制御回路25に供給され、こ
こでアトリビュート生成回路24から供給されたアトリ
ビュートデータが付加されて表示データとして表示装置
へ供給される。
アトリビュート制御回路25では、表示装置に対する同
期信号のような画像制御信号を出力するラスタカウンタ
27やラインカウンタ28から供給されるタイミング信
号に同期してアトリビュートデータの生成が行なわれる
また、この実施例の表示コントローラは、I10インタ
フェイス回路21を介してCPUから供給される描画デ
ータをマルチプレクサ26介して表示データRAM3に
供給して表示データの書き込みも行なえるようになって
いる。
なお、上記実施例では、アトリビュートを付加する表示
領域を指定するレジスタREG2〜REG4にスタート
アドレスasと、X方向幅dxおよびY方向幅ciyを
設定するようにしているが、表示領域Aの先頭アドレス
asと終了アドレスaeを設定するレジスタを設け、先
頭アドレスと終了アドレスとに基づいて表示データが指
定された領域に入っているか否か判定するようにしても
よい。
[効果コ アトリビュートを付加すべき表示領域を指定するレジス
タを設け、表示データRAMをアクセスするアドレスが
レジスタに設定された領域に入っているか否か判定し、
入っている場合には対応するアトリビュートデータに基
づいた表示データの加工を行なってから出力させるよう
にしたので、各文字単位もしくは画素単位でアトリビュ
ートデータを記憶しておく必要がないという作用により
、必要とされるRAM容量が減少され、システムのコス
トダウンが可能になるという効果がある。
以上本発明者によってなされた発明を実施例に基づき具
体的に説明したが、本発明は上記実施例に限定されるも
のではなく、その要旨を逸脱しない範囲で種々変更可能
であることはいうまでもない。例えば上記実施例の表示
コントローラ(第2図)は、表示データを演算する機能
までは有していないが、表示機能の他に表示データの演
算機能も有する表示コントローラに適用することも可能
である。
[利用分野] 以上の説明では主として本発明者によってなされた発明
をその背景となった利用分野であるCRTコントローラ
やLCDコントローラのような表示制御用LSIに適用
したものについて説明したが、この発明はこれに限定さ
れず、表示システム一般に利用することができる。
【図面の簡単な説明】
第1図は、本発明に係る表示制御装置の要部の一実施例
を示す構成説明図、 第2図は1本発明を表示コントローラLSIに適用した
場合の一実施例を示すブロック図、第3図は、従来の表
示システムの構成例を示すブロック図である。 1・・・・マイクロプロセッサ、2・・・・表示コント
ローラ、3・・・・表示データRAM、4・・・・アト
リビュートデータRAM、5・・・・表示装置、21・
・・・I10インタフェイス回路、22・・・・アドレ
スコントローラ、23・・・・制御レジスタ群、24ア
トリビユ一ト生成回路、25・・・・アトリビュート制
御回路、26・・・・マルチプレクサ、REGl・・・
・アトリビュート設定用レジスタ、REG2〜REG4
・・・・表示領域指定用レジスタ、COM・・・・コン
パレータ。

Claims (1)

  1. 【特許請求の範囲】 1、アトリビュートデータを保持する第1のレジスタと
    、アトリビュートデータを付加すべき領域を指定するた
    めの第2のレジスタと、表示データを読み出すためのア
    ドレスが上記指定領域内に入っているか否か判定する判
    定手段と、上記指定領域内の表示データに対してのみ上
    記第1レジスタ内のアトリビュートデータを付加して表
    示装置に供給するアトリビュート制御手段とを備えてな
    ることを特徴とする表示制御装置。 2、上記アトリビュート制御手段は、上記第1レジスタ
    内のアトリビュートデータの代わりに、アトリビュート
    データをキャラクタ単位もしくは画素単位で記憶するメ
    モリから読み出されたアトリビュートデータを、表示デ
    ータに付加できるようにされてなることを特徴とする特
    許請求の範囲第1項記載の表示制御装置。
JP60209958A 1985-09-25 1985-09-25 表示制御装置 Pending JPS6270894A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60209958A JPS6270894A (ja) 1985-09-25 1985-09-25 表示制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60209958A JPS6270894A (ja) 1985-09-25 1985-09-25 表示制御装置

Publications (1)

Publication Number Publication Date
JPS6270894A true JPS6270894A (ja) 1987-04-01

Family

ID=16581483

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60209958A Pending JPS6270894A (ja) 1985-09-25 1985-09-25 表示制御装置

Country Status (1)

Country Link
JP (1) JPS6270894A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07334147A (ja) * 1994-06-03 1995-12-22 Nec Corp グラフィックスシステム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH07334147A (ja) * 1994-06-03 1995-12-22 Nec Corp グラフィックスシステム

Similar Documents

Publication Publication Date Title
US5706034A (en) Graphic processing apparatus and method
EP0149746A2 (en) Display interface apparatus
JPH08278778A (ja) 画像表示制御方法及び画像表示制御装置
JPS6270894A (ja) 表示制御装置
JP3694622B2 (ja) 画像表示データの生成方法
JPH0720833A (ja) グラフィックスコンピュータ
JPS58136093A (ja) 表示制御装置
Rodionov et al. Display interfaces for implantable cardiac monitor
JPS61138294A (ja) ビデオramアクセス制御方式
JPH05265441A (ja) グラフィック表示装置
JPH06139136A (ja) 表示メモリアクセス方式
JPH0469908B2 (ja)
JP2000267642A (ja) 画像表示装置
JP2001505674A (ja) Vgaと整合性を有するビデオ表示アダプタを用いて効率的なメモリ読み出し動作を行なうための方法及び装置
JPS635758B2 (ja)
JPS5957283A (ja) グラフイツク表示装置
JPH05234370A (ja) 画像メモリのデータ転送方法
JPH05346774A (ja) 文字発生器の読み出し方法
JPH01145777A (ja) 画像データ転送方式
JPS60129786A (ja) 画像メモリ装置
JPH1011047A (ja) 画像表示制御装置
JPH0553548A (ja) デイスプレイ制御装置
JPH03156650A (ja) 画像メモリの間接アドレッシング方式
JPH0450612B2 (ja)
JPS6332588A (ja) 表示制御装置