JPS6258654B2 - - Google Patents

Info

Publication number
JPS6258654B2
JPS6258654B2 JP57016028A JP1602882A JPS6258654B2 JP S6258654 B2 JPS6258654 B2 JP S6258654B2 JP 57016028 A JP57016028 A JP 57016028A JP 1602882 A JP1602882 A JP 1602882A JP S6258654 B2 JPS6258654 B2 JP S6258654B2
Authority
JP
Japan
Prior art keywords
photosensitive resin
resin film
film
pattern
light
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP57016028A
Other languages
English (en)
Other versions
JPS58132926A (ja
Inventor
Kazuhiko Tsuji
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP1602882A priority Critical patent/JPS58132926A/ja
Publication of JPS58132926A publication Critical patent/JPS58132926A/ja
Publication of JPS6258654B2 publication Critical patent/JPS6258654B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/027Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34
    • H01L21/0271Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers
    • H01L21/0273Making masks on semiconductor bodies for further photolithographic processing not provided for in group H01L21/18 or H01L21/34 comprising organic layers characterised by the treatment of photoresist layers
    • H01L21/0274Photolithographic processes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
  • Photosensitive Polymer And Photoresist Processing (AREA)

Description

【発明の詳細な説明】 本発明は感光性樹脂膜を用いたパターン形成方
法に関する。
半導体基板上に感光性樹脂膜パターンを形成す
る方法において、パターン巾が2〜3μm以下の
微細加工では通常ポジ型感光性樹脂膜が用いられ
ている。このポジ型感光性樹脂の露光方法として
歩留まり向上および半導体基板の反りの補正が可
能であるという理由により、スラツプアンドリピ
ート方式の投影露光方法が用いられる。
この投影露光方法は第1図に示すように、マス
ク1を通過した光線Xをレンズ2を介して半導体
基板3上のレジスト(感光性樹脂)4上に結像す
るようにしたものである。ただし、この方法はレ
ンズ2を使用するため、通常の光線を使用したの
では色収差を生じパターンの微細化に支障をきた
すので、その光線Xとしては単色光を用いなけれ
ばならない。しかしながら、単色光を用いたため
に、入射光Xとその基板3からの反射光により定
在波が発生する。
このことを第2図を用いて説明する。同図に示
すように、半導体基板5上に異なる膜厚を有する
二酸化硅素膜6,7を形成した後、この二酸化硅
素膜6,7上に感光性樹脂膜8を塗布する。この
とき、二酸化硅素膜6,7と感光性樹脂膜8の屈
折率がほぼ等しいため、感光性樹脂膜8上から光
照射しても二酸化硅素膜6,7と感光性樹脂膜8
との界面での反射はおこらない。その代り入射光
は半導体基板5で反射した光と干渉し、二酸化硅
素膜6,7およびレジスト膜8内に定在波9がで
きる。定在波の腹と節は入射光の波長が4358Åと
すると、743Åの周期でできる。従つて、二酸化
硅素膜6,7の膜厚d1およびd2の差(d1―d2)が
743Åのとき感光性樹脂膜8との界面での光強度
差が大きくなる。この為、例えば二酸化硅素膜6
の表面では定在波9の節が出来、一方二酸化硅素
膜7の表面では定在波9の腹が出来る。この様な
場合、二酸化硅素膜6表面では入射光の照射強度
が弱くなり、現像・リンス後に感光性樹脂膜8が
充分除去出来ないということが発生する。また、
現像して樹脂膜8のパターンを形成すると二酸化
硅素膜6,7上での感光性樹脂膜8のパターン巾
が異なるといつた問題も発生する。
また、アルミニウムなどのように反射率の大き
い金属膜上に感光性樹脂膜を形成した場合、金属
膜と感光性樹脂膜界面付近に定在波の節ができる
ので薄い膜が残りやすく、寸法精度の良い樹脂膜
パターン形成が困難であつた。
以上の様なことは特に、段差を有する基板上に
おいては段差部で感光性樹脂膜厚の変化が大き
く、微細パターンが精度よく形成できないという
欠点があつた。
本発明は上記欠点にかんがみなされたもので、
本発明は微細パターンの形成方法特に、投影露光
方法を用いてレジスト露光を行なう場合におい
て、微細パターンを基板の種類および段差に関係
なく寸法精度良く形成出来る方法を提供せんとす
るものである。すなわち、本発明は光照射により
感光されたポジ型感光性樹脂液を半導体基板上に
塗布した後、この上に第2の未照射の感光性樹脂
膜を塗布して光照射を選択的に行ない、第1およ
び第2の感光性樹脂膜に同一の現像・リンス処理
を行ないパターンを形成することを特徴とするも
のである。
以下、本発明の構成を図面を用いて説明する。
第3図は本発明の一実施例を示す工程断面図で
ある。まず、ポジ型感光性樹脂溶液10に光照射
(紫外線)を行ない、後の現像液に対し可溶性と
する(第3図a)。次に、表面が平担あるいは凹
凸を有する半導体基板あるいは薄膜等の基板11
上に第1のポジ型感光性樹脂膜12を形成する
(第3図b)。樹脂膜12の膜厚は基板11の凹凸
よりも厚く形成する。ここで、樹脂膜12の表面
は必ずしも平担でなくてもよいが、平担の方が好
ましい。次に、光未照射の第2のポジ型感光性樹
脂膜13を第1のポジ型感光性樹脂膜12に重ね
て塗布する(第3図c)。このとき、第1および
第2のポジ型感光性樹脂膜12,13として同じ
種類のものを用いるため、第1および第2の感光
性樹脂膜12,13の界面は明確でない。次に投
影露光方法により選択的に光照射l2を行ない、樹
脂膜13に選択的に感光領域14を形成する(第
3図d)。次に、通常の現像・リンス処理により
感光領域14の第1および第2の感光性樹脂膜1
2,13を選択的に除去し、開孔部15を形成す
る(第3図e)。そして、この第1および第2の
感光性樹脂膜12,13のパターンを用いて基板
11のエツチング処理等を行なう。
以上の様に、本実施例では第3図aに示すよう
にあらかじめ感光した感光性樹脂溶液10を用い
て第1の樹脂膜12を塗布するので、開孔部15
での感光性樹脂残りとか、パターン巾が異なると
いつた欠点がなくなる。
以上述べたように、本発明の方法によれば基板
表面にあらかじめ感光済のポジ型感光性樹脂を形
成しておくので、段差を有する二酸化硅素膜上に
おいて発生する定在波の腹や節に関係なく、感光
性樹脂膜を現像・リンス処理により精度よく除去
できる。すなわち、本発明では感光性樹脂膜中に
発生した定在波に関係なく微細パターンを精度よ
く形成することができる。また、本発明は反射率
の高い金属膜および基板段差による感光性樹脂膜
の膜厚変動に関係なく、一定の露光量でパターン
形成を精度よく行なうことができる。さらに、感
光性樹脂膜を2回塗布するにもかかわらず1回の
現像・リンス処理によりパターン形成が行なえる
ばかりでなく、投影露光法による光照射時間は従
来法より短かくでき単位時間の処理量も多くでき
るというすぐれた効果を発揮するものである。
以上、本発明は簡単な構成により高精度な感光
性樹脂パターンが形成出来るので、工業的価値が
高い。
【図面の簡単な説明】
第1図は一般的な投影露光方法の概略を示す構
成図、第2図はレジスト中に単色光線による定在
波が発生している状態を示す状態図、第3図a〜
eは本発明の一実施例に係るパターン形成方法を
示す工程断面図である。 11……半導体基板、12……第1の感光性樹
脂膜、13……第2の感光性樹脂膜。

Claims (1)

    【特許請求の範囲】
  1. 1 感光されたポジ型感光性樹脂溶液を基板の凹
    凸よりも厚く形成して第1のポジ型感光性樹脂膜
    を形成する工程と、前記第1のポジ型感光性樹脂
    膜上に未感光の第2のポジ型感光性樹脂膜を形成
    した後、前記第2のポジ型感光性樹脂膜に選択的
    に光照射を行なう工程と、現像処理により、前記
    第1と第2のポジ型感光性樹脂膜を選択的に除去
    して、感光性樹脂膜パターンを形成する工程とを
    備えたことを特徴とするパターン形成方法。
JP1602882A 1982-02-03 1982-02-03 パタ−ン形成方法 Granted JPS58132926A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP1602882A JPS58132926A (ja) 1982-02-03 1982-02-03 パタ−ン形成方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP1602882A JPS58132926A (ja) 1982-02-03 1982-02-03 パタ−ン形成方法

Publications (2)

Publication Number Publication Date
JPS58132926A JPS58132926A (ja) 1983-08-08
JPS6258654B2 true JPS6258654B2 (ja) 1987-12-07

Family

ID=11905108

Family Applications (1)

Application Number Title Priority Date Filing Date
JP1602882A Granted JPS58132926A (ja) 1982-02-03 1982-02-03 パタ−ン形成方法

Country Status (1)

Country Link
JP (1) JPS58132926A (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS58171818A (ja) * 1982-03-31 1983-10-08 Matsushita Electric Ind Co Ltd 半導体装置の製造方法および半導体装置の製造装置
JPS59121840A (ja) * 1982-12-21 1984-07-14 テキサス インスツルメンツ インコーポレイテツド 半導体装置の製造方法及び製造装置
JP2015050348A (ja) * 2013-09-02 2015-03-16 東京エレクトロン株式会社 基板処理装置、基板処理方法及び基板処理用記録媒体

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5580323A (en) * 1978-12-12 1980-06-17 Nec Corp Pattern forming method for photoresist-film
JPS5710428A (en) * 1980-06-20 1982-01-20 Matsushita Electric Ind Co Ltd Digital thermometer

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5580323A (en) * 1978-12-12 1980-06-17 Nec Corp Pattern forming method for photoresist-film
JPS5710428A (en) * 1980-06-20 1982-01-20 Matsushita Electric Ind Co Ltd Digital thermometer

Also Published As

Publication number Publication date
JPS58132926A (ja) 1983-08-08

Similar Documents

Publication Publication Date Title
JPS6358367B2 (ja)
KR100675782B1 (ko) 비 흡수 레티클 및 이를 제조하는 방법
JPS61200537A (ja) 蒸気拡散画像反転によりポジのホトレジストの画像の質を高める方法
JPH0689848A (ja) X線マスク構造体の作製方法及び該作製方法により作製されたx線マスク構造体、並びに該x線マスク構造体を用い作製されたデバイス
JPS6193454A (ja) 写真平板式マスク整合装置
KR900001665B1 (ko) 레지스트 도포방법
JPS6258654B2 (ja)
JPH0219970B2 (ja)
JPH09218500A (ja) レジストパターンの作製方法
JPH0423816B2 (ja)
KR100212905B1 (ko) 내부전반사 홀로그램에 의한 고화질 영상 마스크
JPH08194303A (ja) 位相シフトマスクおよびその製造方法
JP2659550B2 (ja) パターン形成方法
JP3130335B2 (ja) レジストパターンの形成方法
JP3091886B2 (ja) レジストパターンの形成方法
JP3422054B2 (ja) 光学マスクおよびその製造方法
JPH06342746A (ja) レジスト形状シミュレーション方法
JPH0419697B2 (ja)
JPS58103138A (ja) パタ−ン形成方法
KR970004421B1 (ko) 반도체 노광장치
JP2731914B2 (ja) 検査用基板およびその製造方法
JP3837846B2 (ja) 半導体装置の製造方法
US6531264B1 (en) Integrated circuit manufacture
JPH0425694B2 (ja)
JPS59155928A (ja) 半導体装置の製造方法