JPS6258321A - キーマトリクスによるデータ変換装置 - Google Patents

キーマトリクスによるデータ変換装置

Info

Publication number
JPS6258321A
JPS6258321A JP60198259A JP19825985A JPS6258321A JP S6258321 A JPS6258321 A JP S6258321A JP 60198259 A JP60198259 A JP 60198259A JP 19825985 A JP19825985 A JP 19825985A JP S6258321 A JPS6258321 A JP S6258321A
Authority
JP
Japan
Prior art keywords
input
data
output
terminal
latch register
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60198259A
Other languages
English (en)
Other versions
JPH0625958B2 (ja
Inventor
Junichiro Masaki
正木 淳一郎
Kazumi Kawashima
河島 和美
Sadahiro Takuhara
宅原 貞裕
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP60198259A priority Critical patent/JPH0625958B2/ja
Publication of JPS6258321A publication Critical patent/JPS6258321A/ja
Publication of JPH0625958B2 publication Critical patent/JPH0625958B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Input From Keyboards Or The Like (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明は、テレビジョン受信機のキー操作部と、中央制
御装置との間に使用するデータ変換装置に関する。
(従来の技術) 近年、ニューメディ・ア機器の発展は目ざましいものが
あり、中でも特にテレビジョン受信機は端末表示機器と
して重要視されており、それにつれてテレビジョン受信
機には多くのメディアに対応して操作するための、装置
前面に設ける各種の操作キーの数が多くなって来ている
第2図はそのような従来のテレビジョン受信機を操作す
るためのキーマトリクスによる、データ変換装置の回路
構成を示している。
第2図において、1は中央制御装置、2はプルアップ抵
抗、3はストローブライン、4はキー人力データライン
、5はキーマトリクス、6は出力ポート、7は入力ポー
トである。
この回路の動作は、まず、中央制御装置1において、相
互に位相が異なるアクティブローのストローブパルスを
発生させ、出力ポートロからストローブライン3を経て
キーマトリクス5に入力させる。このときキーマトリク
ス5を構成するキーにおいて、いずれか押下されたキー
があるときは、そのストローブパルスがキー人力データ
ライン4を経由して中央制御装置1の入力ポードアに加
えられる。また、押下されたキーがないときは、ハイレ
ベルの信号がそのまま入力ポードアに印加される。この
ようにして中央制御装置1は、上記入力ポードアにおけ
る信号の有無によりキーが押下されている位置を認識判
断していた。
(発明が解決しようとする問題点) しかしながら、このような構成では多数のストローブラ
イン3およびキー人力データライン4が中央制御装置l
とキーマトリクス5との間に存在するため、キーマトリ
クス5を有するテレビジョン受像機前面のプリント板と
、中央制御装置1に設けたプリント板との間を配線上複
雑なものにし、組み立てを煩鎖にさせ、製造コストも高
くなる欠点があった。
本発明は上記の欠点に鑑み、パラレルデータをラッチし
てシリアルデータに変換し、パスラインから出力させて
、前記前面プリント板と中央制御装置1にあるプリント
板との間に設けていた多数のストローブラインを廃止さ
せることを目的とする。
(問題点を解決するための手段) 本発明は上記の目的を達成するため、複数のラッチレジ
スタを設け、それらの各ラッチレジスタのQ出力端子と
次段のラッチレジスタのD入力端子の間に設けられ、コ
ントロール信号入力がハイレベルの時のみ、それらラッ
チレジスタのQ出力端子からのデータ出力が次段のラッ
チレジスタのD入力端子に印加されるようにした第1の
スリーステートバッファと、入力信号を取り込む複数の
入出力データ端子と、その入力データ端子とラッチレジ
スタのD入力端子との間に設けられ、コントロール信号
がローレベルの時のみ上記入力データ端子からのデータ
がラッチレジスタのD入力端子に印加されるようにした
第2のスリーステートバッファとにより、前記ラッチレ
ジスタを直列接続してなる入力ラッチレジスタと、入力
データ端子に設けられたプルアップ抵抗と、入出力デー
タ端子にドレインが接続された出力バッファとにより構
成され、コントロール信号がローレベルの時は、各ラッ
チレジスタに印加されたパルスによって、入出力データ
端子からのパラレルデータをラッチし、また、コントロ
ール信号がハイレベルの場合は、ラッチレジスタに入力
したクロックによってラッチした、上記パラレルデータ
をシフトしてシリアルデータとしてパスラインから出力
させることにより、テレビジョン受信機と中央制御装置
それぞれに有するプリント板間の入力、出力ポート間の
ストローブラインを無くするものである。
(作 用) 上記の構成による本発明によれば、従来必要とした中央
制御装置とテレビジョン受信機間のストローブラインが
不要となるから、組み立て工数が容易、簡略化され、し
たがって作業効率が向上するとともに製造コストを低下
させることができる。
(実施例) 以下、本発明を図面を用いて実施例により詳細に説明す
る。
第1図は本発明の一実施例のパラレルデータとシリアル
データ間のデータ変換装置を示す回路図である。第1図
において、11ないし16は入力ラッチレジスタ、17
ないし21、および22ないし27はスリーステートバ
ッファ、28ないし31はプルアップ抵抗、32ないし
35は入出力(Ilo)データ端子、36はコントロー
ル信号M0.37はクロック信号GO238はシリアル
出力信号H0,39ないし42は出カバッファである。
なお、入出力データ端子32ないし35は、あらかじめ
入力、出力が決定されており、これには第2図に示すプ
ルアップ抵抗2ないしキーマトリクス5にキーマトリク
スが接続されているものとする。このデータ変換回路は
次のように動作する。
すなわち、まず、ストローブパルスが出力バッファ39
ないし42を経て、入出力データ端子32ないし35か
ら出力される。次にコントロール信号MO(36)がロ
ーレベルのときは、スリーステートバッファ22ないし
27がオン状態になり、キーマトリクスを経由した後の
入出力データ端子32ないし35の入力信号が入力ラッ
チレジスタ11ないし16のデータ入力に加わる。この
とき、同時にクロック信号G O(32)において1個
のパルスを入力ラッチレジスタ11ないし16に印加す
ることにより、前記データは上記レジスタにラッチされ
る。つぎに、コントロール信号M、 O(36)がハイ
レベルになると、スリーステートバッファ17ないし2
1がオン状態になる。このときにクロック信号G O(
37)において前段のラッチレジスタのクロック信号を
上記レジスタに加えることによって、上記データがシフ
トされ、入力ラッチレジスタ16のQ出力から、シリア
ル出力信号H038として図示しないパスラインを経て
出力されることになる。
なお、プルアップ抵抗28ないし31は、入力出力デー
タ端子32ないし35を通常状態において、ハイレベル
に保つ働きをしている。
以上説明したように本発明は、コントロール信号がロー
レベルのときは、入力ラッチレジスタに入力したパルス
によって、入出力データ端子からのパラレルデータをラ
ッチし、また、コントロール信号がハイレベルのときは
、入力ラッチレジスタに入力したクロックにより、ラッ
チしたパラレルデータをシフトしてパスラインから出力
することが可能であり、したがって、プリント板間の入
出力のストローブラインを無くすることができる。
(発明の効果) 以上説明して明らかなように本発明は、プリント板間の
入出カストローブラインを無くし、キーマトリクスと中
央制御装置との間をパスラインにより接続できるので配
線数が大幅に減少し、したがって5組み立て工程が短時
間で済み作業効率が良くなるとともにコストの低減が期
待できる。
【図面の簡単な説明】
第1図は本発明の一実施例によるデータ変換回路、第2
図は従来のキーマトリクスにおけるデータ変換装置を示
す図である。 11〜16・・・入力ラッチレジスタ、17〜21.2
2〜27・・・スリーステートバッファ、 28〜31
・・・プルアップ抵抗、32〜35・・・入出力データ
端子、36(M O)  ・・・コントロール信号、3
7(Go)−’)Oy’)信号、38(HO)  ・・
・シリアル出力信号、39〜42・・・出力バッファ。 特許出願人 松下電器産業株式会社 第1図

Claims (1)

    【特許請求の範囲】
  1. 複数のラッチレジスタを設け、それらの各ラッチレジス
    タのQ出力端子と次段のラッチレジスタのD入力端子の
    間に設けられ、コントロール信号入力がハイレベルの時
    のみ、それらラッチレジスタのQ出力端子からのデータ
    出力が次段のラッチレジスタのD入力端子に印加される
    ようにした第1のスリーステートバッファと、入力信号
    を取り込む複数の入出力データ端子と、その入力データ
    端子とラッチレジスタのD入力端子との間に設けられ、
    コントロール信号がローレベルの時のみ上記入力データ
    端子からのデータがラッチレジスタのD入力端子に印加
    されるようにした第2のスリーステートバッファとによ
    り、前記ラッチレジスタを直列接続してなる入力ラッチ
    レジスタと、入力データ端子に設けられたプルアップ抵
    抗と、入出力データ端子にドレインが接続された出力バ
    ッファとにより構成され、コントロール信号がローレベ
    ルの時は、各ラッチレジスタに印加されたパルスによっ
    て、入出力データ端子からのパラレルデータをラッチし
    、また、コントロール信号がハイレベルの場合は、ラッ
    チレジスタに入力したクロックによってラッチした、上
    記パラレルデータをシフトしてシリアルデータとして出
    力することを特徴とするデータ変換装置。
JP60198259A 1985-09-07 1985-09-07 キーマトリクスによるデータ変換装置 Expired - Lifetime JPH0625958B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60198259A JPH0625958B2 (ja) 1985-09-07 1985-09-07 キーマトリクスによるデータ変換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60198259A JPH0625958B2 (ja) 1985-09-07 1985-09-07 キーマトリクスによるデータ変換装置

Publications (2)

Publication Number Publication Date
JPS6258321A true JPS6258321A (ja) 1987-03-14
JPH0625958B2 JPH0625958B2 (ja) 1994-04-06

Family

ID=16388152

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60198259A Expired - Lifetime JPH0625958B2 (ja) 1985-09-07 1985-09-07 キーマトリクスによるデータ変換装置

Country Status (1)

Country Link
JP (1) JPH0625958B2 (ja)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS585120U (ja) * 1981-06-29 1983-01-13 株式会社東芝 インタ−フェ−ス回路
JPS5831431A (ja) * 1981-08-12 1983-02-24 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション インタ−フエ−ス回路

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS585120U (ja) * 1981-06-29 1983-01-13 株式会社東芝 インタ−フェ−ス回路
JPS5831431A (ja) * 1981-08-12 1983-02-24 インタ−ナショナル ビジネス マシ−ンズ コ−ポレ−ション インタ−フエ−ス回路

Also Published As

Publication number Publication date
JPH0625958B2 (ja) 1994-04-06

Similar Documents

Publication Publication Date Title
US4618849A (en) Gray code counter
JPH11177639A (ja) データ伝送装置
JP3068394B2 (ja) センサシステム
JPS6258321A (ja) キーマトリクスによるデータ変換装置
JPH0560877B2 (ja)
JP2003167557A (ja) 半導体装置および液晶表示パネルドライバ装置
JP2637734B2 (ja) 出力回路
JP2509632B2 (ja) デ―タ入出力装置
JPS6264294A (ja) 信号方式変換回路
JPS6075959A (ja) スイツチインタフエ−ス回路
JPS62292060A (ja) サ−マルヘツド駆動用ic
JP3302819B2 (ja) 選択信号発生装置
JPS62185361A (ja) 集積回路装置
JPS62150925A (ja) 素子駆動方法
SU1238098A1 (ru) Многофункциональный модуль
SU881735A1 (ru) Устройство дл сортировки чисел
JPH0754452B2 (ja) デ−タ変換装置
JPH09281924A (ja) 駆動装置
JPH1027050A (ja) シリアル伝送方式
JPS60100846A (ja) デ−タ転送方式
JPH0668691A (ja) シフトレジスタ回路
JPH05265949A (ja) 集積回路装置
JPH06232704A (ja) フリップフロップ回路
JPH05100778A (ja) 半導体出力回路
JPH04161348A (ja) ライン印字ヘッド用ドライバic

Legal Events

Date Code Title Description
EXPY Cancellation because of completion of term