JPS6239814B2 - - Google Patents

Info

Publication number
JPS6239814B2
JPS6239814B2 JP9891081A JP9891081A JPS6239814B2 JP S6239814 B2 JPS6239814 B2 JP S6239814B2 JP 9891081 A JP9891081 A JP 9891081A JP 9891081 A JP9891081 A JP 9891081A JP S6239814 B2 JPS6239814 B2 JP S6239814B2
Authority
JP
Japan
Prior art keywords
mask
patterns
inspection
reference mask
masks
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP9891081A
Other languages
English (en)
Other versions
JPS57211233A (en
Inventor
Hiroaki Morimoto
Kazunori Saito
Yaichiro Watakabe
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP9891081A priority Critical patent/JPS57211233A/ja
Publication of JPS57211233A publication Critical patent/JPS57211233A/ja
Publication of JPS6239814B2 publication Critical patent/JPS6239814B2/ja
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/38Masks having auxiliary features, e.g. special coatings or marks for alignment or testing; Preparation thereof
    • G03F1/44Testing or measuring features, e.g. grid patterns, focus monitors, sawtooth scales or notched scales
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/68Preparation processes not covered by groups G03F1/20 - G03F1/50
    • G03F1/82Auxiliary processes, e.g. cleaning or inspecting
    • G03F1/84Inspecting
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54406Marks applied to semiconductor devices or parts comprising alphanumeric information
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2223/00Details relating to semiconductor or other solid state devices covered by the group H01L23/00
    • H01L2223/544Marks applied to semiconductor devices or parts
    • H01L2223/54473Marks applied to semiconductor devices or parts for use after dicing
    • H01L2223/5448Located on chip prior to dicing and remaining on chip after dicing

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Investigating Materials By The Use Of Optical Means Adapted For Particular Applications (AREA)
  • Preparing Plates And Mask In Photomechanical Process (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Description

【発明の詳細な説明】 本発明は半導体装置の製造に用いるマスクの検
査用基準マスクに関するものである。
IC、LSIの量産には、写真製版用マスクが複数
セツト必要であるが、その量産補充用マスクを製
造した際に、マスクの信頼性向上のためにマスク
パターンの比較検査(以下単に「比較検査」と呼
ぶ)を行う必要がある。
従来、比較検査のためには、1品種マスクに対
して、比較検査用の基準マスクとして1セツト保
管しておくか又は比較検査を行う度にウエハ製造
ラインからマスクを引き上げて検査を行う必要が
あつた。
本発明は一枚のマスク上に同一品種の複数工程
のマスクパターンを形成することによつて比較検
査の高効率化をはかるものである。
以下、本発明の一実施例を図を用いて説明す
る。第1図はマスクセツトのうちの1枚、第2図
はそのマスクセツト用の基準マスクを示す。図に
おいて、11はガラスマスク基板、12はマスク
ID(identification)、13はマスク基板上に蒸着
されたクロム膜をパターニングして形成され同一
ウエハに形成される54個の同一半導体チツプに対
応した54個の同一マスクパターン、14aおよび
14bは6個の異なる工程用の基準マスクパター
ンであり、一方は予備用である。15は基準マス
ク工程IDである。第1図に示すようなマスクを
要素とするマスクセツトを作成するときに、同時
に第2図に示すような基準マスクを作成する。基
準マスクにはマスクセツトの全工程又はその数工
程のマスクパターン(図に示す例は6行程であ
る)を配列する。チツプの横にはわかりやすい様
に工程名15を露光して表示しておく。
次に、量産補充用に何セツトかのマスクセツト
を製造した場合、基準マスクと、新たに製造した
マスクセツトの各マスクとを光学的に重ね合せる
ことにより比較検査を行う。
このような検査用基準マスクによれば、1枚の
基準マスク基板上に複数工程のマスクパターンが
構成されるため、基準マスクの保管スペースが小
さくて良く、さらに比較検査の際、基準マスクと
被検査マスクとのアラインメントが複数工程のマ
スクパターンについて共用し得るため、従来法に
比べて作業時間が大巾に短縮できる。その際、各
マスクパターンには、対応する工程を示す符号が
並置されているため、必要なマスクパターンを迅
速かつ確実に選択して比較検査することができ
る。
尚基準マスクの作成は、光学的パターン発生装
置による方法で、同一マスク上に複数工程のマス
クパターンを配列しても良いが、電子ビーム露光
技術の導入により、短時間で高精度の基準マスク
ができる。
【図面の簡単な説明】
第1図はマスクセツトのうちの1枚を示す平面
図、第2図は本発明の一実施例を示す検査用基準
マスクの平面図である。 11はガラスマスク基板、12はマスクI−D
−、13は各チツプ用マスクパターン、14は基
準マスクパターン、15は基準マスク工程I、
D、である。

Claims (1)

    【特許請求の範囲】
  1. 1 同一のマスク基板上に、同一品種の複数工程
    のマスクパターンを形成するとともに、各工程の
    マスクパターンに並置して当該工程を示す符号を
    設けたことを特徴とする検査用基準マスク。
JP9891081A 1981-06-22 1981-06-22 Test of mask Granted JPS57211233A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9891081A JPS57211233A (en) 1981-06-22 1981-06-22 Test of mask

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9891081A JPS57211233A (en) 1981-06-22 1981-06-22 Test of mask

Publications (2)

Publication Number Publication Date
JPS57211233A JPS57211233A (en) 1982-12-25
JPS6239814B2 true JPS6239814B2 (ja) 1987-08-25

Family

ID=14232282

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9891081A Granted JPS57211233A (en) 1981-06-22 1981-06-22 Test of mask

Country Status (1)

Country Link
JP (1) JPS57211233A (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6216528A (ja) * 1985-07-16 1987-01-24 Hoya Corp Al膜付き基板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55132039A (en) * 1979-04-02 1980-10-14 Mitsubishi Electric Corp Forming method for repeated figure
JPS55165629A (en) * 1979-06-11 1980-12-24 Matsushita Electric Ind Co Ltd Manufacture of semiconductor device

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55132039A (en) * 1979-04-02 1980-10-14 Mitsubishi Electric Corp Forming method for repeated figure
JPS55165629A (en) * 1979-06-11 1980-12-24 Matsushita Electric Ind Co Ltd Manufacture of semiconductor device

Also Published As

Publication number Publication date
JPS57211233A (en) 1982-12-25

Similar Documents

Publication Publication Date Title
EP0061536A1 (en) Method of manufacturing a semiconductor device having improved alignment marks and alignment marks for said method
JPS5968928A (ja) 半導体装置の製造方法
JPS6239814B2 (ja)
JPS62235952A (ja) 半導体装置用マスク
JP2564440B2 (ja) ウエハ内位置表示を付したチップの製造方法
JPH03269433A (ja) 投影露光マスク
JPH03209711A (ja) 半導体装置の製造方法
JP2715462B2 (ja) レチクル及びこれを用いる半導体装置の製造方法
JPH0258777B2 (ja)
JPS5839015A (ja) 半導体装置の製造方法
JPS6215854B2 (ja)
JPS63196029A (ja) 半導体チツプにマ−クを形成する方法
JPS62193249A (ja) 半導体装置の製造方法
JPH03180017A (ja) 半導体装置の製造方法
JPS5870528A (ja) 半導体装置及びその製造方法
JPH0766113A (ja) レチクル及び位置合わせ用バーニアの形成方法
JPS63102315A (ja) 半導体装置の製造方法
JPS6017747A (ja) 半導体集積回路製造用レチクル
JPS59124127A (ja) 電子線露光パタ−ンの評価方法
JPS58111037A (ja) ホトマスク基板
JPS6235101B2 (ja)
JPS60224224A (ja) マスクアライメント方法
JPH03269534A (ja) チップ位置情報パターンの形成方法
JPS623943B2 (ja)
JPS62229923A (ja) 半導体チツプにマ−クを形成する方法