JPS62282368A - ベクトルデ−タ処理装置 - Google Patents

ベクトルデ−タ処理装置

Info

Publication number
JPS62282368A
JPS62282368A JP12470486A JP12470486A JPS62282368A JP S62282368 A JPS62282368 A JP S62282368A JP 12470486 A JP12470486 A JP 12470486A JP 12470486 A JP12470486 A JP 12470486A JP S62282368 A JPS62282368 A JP S62282368A
Authority
JP
Japan
Prior art keywords
mask
vector
registers
register
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP12470486A
Other languages
English (en)
Inventor
Seiichiro Kinoshita
木下 誠一郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP12470486A priority Critical patent/JPS62282368A/ja
Publication of JPS62282368A publication Critical patent/JPS62282368A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F15/00Digital computers in general; Data processing equipment in general
    • G06F15/76Architectures of general purpose stored program computers
    • G06F15/80Architectures of general purpose stored program computers comprising an array of processing units with common control, e.g. single instruction multiple data processors
    • G06F15/8053Vector processors

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Computing Systems (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Complex Calculations (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 3、発明の詳細な説明 〔産業上の利用分野〕 本発明はベクトルデータ処理装置、特に、ベクトルレジ
スタの出力と演算器の入力が固定的に結合されたベクト
ルデータ処理装置に関する。
〔従来の技術〕
従来のベクトルデータ処理装置は、第2図に示すように
、ベクトルレジスタ100,101,102゜103、
第2マスクレジスタ105,106,107゜108、
出力レジスタ110,111,112,113.演算器
120.論理演算器121.エレメントデータ出力選択
回路130,131 、エレメントデータ入力選択回路
140.第1マスクレノスタ210゜マスク情報入力選
択回路230.マスクビット選択回路240,241か
ら構成される。
図示していないが、メモリから送り出されたロードデー
タがベクトルレジスタ100,101に格納されるとベ
クトル演算は開始される。まずベクトルレジスタ100
及び101から同時にエレメントデータが読出され、順
次出力レジスタ110及び111に一時格納されたあと
、演算器120に入力される。演算器120で演算され
た結果は順次エレメントデータ入力選択回路140へ送
られ。
ここで命令で指定された演算結果格納レジスタ。
例えばベクトルレジスタ102に出力するよう選択され
たあと、ベクトルレジスタ102に順次格納される。
同様に、ベクトル論理演算はメモリからすでにエレメン
トデータがロードされているベクトルレジスタ102,
103から順次エレメントデータを読出し、エレメント
データ出力選択回路130及び131を経て、出力レジ
スタ112及び113に一時格納されたあと、論理演算
器121へ順次出力される。論理演算器121で演算さ
れた結果はエレメントデータ入力選択回路140を経て
命令で指定された演算結果格納レジスタ1例えばベクト
ルレジスタ100へ順次書込まれる。
マスク付きベクトル演算に使用するマスクビラトラ保持
するレジスタが第1マスクレソスタ210で、マスクビ
ットは演算オにランドとなるベクトルレジスタ100,
101,102,103から出力されるエレメントデー
タに同期してマスクビット選択回路240又は241で
選択され、演算器120又は121へ出力される。
第2マスクレノスタ105,106,107,108は
それぞれベクトルレジスタ100,101,102゜1
03に対応して設けられ、マスク情報を一時格納してお
くもので、エレメントデータ出力選択回路130.13
1及びマスク情報入力選択回路230にそれぞれ接続さ
れる。マスク情報入力選択回路230は命令によって指
定された第2マスクレジスタ105,106,107,
108の内容を第1マスクレゾスタ210へ格納すると
きのマスク情報選択回路である。第1マスク、レジスタ
210はマスク付きベクトル演算のマスク情報を保持す
るもので。
命令によって第2マスクレノスタ105〜108の内容
に書替え可能である。
マスクビット選択回路240及び241は第1マスクレ
ジスタ210の出力をベクトルレジスタ100〜103
から演算オペランドの読出しに同期して選択する回路で
、演算器に対応している。
例えば演算器120とマスクビット選択回路240が対
応し、論理演算器121とマスクピノ)B択回路241
が対応する。
第2マスクレジスタ105,106,107,108に
一時格納されているマスク情報間で論理演算器121を
使用してマスク情報の再生成を行なうことがある。この
場合、命令によって指定された第2ベクトルレジスタ、
例えば第2ベクトルレノスタ105及び10.7の読出
しは、それぞれベクトルレジスタ100及び102の読
出し中でないこと、すなわちベクトルレジスタ100.
101及び演算器120を使用する命令が実行中でなく
且つベクトルレジスタ102,103及び論理演算器1
21を使用する命令が実行中でないとき行なわれ、それ
ぞれエレメントデータ出力選択回路130及び131に
入力される。エレメントデータ出力選択回路130及び
131で選択されたマスク情報は、出力レジスタ112
,113を経て。
論理演算器121に入力され、命令で指定された論理演
算を行なったのち、演算結果を命令で指定された第2ベ
クトルレジスタ、例えば第2ベクトルレジスタ106へ
転送する。命令で指定された第2ベクトルレノスタに対
応するベクトルレジスタが動作中であるとき、この命令
の実行は命令で指定された第2ベクトルレジスタに対応
するベクトルレジスタすべての動作終了を待って開始さ
れることだなる。
〔発明・が解決しようとする問題点〕
上述した従来のベクトルデータ処理装置は、ベクトルレ
ジスタ対応に第2マスクレノスタを設けているため、論
理演算器を使用してマスク情報の再生成を行なう命令を
実行するにあたり、指定した第2マスクレノスタに対応
するベクトルデータの動作終了を待たねばならず、命令
の開始待ち時間が大きくなるという欠点がある。
〔問題点を解決するための手段〕
本発明のベクトルデータ処理装置は、ベクトルレジスタ
の出力が演算器の入力と一対一対応かつ固定的に結合さ
れているベクトルデータ装置において、ベクトルデータ
を構成するベクトルエレメントデータ対応に演算の許否
を示すマスクビットを保持する第1のマスクレジスタと
、論理演算ヲ実行する演算器の入力と一対一対応且つ固
定的だ結合されるベクトルレジスタに対応して前記マス
クビットを保持する複数個の第2のマスクレジスタとを
含んで構成される。
〔実施例〕
次に本発明について図面を参照して説明する。
第1図は本発明の一実施例のブロック構成図で。
それぞれがベクトルデータを保持する4個のベクトルレ
ジスタ100,101,102および103と、各オペ
ランド入力がベクトルレジスタ100および101.1
02および103とそれぞれ固定的に結合されてベクト
ル命令にしたがった演算を行なう演算器120及”び論
理演算器121と、ベクトル命令によって演算器120
論理演算器121又はスカラ部の出力をベクトルレジス
タ100〜103に選択して供給するエレメントデータ
入力選択回路140と、ベクトルレジスタ100〜10
3の出力をそれぞれ保持する4個の出力レジスタ110
〜113と、論理演算器121の入力と一対一対応且つ
固定的に結合されるベクトルレジスタ102及びベクト
ルレジスタ103にそれぞれ対応して設けられたマスク
情報を保持する第2マスクレジスタ105,106およ
び107゜108と、ベクトルレジスタ102.第2マ
スクレジスタ105または106の出力を出力レジスタ
112に選択して供給するエレメントデータ出力選択回
路130と、ベクトルレジスタ103゜第2マスクレジ
スタ107または108の出力を出力レジスタ113に
選択して供給するエレメントデータ出力選択回路131
と、マスク付キベクトル演算命令で使用するマスク情報
を保持する第1マスクレジスタ210.、!:、第2マ
スクレジスタ105〜108の出力を第1マスクレノス
タ210に選択して供給するマスク情報入力選択回路2
30と、第1マスクレジスタ210の出力を演算器12
0および121に選択して供給するマスクビット選択回
路240および241から構成される。
ベクトルレジスタ100〜103それぞれはたとえば6
4個のエレメントデータ(1演算器位)からなるベクト
ルデータが保持され得るようになっておシ1本ベクトル
データ処理装置はベクトル命令に従って、これらのエレ
メントデータをクロックごとに順次演算器120,12
1に読み出し、所定の演算を次々に行なう。
演算器120を加算器とし、ベクトル命令が加算を指定
しているとき、演算器120が作動するが、このときに
演算器120のオペランド入力となるのは常にベクトル
レジスタ100と101との出力(出力レジスタ110
と111とを経由)である。演算器120における演算
結果はベクトル命令の指定によってエレメントデータ入
力選択45   回路140が選択するベクトルレジス
タ100〜103のうちの一つに供給される。ベクトル
命令が論理演算を指定しているときには、同様に論理演
算器121が作動し、論理演算器121のオペベクトル
命令がマスク付き演算を指定しているランド入力は常に
ベクトルレジスタ102と103との出力である。
とき、第1マスクレノスタ210の出力は演算器のオペ
ランド入力に対応してマスクピント選択回路240また
は241で選択して、命令で指定された演算器へ供給す
る。第1マスクレノスタ210はマスク付き演算がすべ
て終了しているとき、命令によって指定された第2マス
クレノスタ105〜108のうちの一つがマスク情報入
力選択回路230で選択され供給されることで置換える
ことができる。
第2マスクレジスタ105〜108に保持されているマ
スク情報を論理演算器121を使用して再生成fること
か通常行なわれる。第2マスクレジスタ105と107
のマスク情報の論理積をとって新しいマスク情報を再生
成する場合、命令例よって第2マスクレノスタ105と
107の出力はエレメントデータ出力選択回路130及
び131でそれぞれ選択され、第2マスクレジスタ10
5の出力は出力レジスタ112を経由して論理演算器1
21のオ被ランドとなり、第2マスクレノスタ107の
出力は出力レジスタ113を経由して論理演算器121
の第4ランドとなって論理積がとられる。同様に、第2
マスクレジスタ107.!:108のマスク情報の論理
積をとって新しいマスク情報を再生成する場合には、命
令によって第2マスクレノスタ107と108の出力は
エレメントデータ出力選択回路130及び131でそれ
ぞれ選択され、第2マスクレノスタ107の出力は出力
レジスタ112を経由して論理演算器121のオ綬ラン
ドとなシ、第2マスクレノスタ108の出力は出力レジ
スタ113を経由して論理演算器121のオペランドと
なって論理積がとられる。
演算結果は命令によって指定される第2マスクレジスタ
105〜108のうちの一つに格納される。
なお2本実施例においては演算器は2個でベクトルレジ
スタは4個としたが1本発明はこれに限定されるもので
はない。
〔発明の効果〕
以上説明したよう罠2本発明は論理演算器と固定的に結
合された2個のベクトルレジスタに対F。
して集中的に第2マスクンノスタを設けているため、論
理演算器を使用してマスク情報の再生成を行なう命令全
実行するにあたシ、他の演算器と固定的に結合されたベ
クトルレジスタの動作状態を監視する必要がなく、直ち
に実行開始することができる効果がある。
【図面の簡単な説明】
第1図は本発明の一実施例を示すブロック構成図、第2
図は従来の一例を示すブロック構成図である。 記号の説明: 100,101,102,103−・−
ペクl−ルレジ、l’ 、105,106,107,1
08−・・第2マスクレソスタ、110,111,11
2,113・・・出力レジスタ、120・・・演算器、
121−・・論理演算器。 130.131・・・エレメントデータ出力選択回路。 140・・・エレメントデータ入力選択回路、210・
・・第1マスクレジスタ、23o・・・マスク情報入力
選択回路、240,241・・・マスクビット選択回路
。 、7 \′4−。 \ξ 705、 IO6,10又I08゛第2マスクレジ又夕
110、DI、02,773  出力しジスタ)30,
131  エレメントデータ出力選択回路210  第
1マスクレジ又り 23/)  マスク情報入力達1尺回路24Q、241
 7又タピット連尺回詰4105.706.107.1
08  第2マスクレジスタ+1Q、I+7,112,
113  出力し9スタ130、731  ニレメント
チ1タ出力選才尺回路210  南1マスクレジ又夕

Claims (1)

    【特許請求の範囲】
  1. 1、ベクトルレジスタの出力が演算器の入力と一対一対
    応かつ固定的に結合されているベクトルデータ処理装置
    において、ベクトルデータを構成するベクトルエレメン
    トデータ対応に演算の許否を示すマスクビットを保持す
    る第1のマスクレジスタと、論理演算を実行する演算器
    の入力と一対一対応且つ固定的に結合されるベクトルレ
    ジスタに対応して前記マスクビットを保持する複数個の
    第2のマスクレジスタとを設けたことを特徴とするベク
    トルデータ処理装置。
JP12470486A 1986-05-31 1986-05-31 ベクトルデ−タ処理装置 Pending JPS62282368A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP12470486A JPS62282368A (ja) 1986-05-31 1986-05-31 ベクトルデ−タ処理装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP12470486A JPS62282368A (ja) 1986-05-31 1986-05-31 ベクトルデ−タ処理装置

Publications (1)

Publication Number Publication Date
JPS62282368A true JPS62282368A (ja) 1987-12-08

Family

ID=14892032

Family Applications (1)

Application Number Title Priority Date Filing Date
JP12470486A Pending JPS62282368A (ja) 1986-05-31 1986-05-31 ベクトルデ−タ処理装置

Country Status (1)

Country Link
JP (1) JPS62282368A (ja)

Similar Documents

Publication Publication Date Title
JP2645669B2 (ja) データ処理システム
JPH0766329B2 (ja) 情報処理装置
JPS619760A (ja) ベクトル処理システム
JPH06103068A (ja) データ処理装置
JPH03286332A (ja) デジタルデータ処理装置
JPS6057467A (ja) ベクトルデ−タ処理装置
JPS58149555A (ja) 並列処理装置
JPS59114677A (ja) ベクトル処理装置
JPS62282368A (ja) ベクトルデ−タ処理装置
JPS58105355A (ja) 命令実行制御方式
JPS60204029A (ja) 信号処理装置
TW200302982A (en) Context execution in a pipelined computer processor
US5644745A (en) Apparatus for replacing data availability information for an instruction subsequent to a branch with previous availability information upon branch prediction failure
JP2925842B2 (ja) パイプライン処理装置
JPH0343865A (ja) ベクトル・データ処理装置
JP2982129B2 (ja) マイクロプログラム制御装置
JP2583614B2 (ja) ベクトル演算装置
JPS6238946A (ja) 演算処理装置
JPH09106346A (ja) 並列計算機
JPS62281058A (ja) ベクトルデ−タ処理装置
JPS633338A (ja) パイプラインレジスタ
JPH03184127A (ja) レジスタ退避制御方法
JPS61296435A (ja) マイクロプログラム制御方式
JPH0279122A (ja) 浮動小数点演算機構
JPS63208124A (ja) マイクロプログラム制御装置