JPS6225344A - デイジタル信号記録装置 - Google Patents

デイジタル信号記録装置

Info

Publication number
JPS6225344A
JPS6225344A JP60165184A JP16518485A JPS6225344A JP S6225344 A JPS6225344 A JP S6225344A JP 60165184 A JP60165184 A JP 60165184A JP 16518485 A JP16518485 A JP 16518485A JP S6225344 A JPS6225344 A JP S6225344A
Authority
JP
Japan
Prior art keywords
recording
value
memory
control
section
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60165184A
Other languages
English (en)
Inventor
Toshio Suzuki
敏夫 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60165184A priority Critical patent/JPS6225344A/ja
Publication of JPS6225344A publication Critical patent/JPS6225344A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Debugging And Monitoring (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、ディジタル信号値を記録するロジックトレー
サに関する。
〔従来の技術〕
従来、この種のロジックトレーサは、トレース対象信号
の値が予め設定された値と一致したときにトレースを開
始し、記録可能容量に達したとき、あるいはトレース停
止のために予め設定された値とトレース対象信号の値が
一致したときにトレースを停止トするようになっている
〔発明が解決しようとする問題点〕
ディジタル回路の試験においては、回路の各部のディジ
タル信号がどのような組合せの状態になるかを実際の動
作において知ることを要求されることがある。たとえば
マイクロプログラム制御方式を用いた装置のマイクプロ
グラムの試験においては、マイクロプログラムのどのス
テップが未実行であるかを知ることは、試験を効果的に
行う上で重要なことであり、このためにはマイクロプロ
グラムを格納したメモリのアドレス信号を記録し、発生
した全てのアドレス値を知ることで実行されたステップ
と未実行ステップを判別することができる。
北述した従来のロジックトレーサでは、トレース対象信
号の値を発生順に記録して行くものであり、実際に発生
した全ての値または発生しなかった全ての値を知るには
記録値を順次人手によってチェックするか、コンピュー
タなどの他の装置によって編集処理を行う必要があり、
ロジックトレーサでトレースした後に直ちに結果を知る
ことができない。また、ロジックトレーサ自身に組込ま
れているマイクロプロセッサによってこの編集処理を行
わせようとすると1編集処理が可能な高機能なマイクロ
プロセッサが必要であり、編集プロクラムを収容するた
めにプログラムメモリの容量が増大し、さらに編集処理
を行う上で一時的にデータを保持しておくワーク用のメ
モリが必要となり、結果的に高価なものとなるという欠
点がある。
〔問題点を解決するための手段〕
本発明は、ディジタル信号値の記録部とは別に補助デー
タ記録部を備え、記録の開始前に補助データ記録部内の
メモリを初期化し、ディジタル信号値の記録中において
は補助データ記録部内のメモリに対してディジタル信号
値で表わされる番地に初期値とは異なる値を書込み、デ
ィジタル信号値の記録が停止された後に補助データ記録
部内のメモリの内容を読出して出力することにより、編
集処理を行うことなくディジタル信号値の実際に発生し
た値と発生しなかった値とを直ちに知ることができ、デ
ィジタル回路の試験を効率よ〈行うことができるように
したものである。
すなわち、本発明のディジタル信号記録装置は1 、7ドレス情報およびデータを送受するためのバス信号
線と接続されたマイクロプロセッサを含む制御部と、 前記バス信号線と接続され、前記マイクロプロセッサで
実行される制御プログラムが格納されたプログラムメモ
リ部と、 前記バス信号線と接続され、外部より入力された複数の
ディジタル信号の値を記録し、記録動作制御信号に応じ
て記録の開始および停止を行うデータ記録部と、 前記データ記録部の記録の開始条件、停止条件および前
記制御部の制御動作を前記制御部に指示するための複数
のスイッチを備え、前記バス信号線と接続された操作パ
ネルと、 前記バス信号線と接続され、記録の開始条件および停止
条件を前記制御部より受取り、保持するレジスタならび
にこのレジスタに保持されている値と前記ディジタル信
号の値とを比較し、一致を検出し前記記録動作制御信号
を発生する比較器とからなる記録条件判別部と、 前記バス信号線と接続され、177記制御部からのデー
タ出力要求に従って外部にデータを出力する出力部と。
前記ディジタル信号のビット数と同数のアドレスビット
を有するメモリを含み、前記バス信号と接続され、前記
制御部からの初期化要求に従ってメモリに初期値を書込
み、初期化が完了した後においては前記ディジタル信号
の値で表わされるアドレスに初期値とは異なる値を書込
み、前記制御部からの読出し要求に従ってメモリ内容を
読出して前記制御部に送出する補助データ記録部とを備
え、 前記制御部は、前記操作パネルで指示された記録の開始
条件および停止F条件を前記記録条件判別部に送出して
前記補助データ記録部を初期化させ、前記操作パネルで
指示された制御動作が前記補助データ記録部内のメモリ
の内容を出力するものであった場合に前記補助データ記
録部に読出し要求を行うことにより読出しデータを受取
り、さらにそのデータを前記出力部に対して外部に出力
させる手段を含む特徴とする。
〔実施例〕
次に、本発明の実施例について図面を参照して説明する
第1図は本発明のディジタル信号記録!装置の一実施例
を示すブロック図である。
制御部1はマイクロプロセッサを含んでおり、禾装置全
体の制御を行う、バス信号線101は、制御部1内のマ
イクロプロセッサが送出す−るアドレス情報とデータお
よびマイクロプロセッサに入力するデータの転送を行う
ために使用される。プログラムメモリ部2は、制御部l
内のマイクロプロセッサが実行する制御プログラムが格
納されるメモリである。制御部1内のマイクロプロセッ
サはバス信号線101を介してプログラムメモリ部2に
格納されている制御プログラムを読出して実行すること
になる。データ記録部5はディジタル信号入力線103
によって入力されたディジタル信号の値を入力された順
に記録するものであり、記録動作制御信号線102上の
信号によって記録動作の開始および停止を行う。操作パ
ネル3は、ディジタル信号値の記録の開始条件、停止条
件および制御部1内のマイクロプロセッサによる制御動
作を指示するための複数のスイッチを備えている。これ
らの指示情報はバス信号線!01を介して制御部l内の
マイクロプロセンサに読取られる。記録条件判別部4は
ディジタル信号値の記録動作の開始条件および停止条件
をバス信号線101を介して制御部1内のマイクロプロ
セッサより受取り保持し、ディジタル信号入力線+03
によって入力されたディジタル信号の値と保持している
2つの条件とを比較し、開始条件と一致したときには記
録動作の開始信号を記録動作制御信号線102に送出し
停止条件と一致したときは記録動作の停止信号を記録動
作制御信号vi102に送出する。補助データ記録部6
は、後述するようにディジタル信号入力線IA/l)の
ディジタル信号値がいかなる値について発生したかを発
生順序には無関係に記録するものである。出力部7はバ
ス信号線101を介して制御部1内のマイクロプロセッ
サから送られてきたデータを出力データ線104に送出
することで、外部の装置、たとえばプリンタとかディス
プレイ装置出力するものである。制御部1内のマイクロ
プロセッサはデータ記録部5および補助データ記録部6
で記録されたデータをバス信号[101を介して読取り
、出力部7に送出することで外部の装置に出力すること
になる。
次に、本発明の特徴である補助データ記録部6について
詳細に説明する。第2図は、第1図の補助データ記録部
6の詳細構成図である。
メモリ13は書込制御信号線+10により書込信号が入
力された場合にはアドレス線106により入力されたア
ドレスに対して書込データ線108により入力されたデ
ータ書込み、読出制御信号線Illにより読出信号が入
力された場合にはアドレス線106により入力されたア
ドレスの内容を読出データ線109に送出する。なお、
メモリ13の各アドレスの語は1ピントでよい。マルチ
プレクサ12は、ディジタル信号入力ffl 103に
より入力されたデイジタル信号値とアドレス線105に
より入力されたアドレス値のいずれか一方をアドレス選
択信号線107により入力されたアドレス選択信号に従
って選択し、メモリ13のアドレス情報としてアドレス
線106に出力する。メモリ制御回路11は、バス信号
線101 を介して制御部1内のマイクロプロセッサよ
り初期化要求を受取ったとき、書込データ線108に0
″なる初期値を送出し、マルチプレクサ12がアドレス
線105上のアドレス情報を選択するようにアドレス選
択信号線101に選択信号を送出し、書込制御信号線+
10に書込信号を送出し、アドレス線105にゼロなる
アドレス値から順次+1した値をメモリ13の最高位ア
ドレスに達するまで送出することによりメモリ13の全
内容を初期化(ゼロ)にする。その後に、メモリ制御回
路11は、書込データ線108に1″なる値を送出し。
マルチプレクサ12がディジタル信号入力線103上の
ディジタル値を選択するようにアドレス選択信号線+0
7に選択信号を送出し、書込制御線110に書込信号を
送出する。この結果、メモリ13はディジタル信号入力
線103上のディジタル値で指定されたアドレスに対し
て” t ”を書込むことになる。メモリ制御回路11
は、バス信号線+01 を介して制御部l内のマイクロ
プロセッサより記録データの読出し要求を受取ったとき
、マルチプレクサ12がアドレス線105上のアドレス
情報を選択するようにアドレス選択信号線107に選択
信号を送出し、読出制御信号II+に読出信号を送出し
、アドレス線105にゼロなるアドレス値から順次+1
した値をメモリ13の最高位アドレスに達するまで送出
することによりメモリ13の全内容を読出し、各アドレ
スを読出す毎に読出データ線109上のデータをバス信
号線101を介して制御部l内のマイクロプロセッサに
転送する。制御部l内のマイクロプロセッサはこの読出
データにアドレス情報を付加して、出力部7(第1図)
に転送して出力させる。そこで、出力部7より出力され
たデータが” i ″であるアドレス値がディジタル信
号入力線+03上のディジタル値として実際に発生した
ものであることを示し、” o ”であるアドレス値は
発生しなかったディジタル値を示すことになる。
〔発明の効果〕
以上説明したように本発明は、ディジタル信号値の記録
部とは別に補助データ記録部を備え、記録の開始前に補
助データ記録部内のメモリを初期化し、ディジタル信号
値の記録中においては補助データ記録部内のメモリに対
してディジタル信号値で表わされる番地に初期値とは異
なる値を書込み、ディジタル信号値の記録が停止された
後に補助データ記録部内のメモリの内容を読出して出力
することにより、編集処理を行うことなくディジタル信
号値の実際に発生した値と発生しなかった値とを直ちに
知ることができ、ディジタル回路の試験を効率よく行う
ことができるようになるという効果がある。
【図面の簡単な説明】
第1図は本発明のディ・シタル信号記録装置の一実施例
を示すブロック図、第2図は第1図の補助データ記録部
6の詳細構成図である。 1・・・制御部。 2・・・プログラムメモリ部、 3・・・操作パネル、   4・・・記録条件判別部。 5・・・データ記録部、 6・・・補助データ記録部、 7・・・出力部、     11・・・メモリ制御回路
、12・・・マルチプレクサ、 13・・・メモリ、1
01・・・/Sス信号線、 102・・・記録動作制御信号線、 +03・・・ディジタル信号入力線、 104・・・出力データ線、 105.1013 ・・・アドレス線。 107・・・アドレス選択信号線、 108・・・書込データ線、 109・・・読出データ線、 110・・・書込制御信号線、 111・・・読出制御信号線。

Claims (1)

  1. 【特許請求の範囲】 アドレス情報およびデータを送受するためのバス信号線
    と接続されたマイクロプロセッサを含む制御部と、 前記バス信号線と接続され、前記マイクロプロセッサで
    実行される制御プログラムが格納されたプログラムメモ
    リ部と、 前記バス信号線と接続され、外部より入力された複数の
    ディジタル信号の値を記録し、記録動作制御信号に応じ
    て記録の開始および停止を行うデータ記録部と、 前記データ記録部の記録の開始条件、停止条件および前
    記制御部の制御動作を前記制御部に指示するための複数
    のスイッチを備え、前記バス信号線と接続された操作パ
    ネルと、 前記バス信号線と接続され、記録の開始条件および停止
    条件を前記制御部より受取り、保持するレジスタならび
    にこのレジスタに保持されている値と前記ディジタル信
    号の値とを比較し、一致を検出し、前記記録動作制御信
    号を発生する比較器とからなる記録条件判別部と、 前記バス信号線と接続され、前記制御部からのデータ出
    力要求に従って外部にデータを出力する出力部と、 前記ディジタル信号のビット数と同数のアドレスビット
    を有するメモリを含み、前記バス信号と接続され、前記
    制御部からの初期化要求に従ってメモリに初期値を書込
    み、初期化が完了した後においては前記ディジタル信号
    の値で表わされるアドレスに初期値とは異なる値を書込
    み、前記制御部からの読出し要求に従ってメモリ内容を
    読出して前記制御部に送出する補助データ記録部とを備
    え、 前記制御部は、前記操作パネルで指示された記録の開始
    条件および停止条件を前記記録条件判別部に送出して前
    記補助データ記録部を初期化させ、前記操作パネルで指
    示された制御動作が前記補助データ記録部内のメモリの
    内容を出力するものであった場合に前記補助データ記録
    部に読出し要求を行うことにより読出したデータを受取
    り、さらにそのデータを前記出力部に対して外部に出力
    させる手段を含むことを特徴とするディジタル信号記録
    装置。
JP60165184A 1985-07-25 1985-07-25 デイジタル信号記録装置 Pending JPS6225344A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60165184A JPS6225344A (ja) 1985-07-25 1985-07-25 デイジタル信号記録装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60165184A JPS6225344A (ja) 1985-07-25 1985-07-25 デイジタル信号記録装置

Publications (1)

Publication Number Publication Date
JPS6225344A true JPS6225344A (ja) 1987-02-03

Family

ID=15807438

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60165184A Pending JPS6225344A (ja) 1985-07-25 1985-07-25 デイジタル信号記録装置

Country Status (1)

Country Link
JP (1) JPS6225344A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5431469A (en) * 1992-10-02 1995-07-11 Kabushiki Kaisha Kito Vacuum lift device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5431469A (en) * 1992-10-02 1995-07-11 Kabushiki Kaisha Kito Vacuum lift device

Similar Documents

Publication Publication Date Title
US4607328A (en) Data transfer apparatus for a microcomputer system
CA1065477A (en) Computer to tape deck interface
JPS6225344A (ja) デイジタル信号記録装置
JPH04357519A (ja) メモリ装置
JP4484417B2 (ja) デバッグシステム
JPS60237503A (ja) シ−ケンスコントロ−ラの高速処理方式
JPS6347937Y2 (ja)
JPS5918749B2 (ja) 擬似エラ−送出方式
JPS62168241A (ja) マイクロプログラム制御装置
JPS6048793B2 (ja) 入出力制御装置
JPH04275654A (ja) 情報処理装置の記憶部診断方式
JPS59180300U (ja) メモリ試験装置
JPH0535548A (ja) アドレストレーサ
JPS59148957A (ja) マイクロプログラム制御方式
JPS60640U (ja) Dma処理とプログラム計測モ−ドの並行処理システム
JPH03260956A (ja) 磁気ディスクリフォーマット方式
JPS6225343A (ja) デイジタル信号記録装置
JPS62111330A (ja) プログラム転送装置
JPH01321529A (ja) 装置初期診断方式
JPS6037062A (ja) メモリ読出し方法
JPS6051129B2 (ja) レコ−ド情報読取り処理方式
JPS6356752A (ja) メモリアドレス・トレ−ス方式
JPH0248725A (ja) 記憶制御装置
JPH04120644A (ja) 記憶装置
JPS6230662B2 (ja)