JPS62250493A - 動画表示制御装置 - Google Patents

動画表示制御装置

Info

Publication number
JPS62250493A
JPS62250493A JP61095570A JP9557086A JPS62250493A JP S62250493 A JPS62250493 A JP S62250493A JP 61095570 A JP61095570 A JP 61095570A JP 9557086 A JP9557086 A JP 9557086A JP S62250493 A JPS62250493 A JP S62250493A
Authority
JP
Japan
Prior art keywords
video
display
data
memory
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61095570A
Other languages
English (en)
Inventor
香園 一郎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61095570A priority Critical patent/JPS62250493A/ja
Publication of JPS62250493A publication Critical patent/JPS62250493A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Studio Circuits (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明はディスプレイ装置に関し、特に表示機器の画面
上での表示位置をダイナミックに設定しながら複数の文
字、図形を表示制御する動画表示制御装置に関する。
〔従来の技術〕
表示メモリ(例えばダイナミックメモリを用いたりフレ
ッシェメモIJ ) K格納された文章、図形画像等の
情報を表示する機能は情報処理装置の重要な機能の1つ
となっている。
従来、ラスタースキャン型CR’l’(以下単にCRT
という)を用いた表示装置にはキャラクメディスプレイ
やグラフィックディスプレイが有り、前者は、規則的に
区分けした画面上の小区画内に文字、記号または図形素
片を対応させ、文章や図形を文字や図形素片の連なりと
して表現するものであり、後者は画面上に表示すべき情
報の表示イメージに直接的に対応したドツトパターンで
表現するものである。
しかし、前記表示方法では表示対象を定められた小区画
の連なりでしか表現することができず例えば海面上を船
舶等が進行方向に少しずつ移動する様子を表現するなど
の用途には用いることはできない。最近、特にパーソナ
ルコンピュータやゲーム機器の分野では、このような文
字や記号、図形等を任意の位tK表示したり画面上の任
意の位置に移動させるとζろの動画表示の用途が広がり
、装置全体の性能をも左右する重要な機能の1つとなっ
てきている。
動画表示制御はダイナミックに移動させて表示する文字
、図形の形状または種類を示すコード、画面上の表示位
置、色等を含む属性情報を全画面に表示する移動図形(
以下動画という)の数だけメモリに格納しておき各走査
毎にメモリに納められた属性情報を続出して表示すべき
動画を検索し、処理する。各走査毎に表示すべき動画を
検出することによって垂直方向の表示位置が制御され、
動画の表示データを輝度信号などの表示に直接対応した
映像信号に変換して出力する際の動画データの出力タイ
ミングによつて水平方向の表示位置が制御される。また
、動画を任意の位tjItK表示または移動させる場合
には中央処理装置(以下CPUという)または外部機器
などから風性情報内の表示位置情報を変更することによ
りて実現されている。
このような動画表示制御ではキャラクタディスプレイや
グラフィックディスプレイの表示制御とは異なり表示対
象の画面上の表示位置が時間的に変化してしまうため、
その過程で形、種類の異なるa数の動画が任意の位置に
散在し極めて複雑な表示状態となる。例えばWc4図の
ように1@画の外形パターンの表示位置が競合する状態
が生じる。
このような場合には表現上手前にある表示対象の動画1
を優先して表示し動画1と重なった動画2の外形パター
ンは表示せず3次元的に遠近表現したり、接触、衝突と
いった現象として表現する。
前者は動画処理の順序を制御し、光に動画2の表示デー
タを編集メモリに格納し、次に動画1の表示データを上
書きすることKよって実現される。
後者の場合にはホストシステムに対してこの状態を割込
み信号等で仰らせ、ホストシステムは衝突した動画等を
抹消したり画面全体を点滅させるなどの視覚効果を高め
る特殊処理をすることによって実現される。
〔発明が解決しようとする問題点〕
このように動画表示制御では、CPUは表示状態に応じ
て特殊な表示処理を実施するために表示位置情報や形状
などから常時動画間の表示位置関係を認識しておき、表
示位置の競合を検知する必要がある。また、表示位置が
競合した動画をその表現上の意味付けから判断してその
表示状態をikなりかまたは衝突状態に区別して表示処
理に反映する必要があった。こ、のため煩雑な表示処理
が増大し、ソフトウェア処理の大幅な負担となって装置
全体の性能を低下させる要因となっていた。
本発明は上述したような動画の重なり、衝突状態を検出
する機能を簡単なハードウェアで実現し、ホストシステ
ムにおけるソフトウェア処理の負担を大幅に軽減できる
安価な動画表示制御装置を提供することを目的としてい
る。
〔問題点を解決するための手段〕
本発明の動画表示制御装置は、動画の表示データを記憶
する表示メモリと複数の動画情報から各走査線上に動画
を検出してこの動画の表示データアドレスと走査線上で
の表示位置を制御する動画検出回路とし走査線上に表示
すべき動画情報を走査線の画素データとして記憶する編
集メモリと動画情報により生成された画素データとこの
画素データの格納アドレス位置に既に記憶されている編
集メモリの画素データとを比較照合して、表示位置が競
合していることを検知する衝突検出手段と画素データ内
の情報と前記衝突検出手段とKより衝突検出信号の発生
を制御する手段とを有し、所定の表示優先順位で複数の
任意形状の動画を表示することを特徴とするものである
〔実施例〕
次に本発明について図面を参照して詳細に説明する。
第1図は本発明の一実施例を示すブロック構成図である
。実施例の動画表示制御装置は、動画の形状データを記
憶する形状データメモリ1と形状データメモリ1のアド
レス指定情報であるところの識別情報、表示位置情報、
表示すイズ及びその他の動画表示に付加する属性情報を
記憶する属性メモリ2と属性情報を順次読み出すために
アドレス指定する動画検索カウンタ3と表示位置情報か
ら各走査線上で表示すべき動画を検出する動画検出回路
4と検出された動画の形状データのアドレス情報を識別
情報を基にして生成する動画アドレス発生回路5と各動
画の表示データを表示信号出力に直接対応した画素デー
タに変換、構渠して記憶する編集メモリ6と編集メモリ
6のアドレス情報を表示位置情報及び走査タイミングを
基にして生成する編集メモリアドレス制御回路7と、形
状データメモリ1から読出して編集メモリ6に格納する
表示データとこのアドレス位置の編集メモリ6に既に記
憶されている表示データを比較して動画の衝突検出信号
8を発生する衝突検出回路9とCRTの走査タイミング
信号を発生する同期信号発生回路10と走査系に同期し
て編集メモリ6から読出した表示データを並列変換して
直列表示信号12を生成する表示データレジスタ11と
直列表示信号12と同期信号13を基にしてCRTを直
接駆動する映像信号を生成する映像信号発生回路14か
ら構成される。
形状データメモリ1、属性メモリ2はCPUのアドレス
ライン16及びデータ入出カライン17がアドレス選択
回路18,19.データバッファ20゜21を介して接
続されておりCPUは、これらの制御ラインを介して形
状データメモリ1及び属性メモリ2に対してアクセスす
る。
編集メモリ2は少なくとも1走査線の表示に必要な画素
数に相当する表示データの記憶容量を有し形状データを
表示タイミングや映像信号レベルなど直接表示に対応す
る表示データに変換、編集して記憶する。
動画表示制御は、まずアドレス選択回路19で動画検索
カウンタ3の出力を属性メモリ2のアドレス指定情報と
して選択し、属性メモリ2から動画属性情報を順次読み
出して垂直方向の表示位置情報、表示すイズと同期信号
発生回路10から供給される垂直走査カウント値とを比
較し、動画検出回路4で各走査線上に表示すべき動画の
有無を検出する。表示すべき動画が検出された場合には
、動画検索カウンタ3の更新を保留して属性メモリ2の
アドレス指定情報を保持し、動画アドレス発生回路5で
属性メモリ2から同時に読み出されている識別情報を基
にして検出された動画に対する形状データを読み出すた
めに形状データメモリ1のアドレス指定情報を生成し、
形状データメモリ1をアクセスする。編集メモリアドレ
ス制御回路7では水平方向の表示位置情報を基にして走
査線上での位置情報を生成し編集メモリ6の書き込みア
ドレスとして供給する。形状データは編集メモリアドレ
ス制御回路7でアドレス指定された編集メモリ6に格納
される。
ここで編集メモリ6に形状データメモリ1から読み出さ
れた形状データを編集、記憶する過程で衝突検出回路9
によって動画の衝突検出を制御する。すなわち動画の表
示データが既に編集メモリ6に格納されている動画の表
示データに上書きされることを検知して、衝突検出信号
8を発生する。
第2図は衝突検出回路9の論理回路図であり、以下この
図を基にして説明する。編集メモリ6に記憶される1画
素の情報は例えば第3図に示すように4ビツトで構成さ
れるとする。画素データC5〜C0,D、〜D0はCR
Tの色信号など光学的な信号に変換される色情報である
。画素データの内C1及びり、は編集メモリ6の書き込
みデータと同アドレスの編集メモリ6のデータが共に有
効データの場合に衝突検出信号8の発生を制御するとこ
ろの衝突検出制御情報に割り当てられている。
第2図の衝突検出回路は2個のオアゲート50゜51と
1個のアンドゲート52、排他的論理和回路53より構
成される。第1図実施例の形状データメモリ1から読み
出きれた表示データは編集メモリ6の画素データC8〜
C0として編集メモリ6に入力されると共にオアゲート
51で画素データC5−coのいずれかのビットに有効
データが入力されていることが判断される。実施例の装
置では画素データC3〜C0が全て0″の状態を外形デ
ータが存在しないすなわち色情報を持たない透明として
判断され、逆に何らかの色情報を持った有効データであ
る場合には動画の外形データであると判断される。また
、編集メモリ6の同アドレスの画素データD3〜D0 
を読み出してオアゲー)51で同様に有効データが既に
格納されていることを判断する。また排他的論理和回路
53は画素データのC3,D3を入力とし、動画のl1
1j素データと編集メモリ6の画素データの種類を判別
して衝突検出信号の生成を制御する。アンドゲート52
はオアゲー)50.51及び排他的論理和回路53の出
力を入力として画素データC8〜C0が有効であり、既
K1m集メモリ6に記憶されている1IfIi素データ
D。
〜Doも有効でありてD3と03の値が異なっている場
合にのみ衝突検出信号54を活性化する。っまり、画素
データが16進表現で7〜Oの動画と画素データがF〜
8の動画が重ね書きされる場合には衝突検出信号を′1
″にし、他の場合には、有効データの表示位置が競合し
ても衝突検出信号54を生成せず、所定の優先順位によ
って処理される。従ってあらかじめ動画の画素データに
よって表示位置が競合した場合に衝突検出信号を生成す
る動画と生成しない動画とを分類して設定できる。
なお、実施例では編集メモリに既に格納されている画素
データD、〜D0を読み出してオアゲート51で有効デ
ータの検出を行なっているが、あらかじめ編集メモIJ
 K有効データの判別情報も含めて画素データとして格
納しておき、このデータを表示位置の競合検出制御に使
用してもよい。
〔発明の効果〕
以上説明したように本発明は編集メモリに書込もうとす
る動画の画素データと該アドレスに既に記憶されている
画素データから動画データが上書きされることを検知し
、さらに画素データ内の制御情報によって衝突検出信号
の発生を制御することにより動画の表示位置の競合状態
をホストシステムに知らしめる効果がある。このためホ
ストシステムは動画の表示位置、外形等を管理する必要
がなく、ソフトウェア処理の負担を軽減し、装管全体の
性能を著しく向上できる。
さらに、衝突検出信号に基き、競合した表示位置情報や
動画の種類等を記憶し、ホストシステムに認識させるな
どホストシステムの負担をさらに減少させる機能を与え
ることも可能である。このように本発明によれば動画表
示制御における衝突検出機能を簡単なハードウェアで実
現でき多目的に活用できる動画表示制御−1211を提
供することができるう
【図面の簡単な説明】
第1因は本発明の一実施例を示すブロック構成図、第2
図は一実施例の衝突検出回路の倫理回路図、第3図は一
実施例の画素データフォーマット、第4図は動画の表示
状惰を示した図である。 1・・・・・・形状データメモリ、2・・・・・・属性
メモリ、3・・・・・・動画検索カウンタ、4・・・・
・・動画検索回路、5・・・・・・動画アドレス発生回
路、6・・・・・・編集メモリ、7・・・・・・編集メ
モリアドレス制御回路、8.54・・・・・・衝突検出
信号、9・・・・・・衝突検出回路、10・・・・・・
同期信号発生回路、11・・・・・・表示データレジス
タ、12・・・・・・直列表示信号、13・・・・・・
同期信号、14・・・・・・映像信号発生回路、15・
・・・・・CRT、16・・・・・・アドレスバス、1
7・・・・・・データバス、18.19・・・・・・ア
ドレス選択回路、20.21・・・・・・データバスバ
ッファ、50.51・・・・・・オアゲート、52・・
・・・・アンドゲート、53・・・・・・排他的論和回
路。 代理人 弁理士  内 原   晋  ゛・芽 /vi
!J 第 2 図

Claims (1)

    【特許請求の範囲】
  1. 表示メモリに記憶されている動画の表示データを読み出
    して表示機器への映像信号を発生する動画表示制御装置
    であって、複数の動画情報から各走査線上に表示すべき
    動画を検出して、該動画の表示データアドレスと走査線
    上での表示位置を制御する動画検出制御部と、走査線上
    に表示すべき動画情報を走査線上の画素データとして記
    憶する編集メモリと、動画情報により生成された画素デ
    ータと該画素データを格納すべき前記編集メモリのアド
    レス内に既に記憶されている画素データとを照合して、
    表示位置の競合を検知する衝突検出手段と、前記画素デ
    ータ内の情報と前記衝突検出手段とにより衝突検出信号
    の発生を制御する手段とを有し、所定の表示優先順位で
    複数の任意形状の動画を混在表示させることを特徴とす
    る動画表示制御装置。
JP61095570A 1986-04-23 1986-04-23 動画表示制御装置 Pending JPS62250493A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61095570A JPS62250493A (ja) 1986-04-23 1986-04-23 動画表示制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61095570A JPS62250493A (ja) 1986-04-23 1986-04-23 動画表示制御装置

Publications (1)

Publication Number Publication Date
JPS62250493A true JPS62250493A (ja) 1987-10-31

Family

ID=14141250

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61095570A Pending JPS62250493A (ja) 1986-04-23 1986-04-23 動画表示制御装置

Country Status (1)

Country Link
JP (1) JPS62250493A (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5516318A (en) * 1978-07-21 1980-02-05 Sankosha Co Ltd Overvoltage protecting element
JPS5596185A (en) * 1979-01-15 1980-07-22 Atari Inc Method and device for displaying video picture
JPS59187394A (ja) * 1979-01-08 1984-10-24 アタリ・インコ−ポレ−テツド マルチカラー・ラスタ・グラフイツク装置
JPS60211494A (ja) * 1984-04-05 1985-10-23 日本電気株式会社 パタ−ン表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5516318A (en) * 1978-07-21 1980-02-05 Sankosha Co Ltd Overvoltage protecting element
JPS59187394A (ja) * 1979-01-08 1984-10-24 アタリ・インコ−ポレ−テツド マルチカラー・ラスタ・グラフイツク装置
JPS5596185A (en) * 1979-01-15 1980-07-22 Atari Inc Method and device for displaying video picture
JPS60211494A (ja) * 1984-04-05 1985-10-23 日本電気株式会社 パタ−ン表示装置

Similar Documents

Publication Publication Date Title
JPS63500125A (ja) ビットマップ形のグラフィックスワ−クステ−ション用のウィンドウ境界の発生
JPS6049391A (ja) ラスタ走査表示システム
JPH0355832B2 (ja)
US4706213A (en) Graphic memory system for interarea transfer of X-Y coordinate data
JPS582874A (ja) フルグラフィックディスプレイ装置の画面構成変更回路
US5870074A (en) Image display control device, method and computer program product
JPH0713788B2 (ja) 画像表示装置
US4988985A (en) Method and apparatus for a self-clearing copy mode in a frame-buffer memory
JPS62250493A (ja) 動画表示制御装置
JPH06149533A (ja) 表示領域外セグメントの描画処理を削減したセグメント高速描画方式
JPS5835592A (ja) 表示画面分割装置
JPS61290486A (ja) 表示制御装置
JP2821121B2 (ja) 表示制御装置
JP2604153B2 (ja) ビデオゲームマシンにおける画像書換方法
JP2761220B2 (ja) 三次元図形表示システム
JPH077266B2 (ja) 表示制御装置
JPH05130504A (ja) 画像表示制御装置
JPS5836907B2 (ja) 重畳可能なカラ−図形表示方法
JPS61206082A (ja) 部分消去制御回路
JPS6113756B2 (ja)
JPS5997180A (ja) 画像表示方式
JPS6086592A (ja) カ−ソル表示制御方式
JPS61284797A (ja) 表示装置
JPH07311567A (ja) 画像出力方法及び装置
JPS63262687A (ja) ウインドウ制御方法