JPS62181554A - デ−タ再生回路 - Google Patents

デ−タ再生回路

Info

Publication number
JPS62181554A
JPS62181554A JP61024424A JP2442486A JPS62181554A JP S62181554 A JPS62181554 A JP S62181554A JP 61024424 A JP61024424 A JP 61024424A JP 2442486 A JP2442486 A JP 2442486A JP S62181554 A JPS62181554 A JP S62181554A
Authority
JP
Japan
Prior art keywords
signal
input
clock
digital data
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP61024424A
Other languages
English (en)
Inventor
Hiroshi Harada
洋 原田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP61024424A priority Critical patent/JPS62181554A/ja
Publication of JPS62181554A publication Critical patent/JPS62181554A/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、データ再生回路に係り、特にデジタルデータ
伝送システムにおけるデータ再生回路に関する。
〔従来の技術〕
従来より、デジタルデータ伝送システムには、伝送中に
電信歪等によって劣化したデジタルデータ信号を入力す
るとともに、これを再生して出力する機能を備えたデー
タ再生回路が設けられている。
第3図に従来例におけるデータ再生回路のブロック図を
示す。
このデータ再生回路20は、入力手段21と判定手段2
3とを備え、さらにクロック再生回路22が併設された
構成となっている。入力手段21は、伝送路等より劣化
したデジタルデータ信号Aを入力端子■から入力して波
形整形及び帯域制限等の処理を施すとともに、このデジ
タルデータ信号Aより雑音及び符号量干渉の影響を排除
した信号Bを出力する機能を有している。クロック再生
手段22は、クロック周波数を中心周波数とするととも
に選択度すなわちQが数10以上を有する帯域通過ろ波
器を基本要素とし、更に入力手段21から送られてくる
信号Bに同期してクロソり信号Cを出力する機能を備え
ている。判定手段23は、信号B及びクロック信号Cを
受けてこのクロック信号Cがデジタルデータ信号A又は
Bに同期しているかどうかを判定し、同期が取れた時点
よりデータ信号りを出力する機能を備えている。
第4図(りは、入力手段に入力されたデジタルデータ信
号Aにおけるデータの時系列に番号を付けたもので、l
、2.・・・、(n−1,)、nにより示す。このよう
な構成のデジタルデータ信号Aを入力手段21に入力す
ると、信号Bが得られる。第4図(2)はこの信号Bの
出力波形をアイパターンとして表したものである。そし
て、この信号Bがクロック再生手段22に入力されると
クロック信号Cが判定手段23に出力される。第4図(
3)■はクロック再生手段22における基本要素である
帯域通過ろ波器の出力応答波形を示し、第4図(3)■
はクロック再生手段22のクロック信号Cがデジタルデ
ータ信号A又は信号Bに同期しているかどうかを示す線
図である。この第4図(3)■の波形は、デジタルデー
タ信号Aの入力によるクロック再生手段22の立−ヒが
り時間T1を含む不安定領域と、デジタルデータ信号へ
より正確なりロック信号Cが再生できる時間T3および
デジタルデータ信号Aの入力終了後しばらくの間クロッ
ク出力信号Cのクロック精度を正確に保ち得る立下がり
時間T2を含む安定領域と、クロック再生手段22の立
下がり時間T2を過ぎてクロック精度を正確に保ち得な
くなる不安定領域とに分けられる。そして、このように
構成された信号B及びクロック信号Cが判定手段23に
入力されると、判定手段23は第4図(4)に示すよう
なデジタル信号Aの再生信号りを出力する。第4図(4
)において斜線部分は、クロック再生手段22のクロッ
ク信号Cが不安定な為に、正確に入力したデジタルデー
タ信号Aを再生出来ずに出力信号りが定まらない状態を
示している。
〔発明が解決しようとする問題点〕
上記従来例においては、クロック再生手段22のクロッ
ク信号Cが安定するまでにT、時間(第4図(3)■、
■参照)を要する為に、第4図(4)に示すように、入
力したデジタルデータ信号Aを正確に再生できず、場合
によってはデジタルデータ信号Aの最初の部分(T1時
間分)の数10ビット以上のデータが欠落するという不
都合が生じていた。一方、このデジタルデータ信号Aの
最初の部分のデータが欠落することを最初から考慮し、
デジタルデータ伝送系の送信側において予め第5図に示
すように本来データ再生回路において再生したいデータ
信号の前にプリアンプルとして冗長信号を付加し、クロ
ック再生手段におけるクロック信号Cが安定領域になっ
た後、必要なデータを再生し得るようにしたデータフォ
ーマットを採用する方法がある。しかしながら、このデ
ータフォーマントを用いると不要なデータを付加するこ
とになり、データ伝送効率が低下するという不都合が生
じていた。
〔発明の目的〕
本発明は、と(に、デジタルデータ伝送システムに使用
されるデータ再生回路において、伝送効率を低下させる
ことなく入力されたデジタルデー−5〜 夕信号を正確に再生出力することのできるデータ再生回
路を提供することを、その目的とする。
〔問題点を解決するための手段〕
本発明では、デジタルデータ信号を入力する入力手段と
、この人力手段からの出力信号に同期してクロック信号
を再生し出力するクロック再生手段と、出力信号及びク
ロック信号を入力してこのクロック信号と出力信号の同
期を判定するとともに、同期した信号を出力する判定手
段とを備えている。さらに、本発明は、入力手段と判定
手段との間に、入力手段から出力される信号を入力しこ
れを所定時間遅延させて判定手段に出力する遅延手段を
設けるという構成を採用している。
〔発明の実施例〕 以下、本発明の一実施例を第1図ないし第2図に基づい
て説明する。ここで、前述した従来技術と同一の構成部
材については同一の符号を付すものとする。
第1図において、データ再生回路10は、入力手段21
と、この入力手段21から出力される信−6= 号Bを遅延手段11を介して入力する判定手段23とを
有している。入力手段21の出力信号Bの内のクロック
信号部分は、別に併設されたクロック再生手段22を介
して判定手段23へ入力される構成となっている。
遅延手段11は、入力手段21からの信号Bを入力し、
これを所定時間遅延させて成る信号Eを判定手段23に
出力する機能を有している。
次に、この第1図に示すデータ再生回路10の動作を、
第2図を参照しながら説明する。
デジタルデータ信号Δ〔第2図(1)参照〕を入力した
入力手段21は、信号B〔第2図(2)参照〕をクロッ
ク再生手段22及び遅延手段11に出力する。クロック
再生手段22では、信号Bに同期したクロック信号Cを
再生して判定手段23に出力する。第2図(3)のはク
ロック再生手段22内の帯域通過ろ波器の出力応答波形
図であり、第2図(3)■は、クロック再生手段22の
クロック信号Cがデジタルデータ信号A又は信号Bに同
期しているかどうかを示す線図である。
遅延手段11は、信号Bを入力すると、クロック信号C
が安定領域に到達するまでのT1時間。
人力した信号Bを遅延させ、しかるのちこれを判定手段
23に信号Eとして出力する(第2図(4)参照)。判
定手段23は、クロック信号C及び信号Eを入力し、ク
ロック信号Cに同期した再生信号D′を出力する(第2
図(5)参照)。この再生信号D′は、第2図(5)に
示したように入力したデジタルデータ信号部を完全に再
生したデジタルデータ信号となっており、第3図に示し
た従来例のように入力したデジタルデータ信号Aの最初
のデータを欠落することなく、遅延手段11の働きによ
り正確に再生した信号となる。
〔発明の効果〕
本発明は、以上のように構成され機能するので、遅延手
段の作用により、入力手段に入力されたデジタルデータ
信号を判定手段に出力可能な状態になるまでの一定時間
遅延させてから判定手段に出力することができるので、
判定手段において、クロック信号とデジタルデータ信号
とを最初から完全に同期せしめることができ、従来例の
ように予め入力されるデジタルデータ信号に不要な冗長
信号を付加する必要もないので、伝送効率を低下させる
ことなく、入力されるデジタルデータ信号を正確に再生
出力することができるという従来にない優れたデータ再
生回路を提供することができる。
【図面の簡単な説明】
第1図は本発明の一実施例を示す機能ブロック図、第2
図(1)ないしく5)は各々第1図に示す各構成部材の
動作を説明する線図、第3図は従来例を示す機能ブロッ
ク図、第4図fl)ないしく4)は各々第3図に示す各
構成部材の動作を説明するための線図、第5図は従来例
におけるデジタルデータ信号のデータフォーマントの一
例を示す説明図である。 10・・・・・・データ再生回路、11・・・・・・遅
延手段、21・・・・・・入力手段、22・・・・・・
クロック再生手段、23・・・・・・判定手段。 Hく

Claims (1)

    【特許請求の範囲】
  1. (1)、デジタルデータ信号を入力する入力手段と、こ
    の入力手段からの出力信号に同期してクロック信号を再
    生し出力するクロック再生手段と、前記出力信号及びク
    ロック信号を入力してこのクロック信号と出力信号の同
    期を判定するとともに、同期した信号を出力する判定手
    段とを備えたデータ再生回路において、 前記入力手段と判定手段との間に、入力手段から出力さ
    れる信号を入力しこれを所定時間遅延させて判定手段に
    出力する遅延手段を設けたことを特徴とするデータ再生
    回路。
JP61024424A 1986-02-05 1986-02-05 デ−タ再生回路 Pending JPS62181554A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP61024424A JPS62181554A (ja) 1986-02-05 1986-02-05 デ−タ再生回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP61024424A JPS62181554A (ja) 1986-02-05 1986-02-05 デ−タ再生回路

Publications (1)

Publication Number Publication Date
JPS62181554A true JPS62181554A (ja) 1987-08-08

Family

ID=12137771

Family Applications (1)

Application Number Title Priority Date Filing Date
JP61024424A Pending JPS62181554A (ja) 1986-02-05 1986-02-05 デ−タ再生回路

Country Status (1)

Country Link
JP (1) JPS62181554A (ja)

Similar Documents

Publication Publication Date Title
US5003559A (en) Digital transmission system
US3784754A (en) Apparatus and method for transmitting and receiving signals based upon half cycles
US6683927B1 (en) Digital data reproducing apparatus and method, digital data transmitting apparatus and method, and storage media therefor
JPS62181554A (ja) デ−タ再生回路
US3820083A (en) Coded data enhancer,synchronizer,and parity remover systems
JPH06188858A (ja) 相互に独立した2つのデジタル信号の伝送方法
JPH02260734A (ja) シリアルデータ伝送方式
JPS58105412A (ja) Pcm方式記録再生装置
JPH0328862B2 (ja)
JPS58209252A (ja) 符号識別再生回路
JP2969375B2 (ja) D/a変換回路
JPS63136865A (ja) 中継伝送方式
JPH0222572B2 (ja)
JPH0319094Y2 (ja)
JPH0518300B2 (ja)
JPH0735475Y2 (ja) データ伝送装置
JPS60227540A (ja) タイミング再生回路
JPS63198431A (ja) 補助信号伝送方法
JPH0834442B2 (ja) ディジタル信号受信装置
JPH02110865A (ja) ディジタル記録再生装置
JPS60223076A (ja) Pcm再生装置
JPH01278143A (ja) クロックのノイズ除去回路
JPH0236630A (ja) ビット位相同期回路
JPH02107035A (ja) 符号化パルスのタイミング再生方式
JPS6018079A (ja) サンプリングパルス発生回路