JPS62121527A - 磁気デイスク制御装置 - Google Patents

磁気デイスク制御装置

Info

Publication number
JPS62121527A
JPS62121527A JP26105385A JP26105385A JPS62121527A JP S62121527 A JPS62121527 A JP S62121527A JP 26105385 A JP26105385 A JP 26105385A JP 26105385 A JP26105385 A JP 26105385A JP S62121527 A JPS62121527 A JP S62121527A
Authority
JP
Japan
Prior art keywords
magnetic disk
buffer
main memory
disk device
parallel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP26105385A
Other languages
English (en)
Inventor
Yoshinobu Maeda
義信 前田
Takafumi Mazaki
真崎 孝文
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP26105385A priority Critical patent/JPS62121527A/ja
Publication of JPS62121527A publication Critical patent/JPS62121527A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は磁気ディスク制御装置のシーク及び書込/読出
制御に係り、、特に磁気ディスク装置のシーク動作と、
メインメモリーバッファ間のデータ転送とを並行処理さ
せることおよび磁気ディスク装置とバッファ間のデータ
転送中もメインメモリとバッファ間のデータ転送を連続
かつ並行処理させることにより、処理速度の向上を図る
のに好適な磁気ディスク制御装置に関する。
〔発明の背景〕
従来の磁気ディスク制御装置における書込動作は通常、
磁気ディスク装置に対して目的トラックへのシーク命令
を発行し、シーク動作完了後、メインメモリーバッファ
間のデータ転送、さらにバッファー磁気ディスク装置間
の転送により、書込みを行なっている。また読出し時に
おいては書込み時と同様、磁気ディスク装置のシーク動
作完了後、読出しデータのバッファへの転送、さらにバ
ッファへの転送完了後、バッファーメインメモリ間の転
送をすることで読出しを行なっている。書込み、読出し
時とも、上記サイクルにより行なっている為、磁気ディ
スク装置のシーク動作実行中および書込/読出動作実行
中においてはメインメモリとバッファ間のデータ転送を
行なわない。その為データの転送量が多く、バッファと
メインメモリ間のデータ転送と、バッファと磁気ディス
ク装置間のデータ転送とを繰り返す場合および、データ
転送の途中にシーク動作が介入するような場合、処理効
率が低下すると言った欠点があった。なお。
この種の装置として関連するものには、特開昭60−4
3735号、特開昭60−3740号などが挙げられる
〔発明の目的〕
本発明の目的は前記の問題点を解決し、処理装置より与
えられたコマンドにより、目的トラックへのシーク動作
の起動を磁気ディスク装置へ発行し、磁気ディスク装置
がシーク動作実行している一方、メインメモリとバッフ
ァとのデータ転送動作を並行処理すること、および磁気
ディスク装置とバッファ間のデータ転送中もメインメモ
リとバッファ間のデータ転送を連続かつ並行処理させる
ことより、処理時間の短縮を図り、書込/読出制御の高
速化を可能にする磁気ディスク制御装置を提供すること
にある。
〔発明の概要〕
本発明の特徴とするところは、磁気ディスク装置に対し
てシーク動作の起動命令を発行し、磁気ディスク装置が
シーク動作実行中にメインメモリとバッファ間のデータ
転送を並行処理させること、およびバッファと磁気ディ
スク装置間のデータ転送とバッファとメインメモリ間の
データ転送とを連続かつ並行処理させることで時間短縮
を図り処理速度を向上することにある。
〔発明の実施例〕
本発明の一実施例を第1図、第2図および第3図を用い
て説明する。第1図は本発明の磁気ディスク制御装置を
含むディスクシステムのブロック図である。第1図にお
いて処理袋w1゜メインメモリ2、書込/読出制御回路
3、バッファ4.ホストインターフェース回路5、ディ
スクインターフェース回路6、磁気ディスク装置7、ホ
ストとのデータ転送時のバッファ4のアドレスを示すバ
ッファアドレスレジスタ8および磁気ディスク装置7と
のデータ転送時のバッファ4のアドレスを示すバッファ
アドレスレジスタ9より構成される。
第2図は、読出し時の状態遷移図、第3図はバッファア
ドレスの更新状態図である。
まず読出し動作について説明する。処理装置1よりコマ
ンドを与えられた書込/読出制御回路3はシーク動作の
有無を判定し、シーク動作有のときは磁気ディスク装置
7に対してシーク起動処理Aを実行する。目的トラック
へのシーク動作が完了すると磁気ディスク装M7ヘデー
タの続出起動処理Bを行ない、読出したデータをバッフ
ァアドレスレジスタ9の示すアドレスa番地(a番地)
から順次バッファ4に格納する。バッファアドレスレジ
スタ9が第3図で示すa′番地まで更新したとき、書込
/読出制御回路3はメインメモリへの送信処理Cを発行
し、バッファアドレスレジスタ8が示すアドレスb番地
(a番地)よりバッファ4からメインメモリ2へのデー
タ転送を開始する。書込/読出制御回路3はバッファア
ドレスレジスタ8および9の更新状態を監視しバッファ
アドレスレジスタ9の値からバッファアドレスレジスタ
8の値を差し引いた値が1セクタ分のバイト数以上であ
ることの条件を満足するように間隔を保ちながら、磁気
ディスク装置7からの読出しデータの格納と、メインメ
モリ2へのデータ転送を行なう。データ転送量が多くバ
ッファアドレスレジスタ9がa′番地(最終アドレス)
に達したにもかかわらずデータ転送が終了しない場合、
書込/読出制御回路3はバッファ4からメインメモリ2
へのデータ転送の進行度を監視し、転送を終了し空エリ
アとなっている場合は、バッファアドレスレジスタ9を
ラップアラウンドし。
a番地に戻り磁気ディスク装置7からデータの読出しを
続ける。一方メインメモリ2とバッファ4とのデータ転
送のアドレスを示すバッファアドレスレジスタ8も、バ
ッファアドレスレジスタ9同様、最終アドレスに達した
場合はラップアラウンドしb番地へ戻り、前記の条件を
保ちながらデータ転送を続ける。また、磁気ディスク装
置7から目的トラック分について読出し動作の完了報告
を受けた書込/読出制御回路3は新たなデータ読出しの
為のシーク動作有無について判定し、シーク起動有の場
合、磁気ディスク装置7にシーク起動処理りを発行しシ
ーク動作を実行させる。このシーク動作中にも、磁気デ
ィスク装置7からバッファ4へ格納済データのメインメ
モリ2への転送処理を継続させる。
シーク動作完了報告を受けた書込/読出制御回路3は前
述と同様に読出起動処理Eを発行し。
前回で終了したバッファアドレスレジスタ9のアドレス
に続き続出データをバッファ4へ格納するとともに、メ
インメモリ2への転送処理とを並行処理する。
以上、述へたように、読出動作について下記の並行処理
を行ない ■ メインメモリ2への読出データ送信と磁気ディスク
装置7の読出動作との並行処理。
■ 磁気ディスク装置7のシーク動作とメインメモリ2
への読出データ送信との並行処理。
処理速度の高速化を図ることができる。
また書込動作時は、読出動作時と同様にバッファアドレ
スレジスタ8.9の更新状態の監視を行ない、データ転
送の流れがメインメモリ2→バツフア4→磁気デイスク
装置7となる点を除いて、 ■ メインメモリ2からの書込データ受信と磁気ディス
ク装置7の書込動作との並行処理。
■ 磁気ディスク装置7のシーク動作とメインメモリ2
からの書込データ受信との並行処理。
により、処理速度の高速化を図ることができる。
〔発明の効果〕
本発明によれば、磁気ディスク装置のシーク動作とメモ
リーバッファ間のデータ転送とを並行処理すること、お
よび磁気ディスク装置とバッファ間のデータ転送とメイ
ンメモリーバッファ間のデータ転送とを連続かつ並行処
理することが可能となり、処理時間を短縮し、システム
の高速化を図ることができる。
【図面の簡単な説明】
第1図は本発明の一実施例の磁気ディスク制御装置を含
む磁気ディスクシステムのブロック図、 第2図は読出し動作時の状態遷移図、第3図はバッファ
アドレスの更新状態図である。 1・・処理装置、2・・・メインメモリ、3・・・書込
/読出制御回路、4・・バッファ、5・・・ホストイン
タフェース、6・・・ディスクインタフェース、7・・
・磁気ディスク装置。 塔2図 第3図 b+−−l−f后

Claims (1)

    【特許請求の範囲】
  1. 1、上位処理装置及びメインメモリと磁気ディスク装置
    に接続され、前記処理装置より与えられた命令により、
    シーク及び書込/読出を行なう書込/読出制御回路とデ
    ータを一時蓄えるバッファとメインメモリとの転送用バ
    ッファアドレスレジスタおよび磁気ディスク装置との転
    送用バッファアドレスレジスタより成る磁気ディスク制
    御装置において、磁気ディスク装置のシーク動作実行中
    にメインメモリとバッファ間のデータ転送を並行処理す
    ること、およびバッファの読出/書込動作にラップアラ
    ウンド機能を設け、バッファと磁気ディスク装置間のデ
    ータ転送中にも、メインメモリとバッファ間のデータ転
    送を連続かつ並行処理することで、処理速度の高速化を
    図ることを特徴とする磁気ディスク制御装置。
JP26105385A 1985-11-22 1985-11-22 磁気デイスク制御装置 Pending JPS62121527A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP26105385A JPS62121527A (ja) 1985-11-22 1985-11-22 磁気デイスク制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP26105385A JPS62121527A (ja) 1985-11-22 1985-11-22 磁気デイスク制御装置

Publications (1)

Publication Number Publication Date
JPS62121527A true JPS62121527A (ja) 1987-06-02

Family

ID=17356409

Family Applications (1)

Application Number Title Priority Date Filing Date
JP26105385A Pending JPS62121527A (ja) 1985-11-22 1985-11-22 磁気デイスク制御装置

Country Status (1)

Country Link
JP (1) JPS62121527A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4738596B2 (ja) * 1998-08-21 2011-08-03 ローズマウント インコーポレイテッド 抵抗型プロセス制御装置の診断
US8717700B2 (en) 2011-06-30 2014-05-06 Kabushiki Kaisha Toshiba Channel circuit and seek method

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4738596B2 (ja) * 1998-08-21 2011-08-03 ローズマウント インコーポレイテッド 抵抗型プロセス制御装置の診断
US8717700B2 (en) 2011-06-30 2014-05-06 Kabushiki Kaisha Toshiba Channel circuit and seek method

Similar Documents

Publication Publication Date Title
JP2545482B2 (ja) インタ―フェイス装置の転送パラメ―タ設定方法
WO1995006284B1 (en) Ata interface architecture employing state machines
JPS6292022A (ja) データ転送制御方法
JPS5832417B2 (ja) デ−タ転送制御方式
JPS62121527A (ja) 磁気デイスク制御装置
JPS5938930A (ja) 光デイスク制御装置
JPS6331806B2 (ja)
JP2747154B2 (ja) 入出力処理装置
JP3472357B2 (ja) 情報処理装置
JPS6121696Y2 (ja)
JPS608965A (ja) 入出力バツフアメモリ方式
JPS623455B2 (ja)
JPS5858632A (ja) I/oインタ−フエ−スの制御方法
JP2570986B2 (ja) データ転送制御装置及び方法
JPS59180755A (ja) トレ−ス方式
JPS61127025A (ja) 光デイスク制御装置
JP2001084216A (ja) データプリフェッチシステム、プリフェッチ方法、記録媒体
JPH02227762A (ja) Dma転送装置
JPH04199217A (ja) 入出力制御方法
JPS60181863A (ja) デ−タ処理装置
JPS6168641A (ja) 情報処理装置
JPH01243160A (ja) データ転送制御方式
JPS61199136A (ja) 記憶装置
JPS60214058A (ja) メモリアクセス制御回路
JPH03208152A (ja) Dma転送方式