JPS62116159A - ワイヤドツト式プリンタのドツト駆動回路 - Google Patents

ワイヤドツト式プリンタのドツト駆動回路

Info

Publication number
JPS62116159A
JPS62116159A JP60255111A JP25511185A JPS62116159A JP S62116159 A JPS62116159 A JP S62116159A JP 60255111 A JP60255111 A JP 60255111A JP 25511185 A JP25511185 A JP 25511185A JP S62116159 A JPS62116159 A JP S62116159A
Authority
JP
Japan
Prior art keywords
dot
pin
platen
gap
dot pin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60255111A
Other languages
English (en)
Inventor
Yoshinori Takahashi
芳典 高橋
Kotaro Yoshimura
吉村 幸太郎
Takeo Fujii
武夫 藤井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Oki Electric Industry Co Ltd
Original Assignee
Oki Electric Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Oki Electric Industry Co Ltd filed Critical Oki Electric Industry Co Ltd
Priority to JP60255111A priority Critical patent/JPS62116159A/ja
Priority to US06/927,711 priority patent/US4741636A/en
Publication of JPS62116159A publication Critical patent/JPS62116159A/ja
Pending legal-status Critical Current

Links

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/22Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of impact or pressure on a printing material or impression-transfer material
    • B41J2/23Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of impact or pressure on a printing material or impression-transfer material using print wires
    • B41J2/30Control circuits for actuators

Landscapes

  • Dot-Matrix Printers And Others (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は、印字ヘッドの各ドツトピンがプラテンに対し
て異なる間隙を有しているワイヤドツト式プリンタに関
し、特にドツトピンの1駆動時間を制御するドツト、駆
動回路に関する。
〔従来の技術〕
第2図は印字用紙とドツトピンとの距離関係を示す説明
図である。第2図において、ワイヤドツト式印字ヘッド
1(以下、印字ヘッドと記す。)は、プラテン2に対向
配置されている。この印字ヘッド1の各ドツトピン3は
、プラテン2に対して異なる間隙を有し、最上端及び最
下端のドツトピン3の先端とプラテン2上の印字用紙4
との間に最大ギャップLを有する。尚、印字ヘッド1は
9ピンヘツドの場合のもので示した。
従来は前記した印字ヘッド1のドツトピン3を駆動する
場合、第3図に示す駆動回路により行っている。第3図
は従来例のドツト駆動回路を示す回路図である。第3図
において、5はマイクロプロセッサ等であり、ドツトの
駆動タイミング信号Aと、ある駆動タイミングにおける
駆動ドツトの組合せ信号B1〜B9とを出力する。6は
ワンショットマルチバイブレータ(以下、ワンショット
ト記す。)であり、駆動タイミング信号Aを受信して1
駆動時間パルスCを発生する。7a〜7iはゲート回路
であり、前記駆動時間パルスCがワンショット6から出
力されているときのみ、駆動ドツトの組合せ信号B1〜
B9に対応してトランジスタ8a〜81を動作し、マグ
ネツ)9a〜91に通電を行って印字する。
第4図は第3図のドツト駆動回路を説明するためのタイ
ムチャートである。尚、説明の簡略化のために奇数番目
のドツトピン3に対応する信号のタイムチャートとした
。第4図において、第1図に示すマイクロプロセッサ5
が、例えば組合せ信号B1. B、 、 B7. B9
を出力し、駆動タイミング信号Aを出力すると、ワンシ
ョット6は連動時間パルスCを予め設定したドツト駆動
時間Tだけ出力する。この出力によシトランジスタ8a
、8c、8g。
81が時間TだけON状態になシ、マグネット9a。
9c、8g、8iが作動して印字が行われる。
ただし、前記ドツト駆動時間Tは、ドツトピン3の移動
距離が第2図の最大ギャップLであっても、ドットピ/
3が充分なインパクト力が得られるように設定しである
〔発明が解決しようとする問題点〕
しかしながら、このような従来例は、中心部のドツトピ
ンとプラテンとのギャップが最大ギャップLと較べて狭
いだめ、中心部のインパクト力が過大となり、印字濃淡
やドツトピンのリバウンドによる汚れが発生する問題が
生ずる。
本発明は、前記問題を解決するためになされたものであ
りその目的は、各ドツトピンのインパクト力を均一にす
ることにより、印字品位の優れたワイヤドツトプリンタ
を提供することにある。
〔問題点を解決するための手段〕
前記した目的を達成するため、本発明は、印字ヘッドの
各ドツトピンがプラテン、に対して異なる間隙を有して
いるワイヤドツト式プリンタのドツト駆動回路において
、前記間隙の大きさに応じてドツトピン毎またはドツト
ピン群毎に、各ドツトピンのドツト駆動時間を設定する
手段を備オたことを特徴とする。
〔作用〕
前記特徴を有する本発明の作用を第1図に基づいて説明
する。先ず、マイクロプロセッサ5が、ドツト駆動時間
を設定する手段つまシワンショット10a〜10iにド
ツト駆動タイミング信号Aを出力すると、前記ワンショ
ット10a〜10iはゲート回路7a〜7量にそれぞれ
駆動時間パルスC1〜C9を出力する。
また、マイクロプロセッサ5が任意の組合せ信号B工〜
B9をゲート回路7a〜T量に出力すると、前記駆動時
間パルスC1〜C9が出力されているドツト駆動時間だ
け、前記組合せ信号Bl−B、に対応するマグネットt
a〜91に通電を行って印字する。
これによシ、プラテンとドツトピンとの各間隙に応じて
ドツト駆動時間が設定されるので、均一なドツトピンの
インパクト力が得られる。
〔実施例〕
以下、本発明の第1実施例を第1図及び第5図に基づい
て説明する。尚、従来例と同一部分には同一番号を付す
第1図は本発明に係るワイヤドツト式プリンタのドラ1
駆動回路の第1実施例を示す回路図、第5図は第1図の
ドツト駆動回路を説明するためのタイミングチャートで
ある。尚、第1図に示すドツト駆動回路は、第2図に示
す9ビン ドツトの印字ヘッド1に適用されるものとし
て説明する。
また、第5図は説明の簡略化のために奇数番目のドツト
ピン3に対応する信号のタイミングチャートとした。
第1図において、マイクロプロセッサ5等は、ドツト駆
動タイミング信号線5aを介して各ワンショツ)101
〜10iに接続すると共に、組合せ信号線11a〜11
iを介してそれぞれゲート回路7a−7iの一方の入力
端子に接続する。前記ゲート回路7a〜7iの他方の入
力端子は、前記ゲート回路7a〜71にそれぞれ接続す
る。また、前記ゲート回路7a〜71の出力端子は、ト
ランジスタ8a〜81のベースにそれぞれ接続する。こ
のトランジスタ8a〜81のエミッタは互いに接続し、
またコレクタはマグネット9a〜9iにそれぞれ接続す
る。このマグネツ)98〜9iは、それぞれ第2図に示
すドツトピン3に上端から順に対応配置され、ドツトピ
ン3を駆動する。
ここで、前記ワンショット10a〜10iが出力する各
駆動時間パルスCI−C,は、第2図のブラテン2とド
ツトピン3との各間隙の大きさに応じてそれぞれ設定し
である。すなわち、ドツト駆動時間T1〜T5が前記各
間隙の大きさに応じてそれぞれ設定してあシ、中央のド
ツトピン3のドツト駆動時間T5が最も短く、上端及び
下端のドツトピン3に近付くほど長くしである。これに
よシ、各ドツトピン3のインパクト力が均一になってい
る。
次に、前記構成の動作を説明する。先ず、マイクロプロ
セッサ5等が、各ワンショット10a〜10iにドツト
駆動タイミング信号Aを出力すると、前記ワンショット
10a〜10iはゲート回路7a−7iにそれぞれ駆動
時間パルスC1−C9を出力する。
また、マイクロプロセッサ5が0、例えば第5図に示す
組合せ信号Bl、B、、B、、B、をゲート回路7a。
7c、7g、7iに出力すると、ゲート回路7a。
7c、7g、7iは、前記駆動時間パルスC1,C5。
C7,C3が出力されている時のみトランジスタ8a。
8c、8g、8iを動作し、マグネット9m、9c。
9g、9iに通電を行って印字する。
このとき、第5図に示すようにドツト駆動時間’rl、
’r2が、プラテン2とドツトピン3との各間隙に応じ
て設定されているので、各ドツトピン3は均一なインパ
クト力を有する。
次に、第6図に基づいて本発明の第2実施例を説明する
。尚、従来例と同一部分には同一番号を付す。
第6図は本発明に係るワイヤドツト式プリンタの態動回
路の第2実施例を示す回路図である。尚、第6図に示す
ドツト駆動回路は、第2図に示す9ピンドツトの印字ヘ
ッド1に適用されるものとする。
第2実施例のドツト駆動回路は、第2図に示すドツトピ
ン3を上端側の2本、下端側2本及びそれらの間の5本
との3つの群に分け、群毎にドツト駆動時間’rl、’
r2.’r1をそれぞれ設定したものである。
すなわち、前記上端側ドツトピン3に対応するゲート回
路7a、7bの入力端子にはワンショット12aを接続
して、前記下端側ドツトピン3に対応するゲート回路7
g、71の入力端子にはワンショツ)12bを接続し、
さらにその他のドツトピン3に対応するゲート回路7 
c 、  7 d、  7 e #7fの入力端子には
ワンショット12Cを接続する。これらのワンショット
12a、  12b、  12cにより、上下端側ドツ
トピン3のドツト駆動時間T1をそれらの間のドツトピ
ン3のドツト駆動時間T2より長くシ、各ドツトピン3
のインパクト力の不均一を是正する。
尚、前記第1及び第2実施例では、9ピンヘツドの場合
について説明したが、9ビンヘツドに限定するものでは
なく、また前記ワンショット1Oaと1Qi、10bと
10h、10cと10g、10dと1Of、12aと1
2cをそれぞれ1個のワンショットとしてもよい。
〔発明の効果〕
前記した如く、本発明に係るワイヤドツト式プリンタの
ドツト駆動回路によれば、各ドツトピンとプラテンとの
間隙の大きさに応じて、ドツトピン毎またはドツトピン
群毎に各ドツトピンのドツト駆動時間を設定したので、
丸プラテン等を用いて印字する場合のように、前記間隙
がそれぞれ異っていても均一なドツトピンのインパクト
力を得ることができる。そのため、均一な印字濃度を得
られると共に、ドツトピンのりバンドによる印字汚れを
防ぐことができる効果がある。
【図面の簡単な説明】
第1図は本発明の第1実施例を示す回路図、第2図は印
字用紙とドツトピンとの距離関係を示す説明図、第3図
は従来例の回路図、第4図は第3図を説明するためのタ
イミングチャート、第5図は第1図を説明するためのタ
イミングチャート、第6図は本発明の第2実施例を示す
回路図である。 1・・・印字ヘッド 2・・・プラテン 3・・・ドツ
トピン 4・・・印字用紙 5・・・マイクロプロセッ
サ 1a〜7ト・・ゲート回路 8a〜8i・・・トラ
ンジスタ98〜91・・・マグネット 10a〜10i
、12a〜12c・・・ワンショット

Claims (1)

  1. 【特許請求の範囲】 1、印字ヘッドの各ドットピンがプラテンに対して異な
    る間隙を有しているワイヤドット式プリンタのドット駆
    動回路において、 前記間隙の大きさに応じてドットピン毎またはドットピ
    ン群毎に、各ドットピンのドット駆動時間を設定する手
    段を備えたことを特徴とするワイヤドット式プリンタの
    ドット駆動回路。
JP60255111A 1985-11-15 1985-11-15 ワイヤドツト式プリンタのドツト駆動回路 Pending JPS62116159A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP60255111A JPS62116159A (ja) 1985-11-15 1985-11-15 ワイヤドツト式プリンタのドツト駆動回路
US06/927,711 US4741636A (en) 1985-11-15 1986-11-07 Dot drive circuit of wire dot type printer

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60255111A JPS62116159A (ja) 1985-11-15 1985-11-15 ワイヤドツト式プリンタのドツト駆動回路

Publications (1)

Publication Number Publication Date
JPS62116159A true JPS62116159A (ja) 1987-05-27

Family

ID=17274253

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60255111A Pending JPS62116159A (ja) 1985-11-15 1985-11-15 ワイヤドツト式プリンタのドツト駆動回路

Country Status (2)

Country Link
US (1) US4741636A (ja)
JP (1) JPS62116159A (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
IT1215449B (it) * 1987-04-30 1990-02-14 Honeywell Inf Systems Circuito di comando per testina stampante a punti
US5039237A (en) * 1987-06-02 1991-08-13 Oki Electric Industry Co., Ltd. Dot matrix print head drive method
DE68913931T2 (de) * 1988-12-13 1994-06-30 Seiko Epson Corp Vorrichtung zur Steuerung einer Punktdrucknadel.
EP0421806B1 (en) * 1989-10-05 1999-03-17 Canon Kabushiki Kaisha An image forming apparatus
US5694526A (en) * 1996-04-10 1997-12-02 Micro General Corporation Postage meter having a dot matrix printer

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS597065A (ja) * 1982-07-06 1984-01-14 Nec Corp ドツトプリンタ

Also Published As

Publication number Publication date
US4741636A (en) 1988-05-03

Similar Documents

Publication Publication Date Title
JP2702426B2 (ja) サーマルヘッド装置
JPS62116159A (ja) ワイヤドツト式プリンタのドツト駆動回路
JPS63179750A (ja) カラ−インクジエツトプリンタ
JPH039857A (ja) プリンタの記録濃度補正装置
JP2619521B2 (ja) ドット印刷ヘッドの分割駆動方法
JP3243757B2 (ja) 印字ヘッド駆動方法
JPS6241475B2 (ja)
JP3809774B2 (ja) 印字装置および印字方法
US6254291B1 (en) Dot-impact printing head control apparatus
JP2571376B2 (ja) プリンタ制御回路
JPH0444906B2 (ja)
JPH0781114A (ja) サーマルヘッド
JPH0569597A (ja) ドツト印字ヘツドの駆動方法
JPH08318632A (ja) ワイヤドットプリンタ
JPS63172661A (ja) シリアル型ドツトプリンタ
JPH03265A (ja) ドット印刷装置の制御装置
JPS6098654U (ja) ワイヤ・ドツト・プリンタ
JPH02121847A (ja) 多色印刷装置
JPH0631973A (ja) 静電記録ヘッド
JPH067948U (ja) シリアルプリンタ
JPS6345524B2 (ja)
JPS62201258A (ja) ドツトプリンタの印字ヘツド
JPS60110476A (ja) 熱記録ヘッドの駆動方法
JPH0345360A (ja) 転写型プリンタのヘッドドライブ回路
JPH05318832A (ja) 記録ヘッド