JPS616945A - デ−タ通信制御方式 - Google Patents

デ−タ通信制御方式

Info

Publication number
JPS616945A
JPS616945A JP59127821A JP12782184A JPS616945A JP S616945 A JPS616945 A JP S616945A JP 59127821 A JP59127821 A JP 59127821A JP 12782184 A JP12782184 A JP 12782184A JP S616945 A JPS616945 A JP S616945A
Authority
JP
Japan
Prior art keywords
data
transmission
reception
transmitted data
transmitted
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59127821A
Other languages
English (en)
Inventor
Hiroshi Yasuzawa
安沢 浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP59127821A priority Critical patent/JPS616945A/ja
Publication of JPS616945A publication Critical patent/JPS616945A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1867Arrangements specially adapted for the transmitter end
    • H04L1/1887Scheduling and prioritising arrangements
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals
    • H04L1/18Automatic repetition systems, e.g. Van Duuren systems
    • H04L1/1867Arrangements specially adapted for the transmitter end
    • H04L1/1874Buffer management
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/12Arrangements for detecting or preventing errors in the information received by using return channel
    • H04L1/16Arrangements for detecting or preventing errors in the information received by using return channel in which the return channel carries supervisory signals, e.g. repetition request signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Financial Or Insurance-Related Operations Such As Payment And Settlement (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 C産業上の利用分野〕 本発明は、金融機関等におりる自動預金機等の現金取扱
装置を複数台接続して制御する制御部装置の間でデータ
を送受信するデータ通信制御方式に係り、特に最終送信
データのエラーチェックを行うことができるデータ通信
制御方式に関するものである。
近来、バンキングオンラインシステムの一環として、自
動預金機(AD)及び現金自動預金兼払出機(以下AT
Vという)等が広く使用されている。
このシステムではこれらのg置を端末機として預金、払
出し等の自動取引処理を行っており、複数台の例えばA
TMが制御装置(Terminal Con−trol
ler  :以下T/Cという)によって制御され、ま
たコンピュータセンタとATM間のデータの送受信はT
/Cを中継して行われる。
更にT/Cが複数台ある時には何れか1台にコンピュー
タセンタとの送受信機能を持たせ、コンピュータセンタ
と他のT/Cとの送受信データも中継させる場合がある
このようにコンピュータセンタとの送受信が特定の1゛
/Cによって中継される場合に、他のT/Cとの間で行
われる簡易な送受信方式において、送信される最終デー
タのエラーチェックができる方法が望まれている。
〔従来の技術〕
ATM等の現金取扱装置に使用されるT/C間のデータ
通信を例として第3図及び第4図を参照して従来方法を
説明する。第3図は従来方法を示すブロック圓、第4図
は第3図の説明図である。
全図を通じて同一符号は同一対象物を示す。
図において、T//C1,2は、送信側、受信側の制御
装置で、夫々インターフェースアダプタ13゜23を介
して回線により接続され、また図示省略した複数のAT
Mが夫々ブランチされて(ぐる。
T/CIは、主制御部11.及び送信データメモリ弗を
備え、主制御部11は、ATMを制御すると共に、例え
ば図示省略したコンピュータセンタから送られてきたデ
ータが送信データメモ月2に記憶されたエリヤ数を予め
TlO2に通知した後、データをTlO2に送る送信機
能を有している。
送信データメモ1月2は、コンビ1−タセンタから送ら
れてきたデータをTlO2に送信する為に、所定データ
単位のエリヤに順次−特記1.Qする記憶手段である。
TlO2は主制御部21.及び受信データメモリ22を
備え、主制御部21はATMを制御すると共に、T/C
Iから送られるデータを受信して受信データメモリ22
に記憶させる機能を有する。
受信データメモリ22は受信されたデータを送信データ
に対応する単位のエリヤに順次記憶する記憶手段である
インターフェースアダプタ13.23は送受信接続機能
を有する低速インターフェースアダプタである。
このような構成及び機能を有するので、例えばコンピュ
ータセンタから送られたデータをTlO1よりTlO2
に送信する時は、TlO1は送信データの数、即ち、記
憶エリヤの数をTlO2に通知し、第4図に示すように
、送信データメモリ12の各エリヤAl、 A2.−に
一時記憶された送信データは、順次エリヤ毎に区切って
送信されてTlO2に送られ、受信データメモリ22の
対応するエリヤBl、 B2.− に記憶される。
ここにおいて送受信中に、受信側において受信データメ
モリ22への受信データ書込み時にパリティエラーを発
生したり、C−BUSタイムオー/N−や回線異常等の
障害が発生して、送信データが受信データメモリ22に
記憶されないという場合が発生ずる。
図では送信データメモリ昆のエリヤ八4から送出された
送信データが、受信データメモリ22のエリヤB4に記
憶されないことを示している。
この場合に受信側では、障害発生を検出すると、初めに
送信データの数が通知されているので、送信データの残
りがあれば、次の送信データが来ないようにインターフ
ェースアダプタ23の受信機能を停止して送信側に知ら
せる。送信側ではインターフェースアダプタ13の機能
が停止して、送信が中断する。かくて障害の復旧を待っ
て送イδデータを再送信することができる。
〔発明が解決しようとする間到点〕
上記従来方法によると、送信データに残りがある時には
送信側のインターフェースアダプタ13に障害通知が行
くが、送信データの最終データが送られた時に障害が発
生した場合は、残りの送信データがない為に送信側のイ
ンターフよ一スアダプタ13には障害通知が送られない
ので、送信側では送信したことになっているが、受信側
には受信されていないということになり、受信データに
欠落を生じるという問題点がある。
〔問題点を解決するための手段〕
本発明は、送信データを所定データ単位毎の各記憶領域
に一時記憶する第1の記憶手段を有し、第1の記憶手段
に記憶された送信データ送信終了後、疑似データを付加
して送信し、前記送信データ及び疑似データを受信して
所定データ単位に第2の記1.#手段に記憶するデータ
通信制御方式であり、かくすることにより上記問題点を
解決することができる。
〔作用〕 本発明は、送信時に送信データの終端に所定データ単位
の疑(以データ、即ち、ダミーデータをイ」加して送信
するごとにより、受信側では送信データの最終データが
送られた時に障害が発生しても、なおダミーデータが残
っているので、残りの受信データがあるとして、送信側
に障害通知を送ることができるので、送信データの再送
を行うことができ、従って受信データの欠落を防止する
ことができる。
〔実施例〕
以下、本発明の一実施例について第1図及び第2Mを参
照して説明する。第1図は本発明による実施例を示すブ
ロック図、第2図は第1図の説明Mである。
第1図において、T/CIOは従来例で説明したT/C
Iと同様の機能を有すると共に、ダミーデータメモ1月
4.及びデータ編成部15を備えている。
送信データメモ1月2は従来方法で説明したメモリで、
前記第1の記憶手段である。
ダミーデータメモリ14は、ダミーデータを常時記憶し
ている記憶手段である。
”F/C20は主制御部21a、及び受信データメモリ
22を備え、主制御部21aは従来例で説明した主制御
部21と同様の機能を有すると共に、受信データメモリ
22にダミーデータが記憶された時には、その出力時に
消去させる機能を有する。
受信データメモリ22は従来方法で説明したメモリで、
前記第2の記憶手段である。
データ編成部15は送信データを送信する時に、送信デ
ータの記憶エリヤ数に→−1して主制御部11に送り、
また最終エリヤの送信データが送信された後に、ダミー
データを読み出して単位エリヤのデータとして付加して
主制御部11に送る機能を有する。
このような構成及び機能を有するので、例えばコンピュ
ータセンタから送られて、送信データメモリ比に一時記
憶された送信データを送信する時は、T/CIは送信デ
ータの数にダミーデータを加えた数、即ち、送信データ
の記憶エリヤの数に+1してT/C2に通知した後、送
信を開始する。
すると第2図に示すように、受信データ送受信22の対
応するエリヤBl、 B2.−に記憶される。
ダミーデータが受信データメモリ22に記憶された場合
には、出力時に除去される。
かくて送信データの最終データ、即ち、エリヤA4の送
信データの受信中に、受信側において障害が発生して、
jX信データが受信データメモリ22に記憶されない場
合には、受信側では+1の送信データ数を通知されてい
るので、まだ送信データに残りがある為、インターフェ
ースアダプタ23の受信8!能を停止して送信側に知ら
せ、送信側では障害の修復を待って送信データを再送す
ることができる。従って最終送信データの欠落を防1ト
することができる。
またダミーテークの送信中に障害が発生した場合には、
受信側では残りの送信データがないので、送信側には障
害通知が送られないが、送信データは既にエリヤA4ま
で送信されて受信データメモリ22に記憶されているの
で支障がない。
このようにして簡準な方法によって受信データの欠落を
防止することができる。
」−記憶は、ATMを制御するT/C1,2間のデータ
送受信の場合を説明したが、他の通信システムの場合に
も適用することができ、例えば販売時点情報管理(Po
int Of 5ales : P OS )システム
の場合の電子レジスタを制御する’F/C間における送
受信の場合に通用しても同様の効果を得ることができる
〔発明の効果〕
以上説明したように本発明によれば、受信データの欠落
を防止することができるという効果がある。
【図面の簡単な説明】
第1図は本発明による実施例を示すブロック図、第2図
は第1図の説明図、 第3図は従来方法を示すブロック図、 第4図は第3図の説明図である。 図において、 1、 2.10.20はT/C1 II、 2L 21aは主制御部、 12は送信データメモリ、 13、23はインターフェースアダプタ、14はダミー
メモリ、  15はデータ編集部、22は受信データメ
モリを示す。 ¥ I A 葦 2 屁 斉 3 町 茅 4 口

Claims (1)

    【特許請求の範囲】
  1. 送信データを所定データ単位毎の各記憶領域に一時記憶
    する第1の記憶手段を有し、該第1の記憶手段に記憶さ
    れた送信データの送信終了後に疑似データを付加して送
    信し、前記送信データ及び疑似データを受信して所定デ
    ータ単位に第2の記憶手段に記憶することを特徴とする
    データ通信制御方式。
JP59127821A 1984-06-21 1984-06-21 デ−タ通信制御方式 Pending JPS616945A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59127821A JPS616945A (ja) 1984-06-21 1984-06-21 デ−タ通信制御方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59127821A JPS616945A (ja) 1984-06-21 1984-06-21 デ−タ通信制御方式

Publications (1)

Publication Number Publication Date
JPS616945A true JPS616945A (ja) 1986-01-13

Family

ID=14969494

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59127821A Pending JPS616945A (ja) 1984-06-21 1984-06-21 デ−タ通信制御方式

Country Status (1)

Country Link
JP (1) JPS616945A (ja)

Similar Documents

Publication Publication Date Title
RU2182726C2 (ru) Восстановление операции в системе переноса денежных средств
US5305200A (en) Financial exchange system having automated recovery/rollback of unacknowledged orders
US5544304A (en) Fault tolerant command processing
RU97120696A (ru) Восстановление операции в системе переноса денежных средств
JPH0419586B2 (ja)
JPH02199938A (ja) データ伝送誤り検出方式
JPH0214361A (ja) 蓄積データの更新処理方式
JPS616945A (ja) デ−タ通信制御方式
JP2516906B2 (ja) デ−タ伝送装置
JPH01318337A (ja) 二重化装置内の通信方法
JP3781636B2 (ja) 受付システムおよび受付方法
JP3093546B2 (ja) システム運用情報を復旧できるシステム運用情報管理機構
JPS5846432A (ja) オンラインシステムでのセンタ異常時の端末チエツク方式
JP3027439B2 (ja) タイムスプリットバスの制御回路
JPS63161741A (ja) デ−タ伝送システム
KR20080062356A (ko) 금융자동화 시스템
JPH05265883A (ja) デュアルポートramインタフェース方式
JPH01180658A (ja) 集中管理システム
JPH0253181A (ja) 自動取引装置における障害処理指示方式
JPH01222538A (ja) 送信リトライ制御方式
JPS6359155A (ja) 通信制御方式
JPH05128139A (ja) 自動取引装置
JPH0228871A (ja) 自動取引装置
JPH0721811B2 (ja) カ−ド認証端末群管理装置
JPS62169268A (ja) デ−タ送受信端末装置