JPS6159516A - タイマ機構 - Google Patents
タイマ機構Info
- Publication number
- JPS6159516A JPS6159516A JP59181207A JP18120784A JPS6159516A JP S6159516 A JPS6159516 A JP S6159516A JP 59181207 A JP59181207 A JP 59181207A JP 18120784 A JP18120784 A JP 18120784A JP S6159516 A JPS6159516 A JP S6159516A
- Authority
- JP
- Japan
- Prior art keywords
- timer
- control
- processing
- cpu
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Landscapes
- Measurement Of Predetermined Time Intervals (AREA)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59181207A JPS6159516A (ja) | 1984-08-30 | 1984-08-30 | タイマ機構 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP59181207A JPS6159516A (ja) | 1984-08-30 | 1984-08-30 | タイマ機構 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS6159516A true JPS6159516A (ja) | 1986-03-27 |
JPH0473167B2 JPH0473167B2 (enrdf_load_stackoverflow) | 1992-11-20 |
Family
ID=16096700
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP59181207A Granted JPS6159516A (ja) | 1984-08-30 | 1984-08-30 | タイマ機構 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS6159516A (enrdf_load_stackoverflow) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02252008A (ja) * | 1988-08-19 | 1990-10-09 | Motorola Inc | マイクロプロセッサ |
JP2000214274A (ja) * | 1999-01-25 | 2000-08-04 | Nec Eng Ltd | タイムアウト優先処理タイマ回路 |
JP2009043256A (ja) * | 2007-08-06 | 2009-02-26 | Nuvoton Technology Corp | 記憶装置のアクセス方法及び装置 |
-
1984
- 1984-08-30 JP JP59181207A patent/JPS6159516A/ja active Granted
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH02252008A (ja) * | 1988-08-19 | 1990-10-09 | Motorola Inc | マイクロプロセッサ |
JP2000214274A (ja) * | 1999-01-25 | 2000-08-04 | Nec Eng Ltd | タイムアウト優先処理タイマ回路 |
JP2009043256A (ja) * | 2007-08-06 | 2009-02-26 | Nuvoton Technology Corp | 記憶装置のアクセス方法及び装置 |
US8285895B2 (en) | 2007-08-06 | 2012-10-09 | Winbond Electronics Corporation | Handshake free sharing in a computer architecture |
Also Published As
Publication number | Publication date |
---|---|
JPH0473167B2 (enrdf_load_stackoverflow) | 1992-11-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5754863A (en) | System for downloading program code to a microprocessor operative as a slave to a master microprocessor | |
JPS6159516A (ja) | タイマ機構 | |
KR940011041B1 (ko) | 마이크로컴퓨터 | |
JPH01305460A (ja) | プロセッサ間通信方式 | |
JPS6285372A (ja) | マルチプロセツサシステムにおけるコンペアアンドスワツプ方式 | |
JPS63240663A (ja) | プロセツサ | |
JPS58101360A (ja) | デ−タ処理装置 | |
JPS60186939A (ja) | タイマ機構 | |
JP3314948B2 (ja) | マルチcpu構成のプログラマブルコントローラにおけるデータ交換方式 | |
JPS6010343B2 (ja) | 情報処理系の制御方式 | |
JPH059815B2 (enrdf_load_stackoverflow) | ||
JPS61150546A (ja) | デ−タ伝送制御方式 | |
JPH02281341A (ja) | デバッグ時のライトデータ確認方法 | |
JPS61103268A (ja) | 密結合マルチプロセツサ割込制御方式 | |
JPS61151745A (ja) | 割込処理方式 | |
JPH03168860A (ja) | 並列プロセッサのバッファ記憶制御装置 | |
JPH10134013A (ja) | マルチcpuシステム | |
JPH0192862A (ja) | データ処理装置 | |
JPS63120303A (ja) | 汎用コントロ−ラ | |
JPS61117651A (ja) | インタ−フエイス装置 | |
JPS6016655B2 (ja) | 入出力装置アクセス制御方式 | |
KR19980015549A (ko) | 다수 프로세서간의 통신장치 | |
KR910003497A (ko) | 내부 버스라인 수를 줄인 데이타 처리장치 | |
JPS63132362A (ja) | コマンド動作制御方式 | |
JPS62241057A (ja) | 入出力処理高速化回路 |