JPS614267A - 三次元実装回路モジユ−ル - Google Patents

三次元実装回路モジユ−ル

Info

Publication number
JPS614267A
JPS614267A JP59124744A JP12474484A JPS614267A JP S614267 A JPS614267 A JP S614267A JP 59124744 A JP59124744 A JP 59124744A JP 12474484 A JP12474484 A JP 12474484A JP S614267 A JPS614267 A JP S614267A
Authority
JP
Japan
Prior art keywords
chip
pad
chips
paste
conducting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59124744A
Other languages
English (en)
Inventor
Akira Koyama
明 小山
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP59124744A priority Critical patent/JPS614267A/ja
Publication of JPS614267A publication Critical patent/JPS614267A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5385Assembly of a plurality of insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/065Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L25/0652Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L27/00 the devices being arranged next and on each other, i.e. mixed assemblies
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/18High density interconnect [HDI] connectors; Manufacturing methods related thereto
    • H01L2224/23Structure, shape, material or disposition of the high density interconnect connectors after the connecting process
    • H01L2224/24Structure, shape, material or disposition of the high density interconnect connectors after the connecting process of an individual high density interconnect connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/18Printed circuits structurally associated with non-printed electric components
    • H05K1/182Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/46Manufacturing multilayer circuits
    • H05K3/4644Manufacturing multilayer circuits by building the multilayer layer by layer, i.e. build-up multilayer circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Structures For Mounting Electric Components On Printed Circuit Boards (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は電子回路モジュールに関し、特に半導体集積回
路等を配線するとともにこれらを多段に積み重ねて構成
した三次元実装回路モジュールに関する。
〔従来技術とその問題点肩 従来、電子装置を構成する回路モジュールは第4図に示
すように半導体集積回路チップ1や受動部品2を単層あ
るいは多層の配線板3上に搭載し、さらにこれらをコネ
クタ4を介して別の配線板5に装着し、上下間をケーブ
ルで結んで多段に積み重ねる実装形式で構成されている
。この形式では構成要素である配線板、コネクタは組立
に先立つ別の工程で製造する必要があり、組立において
も半導体集積回路チップや受動部品を配線板に取り付け
た後はんだ付は等による接続を行なう工程、コネクタを
配線板に取シ付けて接続する工程、これらの中間組立品
をまとめて組み立てる工程等製造期間が長く且つ異なっ
た製造工程を複数準備する必要があった。
〔発明の目的〕
本発明は集積回路の製造技術を利用して回路素子を多段
に積み重ねることができるようにした三次元実装回路モ
ジュールを提供するものである。
〔発明の構成〕
本発明は半導体集積回路チップ、受動部品等を相互に配
線してこれらを多段に積み重ねてなる三次元実装回路モ
ジ゛−−ルにおいて、半導体集積回路チップ、上下段接
続用チップ等を平面上に並べその間を絶縁ペーストで目
塗りして回路素子を層状に形成し、厚膜導体、絶縁体、
抵抗体等を層状に組合せた多層配線を前記回路素子上に
直に形成し、回路素子と一多層配線とを上下に複数段設
けたことを特徴とする三次元実装回路モジュールである
以下に、本発明の一実施例を図によシ説明する。
第1図において、本発明は基板6上に半導体集積回路チ
ップ1、上下段接続用チップ8等を平面上に並べその間
を絶縁ペースト7で目塗りして回路素子仏を層状に形成
し、厚膜導体、絶縁体、抵抗体等を層状に組合せた多層
配線9を前記回路素子錆止に直に形成し、回路素子込と
多層配線9とを上下に複数段設けたものである。
次に本発明に係る回路モジュールの製造工程を−第2図
に基いて順を追って説明する。
第2図(a)に示すように、基板6の上に、チップ搭載
用パッド6aを厚膜導体を用い印刷、焼成して形成し、
パッド6aの上に導電性ベース)6bを塗布した後、チ
ップ1、上下接続用チップ8を搭載する。
次に、チップ間の間隙に絶縁ペースト7を塗布し、高さ
を保持したスキージlOにより平面をならし、チップの
高さに絶縁ペースト7の高さを合せ、この後焼成する。
その後、第2図(C)のよりに前工程で得られた平面上
に周知の方法で多層配線9を行なう。図中、9aはチッ
プからの端子引出し配線、9(,9eは互いに直交する
配線、6aは次の段のチップ搭載パッド及び上下導通チ
ップへの導通用パッド、9b 、 9d 、 9fはそ
れぞれの配線導体間を絶縁する絶縁体を示し、周知の方
法により印刷、乾燥、焼成の繰り返しにより得られる。
第2図(d)は第2段目のチップを搭載した状態を示し
、半導体集積回路チップ1はバンド6a上に導電性ベー
ス)6bを塗布した後、搭載し、上下段接続用チップ8
は上下導通用パッドの端子にそれぞれ導電性ペーストを
塗布しこれらパッドに適合する位置に搭載する。
このときパッド間の短絡を防止するため絶縁体7aを導
電性ペーストの厚さも含めて印刷焼成する。
第2図(e)は第2段目の厚膜多層配線の第1層を示す
もので、ここで特に上下段接続用チップは下段の多層配
線と第2段目の多層配線を接続するために用いられ、第
1層の配線は導通チップ8の上側のパッドから信号を引
き出すために行なわれることを示す。
第3図は、本発明の一実施例である三次元実装回路モジ
ュールの構造斜視図を示し、半導体集積回路チップ1を
含み、搭載パッド6a−ヒに導電性ペースト6bで接着
され、配線9a、9c、9eが絶縁層9b。
9d、9fを介して行なわれることを示す。最上層には
外部との接続用パッド11が厚膜導体によシ構成される
〔発明の効果〕
以上の説明により明らかなように本発明の三次元モジュ
ールは、半導体集積回路及び受動部品を基板」二に搭載
し、これら部品と同等の高さの平面を絶縁体を印刷焼成
して作った後部品間を厚膜多層配線で接続する一連の操
作を繰り返す方法を用い、重ねた各段間の接続を上下導
通を行なうチップ形部品で行なう構造とすることにより
、小形化及び生産の合理化を図ることができる効果を有
するものである。
【図面の簡単な説明】
第1図は本発明の三次元実装回路モジュールの断面構造
図、第2図(a)〜(e)は本発明の三次元実装回路モ
ジュールの製造工程を示す工程別断面図、第3図は本発
明の三次元実装回路モジュールの構造斜視図、第4図は
従来の回路モジュールの例を示す斜視図である。 1・・半導体集積回路チップ、IA・・回路素子、2・
・・受動部品、3・・・配線板、4・・・コネクタ、5
・・・配線板、6・・・基板、6a・・・チップ搭載用
パッド、部・・・導電性ペースト、7・・・絶縁ペース
ト、8・・・上下段接続用チップ、9・・多層厚膜配線
、9a・・チップ端子厚膜配線、9b・・・絶縁体、9
C・・・厚膜配線、9d・・・絶縁体、9e・・・厚膜
配線、9f・二・絶縁体、10・・・スキージ、11・
・・外部接続用端子。 第1図 第2図 (、l、1j (C’r 第2図 ン IA <d> (+?) 第3図

Claims (1)

    【特許請求の範囲】
  1. (1)半導体集積回路チップ受動部品等を相互に配して
    これらを多段に積み重ねてなる三次元実装回路モジュー
    ルにおいて、半導体集積回路チップ、上下段接続用チッ
    プ等を平面上に並べその間を絶縁ペーストで目塗りして
    回路素子を層状に形成し、厚膜導体、絶縁体、抵抗体等
    を層状に組合せた多層配線を前記回路素子上に直に形成
    し、回路素子と多層配線とを上下に複数段設けたことを
    特徴とする三次元実装回路モジュール。
JP59124744A 1984-06-18 1984-06-18 三次元実装回路モジユ−ル Pending JPS614267A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59124744A JPS614267A (ja) 1984-06-18 1984-06-18 三次元実装回路モジユ−ル

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59124744A JPS614267A (ja) 1984-06-18 1984-06-18 三次元実装回路モジユ−ル

Publications (1)

Publication Number Publication Date
JPS614267A true JPS614267A (ja) 1986-01-10

Family

ID=14893033

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59124744A Pending JPS614267A (ja) 1984-06-18 1984-06-18 三次元実装回路モジユ−ル

Country Status (1)

Country Link
JP (1) JPS614267A (ja)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01194500A (ja) * 1988-01-29 1989-08-04 Japan Radio Co Ltd 多層配線基板
JPH0282978A (ja) * 1988-09-19 1990-03-23 Miura Co Ltd 蒸気滅菌装置の制御方法
JPH02114964A (ja) * 1988-10-25 1990-04-27 Miura Co Ltd 蒸気滅菌器の制御方法
EP0417992A2 (en) * 1989-09-14 1991-03-20 Litton Systems, Inc. A stackable multilayer substrate for mounting integrated circuits

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01194500A (ja) * 1988-01-29 1989-08-04 Japan Radio Co Ltd 多層配線基板
JPH0282978A (ja) * 1988-09-19 1990-03-23 Miura Co Ltd 蒸気滅菌装置の制御方法
JPH0462744B2 (ja) * 1988-09-19 1992-10-07 Miura Kogyo Kk
JPH02114964A (ja) * 1988-10-25 1990-04-27 Miura Co Ltd 蒸気滅菌器の制御方法
EP0417992A2 (en) * 1989-09-14 1991-03-20 Litton Systems, Inc. A stackable multilayer substrate for mounting integrated circuits

Similar Documents

Publication Publication Date Title
US4202007A (en) Multi-layer dielectric planar structure having an internal conductor pattern characterized with opposite terminations disposed at a common edge surface of the layers
EP0855090B1 (de) Multichipmodul
JPH0697225A (ja) 半導体装置
US4193082A (en) Multi-layer dielectric structure
JPS614267A (ja) 三次元実装回路モジユ−ル
US8148201B2 (en) Planar interconnect structure for hybrid circuits
JPS60105269A (ja) ハイブリツド回路の製造方法
JP2868376B2 (ja) Lc基板及びその製造方法
JP2873645B2 (ja) セラミック多層配線基板の製造方法
JPH0210571B2 (ja)
US6381120B2 (en) Mounting arrangement for multilayer electronic part
JPH03280496A (ja) 多層基板の電子部品実装構造及びその実装方法
JPH08191186A (ja) 多層配線基板
JPH02164096A (ja) 多層電子回路基板とその製造方法
KR200158231Y1 (ko) 멀티 세라믹 기판
JPH0722730A (ja) 複合電子部品
JPS6347248B2 (ja)
JP2564297B2 (ja) 回路基板
JPS6242539Y2 (ja)
JPH0533016Y2 (ja)
JPH01183195A (ja) 多層印刷配線板装置の製造方法
JPS58114497A (ja) セラミツク多層回路基板およびその製造方法
JPH0347341Y2 (ja)
JPH022318B2 (ja)
JPH0517905Y2 (ja)