JPS6134652A - 擬似入出力制御装置 - Google Patents

擬似入出力制御装置

Info

Publication number
JPS6134652A
JPS6134652A JP15532184A JP15532184A JPS6134652A JP S6134652 A JPS6134652 A JP S6134652A JP 15532184 A JP15532184 A JP 15532184A JP 15532184 A JP15532184 A JP 15532184A JP S6134652 A JPS6134652 A JP S6134652A
Authority
JP
Japan
Prior art keywords
input
output control
control device
microprogram
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP15532184A
Other languages
English (en)
Inventor
Hisao Taguchi
田口 久生
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP15532184A priority Critical patent/JPS6134652A/ja
Publication of JPS6134652A publication Critical patent/JPS6134652A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/382Information transfer, e.g. on bus using universal interface adapter
    • G06F13/385Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明は、擬似入出力制御装置に関するもの、であり、
特に、制御方式をマイクロプログラム方式とし、さらに
マイクロプログラムを、書き替え可能な記憶部に格納す
る事により、多種の入出力制御装置を擬似可能とした入
出力制御装置に関する。
〔発明の背景〕
従来の擬似入出力制御装置は、一般に、その制御を布線
論理か、あるいは、読み出し専用記憶素子内に書き込ま
れたプログラムによる、マイクロプログラム制御で行っ
ていた。そのため、数種の入出力制御装置を一装置で擬
似するには、。
擬似する装置の異なる機能対応に、論理を組むか、ある
いは、擬似する装置ごとに対応したマイクロプログラム
を格納した読み出し専用記憶部を設ける必要がある。し
かしこの方法では(1)擬似する装置対応に専用回路及
び、専用部。
品が増え経済性が悪い。
(2)装置の拡張性が悪い。拡張性を良くしようとする
と、むだな空間を多く必要とする。
等の欠点がある。
〔発明の目的〕
本発明の目的は、1台の擬似入出力制御装置でマイクロ
プログラムを入れ替えること罠より、擬似する入出力制
御装置対応に、専用回路を設げることなく、多種の入出
力制御装置を擬似す。
る擬似入出力装置を提供することにある。  ゛〔発明
の概要〕 本発明は、制御方式をマイクロプログラム方・式とし、
さらに、マイクロプログラムの格納部を、書き替え可能
な記憶素子にて構成し、専用回路を設けず、マイクロプ
ログラムを変更することにより、多種の入出力制御装置
を擬似可能としたことを特徴とするものである。
〔発明の実施例〕
第1図に本発明の一実施例を示す。図において1は、転
送制御用マイクロプログラムを格納する制御記憶部であ
り、2は、1の制御記憶部内のマイクロプログラムによ
り、入出力インタフェイス動作の制御する転送制御部、
3は、被試験装置とのインタフェイス部である。又、4
は10制御記憶部内のマイクロプログラムを、転送する
ためのインタフェイス部、5は、プログラムの書き替え
を制御する書き替え制御部、6は、擬似対応装置ごとに
作成されたマイクロプログラムを格納した記憶媒体との
インタフェイス部であり、7はその記憶媒体である。な
お本実施例では、5の書き替え制御部をマイクロ。
プロセッサ、7の記憶媒体をフロッピーディスクで構成
している。
1の制御記憶部は、書き替え可能な記憶素子により構成
されており、5のマイクロプロセラ・すにより、7,6
.4の経路で、内部のプログ。
ラムを書き替えることが可能となっている。
本擬似入出力制御装置を動作するには、まず準備作業と
して、7のフロッピーディスク内に、擬似する入出力制
御装置に対応したマイクロプログラムを格納しておく必
要がある。擬似入出力制御装置として動作させるには、
まず前述した方法により、1の制御記憶部内に、擬似す
る入出力制御装置に対応したマイクロプログラムを格納
し、次に、2の転送制御部の制御により、1の制御記憶
部内のマイクロプログラムを読み出し、実行して、擬似
入出力制御装置としてのインタフェイス動作を行う。1
の制御記憶部は、前述のように、書き替え可能な記憶素
子により構成されているため、その内容をクリアしたの
゛ち、他のマイクロプログラムを格納することにより、
複数の入出力制御装置の擬似が可能である。
さらに8の点線で示すように、50マイクロプロセツサ
により、2の転送制御部を制御する・ことにより、数種
のインタフェイス動作を連続・的に、行う事が可能とな
り、データ処理装置のより送出される入出力装置の番地
により、マイクロプログラムを自律的に決定し、書き込
える機能を持させれば、被試験データ装理装置に対し、
数種の入出力装置とのインタフェイス試験を自動的に行
える。
〔発明の効果〕
本発明によれば、1装置で、多数の入出力制御装置を擬
似する擬似入出力装置を、擬似する入出力制御装置対応
に、専用のハードウェアを設けることなく実現できるた
め、経済性の良い擬似入出力制御装置を提供できるとと
もに、新たな入出力制御装置を擬似しようとする際も、
′マイクロプログラムの変更により、最も少ない。
ハードウェアの変更により行えるために、拡張性の優れ
た擬似入出力装置を提供できる。さらに、本実施例のご
とく、マイクロプロセッサにより、擬似入出力装置の動
作を総括的に制御することにより、容易に自動検査シス
テムの一部となりうる擬似入出力制御装置を提供できる
。・
【図面の簡単な説明】
第1図は本発明の一実施例のブロック図である。 1・・・制御記憶部、    2・・・転送制御部3・
・・入出力インタフェイス部 4・・・マイクロプログラム転送インタフェイス部5・
・・マイクロプロセッサ 6・・・フロッピーディスクインタフェイス部7・・・
フロッピーディスク

Claims (1)

    【特許請求の範囲】
  1. 1、データ処理システムと、入出力インタフェイスを介
    して接続され、入出力制御装置の入出力インタフェイス
    動作を擬似し、制御部を、マイクロプログラム制御方式
    で構成した擬似入出力装置において、マイクロプログラ
    ムを、書き替え可能な素子で構成した記憶部に格納し、
    マイクロプログラムを書き替えることにより、複数種類
    の入出力制御装置の動作を擬似する手段を有することを
    特徴とする擬似入出力制御装置。
JP15532184A 1984-07-27 1984-07-27 擬似入出力制御装置 Pending JPS6134652A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP15532184A JPS6134652A (ja) 1984-07-27 1984-07-27 擬似入出力制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP15532184A JPS6134652A (ja) 1984-07-27 1984-07-27 擬似入出力制御装置

Publications (1)

Publication Number Publication Date
JPS6134652A true JPS6134652A (ja) 1986-02-18

Family

ID=15603331

Family Applications (1)

Application Number Title Priority Date Filing Date
JP15532184A Pending JPS6134652A (ja) 1984-07-27 1984-07-27 擬似入出力制御装置

Country Status (1)

Country Link
JP (1) JPS6134652A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01116751A (ja) * 1987-10-30 1989-05-09 Canon Inc 情報処理装置の起動方法
US8966144B2 (en) 1997-03-04 2015-02-24 Papst Licensing Gmbh & Co. Kg Analog data generating and processing device having a multi-use automatic processor

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01116751A (ja) * 1987-10-30 1989-05-09 Canon Inc 情報処理装置の起動方法
US8966144B2 (en) 1997-03-04 2015-02-24 Papst Licensing Gmbh & Co. Kg Analog data generating and processing device having a multi-use automatic processor
US9189437B2 (en) 1997-03-04 2015-11-17 Papst Licensing Gmbh & Co. Kg Analog data generating and processing device having a multi-use automatic processor
US9836228B2 (en) 1997-03-04 2017-12-05 Papst Licensing Gmbh & Co. Kg Analog data generating and processing device having a multi-use automatic processor

Similar Documents

Publication Publication Date Title
JPS6134652A (ja) 擬似入出力制御装置
JPH0410081B2 (ja)
JPS58112118A (ja) プログラムロ−デイング処理方式
JPH01261758A (ja) コンピュータ装置
JPH0554009A (ja) プログラムロード方式
JPS594735B2 (ja) チヤネルセイギヨホウシキ
JPH09269896A (ja) ファームcpuのブート方法
JPS6155698B2 (ja)
JPH10187212A (ja) プログラマブルコントローラ
JPS5949609A (ja) 模擬実行機能を備えたプログラマブル・コントロ−ラ
JPH0353321A (ja) 情報処理装置
JPH01305443A (ja) 論理シミュレーションシステム
JPS5911406A (ja) プロセス計算機のオンラインシミユレ−タ
JPH02183330A (ja) データ処理装置
JPS63311446A (ja) 論理装置の電源切断投入機能試験方式
JPS63150733A (ja) 中央処理装置
JPH04243445A (ja) 情報処理装置のレジスタデータ書込み方式
JPH1139149A (ja) 情報処理装置および書き換え可能型不揮発性メモリの書き換え方法
JPH01305444A (ja) 論理シミュレーションシステム
JPH0469736A (ja) マイクロプログラム制御装置
JPH04108201U (ja) プログラマブルコントローラのプログラミング装置
JPS59186048A (ja) マイクロプログラム制御方式
JPH02224141A (ja) 論理シミュレーション方式
JPH0583937B2 (ja)
JPS6378233A (ja) マイクロプログラム制御装置