JPS61290828A - Amステレオ受信機 - Google Patents

Amステレオ受信機

Info

Publication number
JPS61290828A
JPS61290828A JP60133395A JP13339585A JPS61290828A JP S61290828 A JPS61290828 A JP S61290828A JP 60133395 A JP60133395 A JP 60133395A JP 13339585 A JP13339585 A JP 13339585A JP S61290828 A JPS61290828 A JP S61290828A
Authority
JP
Japan
Prior art keywords
output
circuit
stage
signal
output signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60133395A
Other languages
English (en)
Inventor
Kanji Tanaka
寛次 田中
Masashi Arai
新井 政至
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sanyo Electric Co Ltd
Original Assignee
Sanyo Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sanyo Electric Co Ltd filed Critical Sanyo Electric Co Ltd
Priority to JP60133395A priority Critical patent/JPS61290828A/ja
Priority to KR1019860000642A priority patent/KR900005891B1/ko
Priority to CA000501507A priority patent/CA1294003C/en
Priority to US06/828,855 priority patent/US4707856A/en
Priority to EP86101769A priority patent/EP0191472B1/en
Priority to DE8686101769T priority patent/DE3688338T2/de
Publication of JPS61290828A publication Critical patent/JPS61290828A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Stereo-Broadcasting Methods (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (イ)産業上の利用分野 本発明は、複数方式のAMステレオ信号を受信すること
の出来るAMステレオ受信機に関するもので、特に識別
信号の種類を判別して受信回路の切換等を行うに際し、
前記識別信号の瞬断に対処出来、しかも2つ以上の出力
信号が発生するのを防止する様に成されたAMステレオ
受信機に関する。
(ロ)従来の技術 現在3つのAMステレオ放送方式b−提案され、米国等
において実用に供されている。前記3つのAMステレオ
放送方式とは、直交変調型で25Hzの第1識別信号を
含む米国モトローラ社により提−案−された方式(第1
方式)、l5B(独立側帯)変調型で15Hzの第2識
別信号を含む米国ヘーゼルタイン社により提案された方
式(第2方式)、及び位相変調型で5■2の第3識別信
号を含む米国マグナボックス社により提案された方式(
第3方式)であり、周波数の異る前記第1乃至第3識別
信号を検出することKより、受信回路の自動切換や受信
されたAMステレオ放送の方式表示を行うことが出来る
様に成されている。しかして、前記第1乃至第3識別信
号の検出は、例えば特願昭59−24791号に示され
る如(,455KHz(又は450Ktlz)のAM搬
送波に同期するPLL回路と、該PLL回路の位相比較
器の出力端に得られる識別信号に応じたパルスを発生す
るパルス発生回路と、前記パルスの発生期間中前記PL
L回路のVCO(を圧制御発振器)の出力信号を分周し
て得られるクロック信号を計数するカウンタと、該カウ
ンタの計数値を判別する判別回路とを用いて行なわれ、
前記判別回路の出力端に得られる信号により放送方式に
応じた回路切換や前記放送方式の表示b−行なわれる。
前記特願昭59−24791号に記載された判別回路を
具体化すると第2図の如くなる。第2図において、PL
L回路から得られる455Ktlzの信号は、第1入力
端子(1)に印加され、第2分周回路(2)で分周され
て220Hzのクロックパルストする。また第2入力端
子(3)に印加される検出された識別信号は、第2分周
回路(4)で分周されカウンタ(5)に印加されるので
、前記第2分周回路(4)の出力信号がrHJの期間中
前記カウンタ(5)で前記クロックパルスが計数される
。前記カウンタ(5)の計数出力は、第1.第2及び第
3判別回路+6) 、 (力及び(8)に印加され、判
別が行なわれる。例えば、前記カウンタ(5)の計数出
力が第1の値になったとすれば、25tlzの第111
1I別信号と判断され、第1判別回路(6)の出力がr
HJになり、計数出力bS第2の値忙なれば、15Hz
の第2識別信号と判断され、第2判別回路(7)の出力
がrHJになり、計数出力bt第3の値になれば、51
1zの第3識別信号と判断され、第3判別回路(8)の
出力がrHJになる。前記第1.第2及び第3判別回路
(6) 、 (7)及び(8)の出力信号は、それぞれ
第1.第2及び第3ラッチ回路(9) 、 (11及び
α1)K印加され、第2分周回路(4)から得られるク
ロックパルスに応じてラッチされる。
従って、第1判別回路(6)の出力bs rHJになれ
ば、第1ラッチ回路(9)の出力がrHJになり、第1
方式のAMステレオ放送の受信表示や回路゛切換が行な
われ、第2判別回路(7)の出力b’−rHJになれば
第2ラッチ回路a〔の出力b’−rHJになり、第3判
別回路(8)の出力b’−rHJになれば第3ラッチ回
路t11)の出力b% rHJになる。また、前記第1
乃至第3ラッチ回路(9)乃至(11)Kは、レベル判
定回路α2の出力信号がリセット信号として印加されて
いる。
前記レベル判定回路a3は、第2入力端子(3)に印加
される識別信号のレベルを判定し、前記識別信号のレベ
ルが小となるときリセット信号を発生するもので、前記
第1乃至第3ラッチ回路(9)乃至(11)にリセット
信号が印加されると、rHJ出力を発生しているラッチ
回路の出力burLJになり、ステレオ表示の停止、ス
テレオ状態からモノラル状態への回路切換等が行なわれ
る。リセット信号が発生し続ける限り第1乃至第3ラッ
チ回路(9)乃至11)の出力b’−rLJを維持する
。そして、リセット信号が停止した後第2分周回路(4
)から発生する最初のクロックパルスに応じてラッチ動
作が再開され。
該当するラッチ回路の出力がrHJになる。
しかして、第2図の如くレベル判定回路α2を設け、識
別信号のレベルが所定値以下に低下したときラッチ回路
のリセットを行う様にすれば、受信されたAMステレオ
信号の電界強度の低下や混信、雑音忙起因する識別信号
レベルの乱れ等により前記AMステレオ信号の質bt低
下したとき、モノラル受信を行うことが出来、SN比等
の改善を計ることが出来る。
(ハ) 発明す一解決しようとする問題点しかしながら
、前記レベル判定回路任3は、識別信号のレベルが所定
値以下に低下すると直ちにリセット信号を発生するもの
であるから、前記識別信号の瞬時の欠落があると直ちに
ラッチ回路がリセットされ、すべてのラッチ回路の出力
がrLJになりステレオ表示が消え回路がモノラル状態
に切換わってしまう。その為、聴取者に異和感を与え、
また聴感を損なうとい5問題があった。
に)問題点を解決するための手段 本発明は、上述の点く鑑み成されたもので、識別信号の
判別を行う複数の判別回路と、該判別回路の出力信号が
それぞれ印加される複数の2段構成のシフトレジスタと
、前記それぞれのシフトレジスタの一段目の出力信号と
二段目の出力信号との論理和をとる複数のオアゲートと
、該オアゲートの2つ以上に出力信号b%発生したとき
前記出力信号のすべてを遮断する遮断回路とを有する点
を特徴とする特 (ホ)作用 本発明に依れば、2段構成のシフトレジスタのいずれか
一方の出力信号b%ステレオ受信を示す状態になってい
れば、オアゲートの出力端にステレオ状態を示す信号を
発生させることが出来、識別信号の瞬断に対処出来る。
また、チャンネル切換時等において、複数のオアゲート
の2つ以上から出力信号b%発生した場合、遮断回路に
より出力信号を遮断出来るので、ステレオ表示や回路切
換の誤動作を防止出来る。
(へ)実施例 第1図は、本発明の一実施例を示す回路図で、αjはP
LL回路(図示せず)からの455KHzの出力信号す
一印加される第1入力端子、a4は該第1入力端子(1
3に印加された信号を分周して220Hzのクロックパ
ルスを発生する第1分周回路、 u唱を識別信号が印加
される第2入力端子、(161は前記識別信号を1/4
分周し矩形〕(ルスを発生する第2分周回路、αηは前
記矩形)くルスがrHJとなる期間中前記クロックパル
スを計数するカウンタ、(II。
(11及びc!Qは前記カウンタαDの計数値を判別す
る第1、第2及び第3判別回路、(21)は前記第2入
力端子(isに印加される識別信号のレベルを判定する
レベル判定回路、@は前記第2分周回路(161の出力
信号をリセット信号とし、前記レベル判定回路(21)
の出力信号がrLJ Kなりたことを記憶するメモリ。
(ハ)は前記第1判別回路a・の出力と前記メモリ(2
)の出力との論理積をとる第1アンドゲート、(財)は
前記第2判別回路(I!1の出力と前記メモリ@の出力
との論理積をとる第2アンドゲート、(ハ)は前記第3
判別回路(1)の出力と前記メモリ(2)の出力との論
理積をとる第3アンドゲート、(1)は前記第1アンド
ゲート@の出力信号が印加される2段構成の第1シフト
レジスタ、(5)は前記第2アンドゲート(2)の出力
信号が印加される2段構成の第2シフトレジスタ、@は
前記第3アンドゲート(ハ)の出力信号が印加される2
段構成の第3シフトレジスタ、翰は前記第1シフトレジ
スタ(ハ)の一段目(至)の出力信号と二段目01)の
出力信号との論理和をとる第1オアゲート、(至)は前
記ts2シフトレジスタ勾の一段目(至)の出力信号と
二段目(ロ)の出力信号との論理和をとる第2オアゲー
ト、(至)は前記第3シフトレジスタ(至)の一段目(
至)の出力信号と二段目C171の出力信号との論理和
をとる第3オアゲート、儲は第4.第5及び第6アンド
ゲー) C31、(40及び(41)を含み、前記第1
乃至第3オアゲート(至)乃至(至)の2つ以上から出
力信号が発生したとき前記出力信号のすべてを遮断する
遮断回路である。
次に動作を第3図の波形図を参照しなり%ら説明する。
第1入力端子(1)にクロックパルスb−印加され、第
2入力端子(3)に識別信号が印加されると、第1分周
回路翰から第3図(イ)K示す矩形パルスが発生し、前
記矩形パルスbZrHJとなる期間中カウンタ住ηは前
記クロックパルスを計数する。その為、前記カウンタα
ηにおいて、第3図(ロ)I/c示ス如き信号の計数b
−行なわれ、計数結果b’−パラレルに出力される。前
記カウンタ住ηの計数出力は、第1乃至第3判別回路(
lF!J乃至(至)で判別され、例えば前記計数出力b
−25■2の第1識別信号に対応するものであれば、計
数の度に第3図(ハ)に示す如き信号が@1判別回路(
IIから発生する。その時、第2及び第3判別回路0及
び(至)の出力は、第3図に)及び(イ)の如く発生し
ない。前記第2入力端子[15に印加される識別信号の
レベルが所定値以上であれば、レベル判定回路Q1)の
出力btrHJになり、第3図(うに示す如くメモリ(
ハ)の出力もrHJになる。前記メモリ@は第1分周回
路Qeから所定周波数のLセット信号が印加されるので
、リセットの度に前記レベル判定回路GOの出力を記憶
する。前記メモて第1乃至第3判別回路<11乃至(イ
)の出力信号との論理積がとられる。その場合、いま第
1判別回路αυの出力が第3図(ハ)K示す如く発生し
ている。ので、@1アンドゲート(ハ)からのみ前記#
c1判別回路αeの出力信号と等しい出力信号、Z発生
する。第1乃至第3シフトレジスタ(ハ)乃至(ハ)は
、第3図(ト)に示すクロックパルスに応じて第1乃至
第3アンドゲート(ハ)乃至(ハ)の出力信号を取り込
む様に成されている。その為、第1シフトレジスタ■の
一段目(至)は、クロックパルスAに応じて第1アンド
ゲート(ハ)のrHJ出力を取り込み、出力端に第3図
例に示す出力信号を発生し、前記第1シフトレジスタ(
ハ)の二段目ODは、クロックパルスBに応じて前記一
段目(至)の出力「H」を取り込み、出力端に第3図(
男に示す出力信号を発生する。従って、第1シフトレジ
スタ(ハ)の一段目(至)及び二段目01)の出力信号
が第3図例及び(す)となる場合、第1オアゲート(至
)の出力信号はrHJの状態を保ち、前記出力信号は遮
断回路■の第4アンドゲート(至)を通過して第1出力
端子(4Bからステレオ表示部や受信切換回路に印加さ
れる。
いま、第3図(へ)のXに破線で示す如く%識別信号が
欠落しメモリ四の出力がrLJになったとすると、クロ
ックパルスCに応じて前記出力rLJb−第1シフトレ
ジスタ弼の一段目(7)に取り込まれ、第3図例の1.
  に破線で示す如く前記一段目(至)の出力b;rL
Jになる。しかじなり−ら、前記第1シフトレジスタ(
ハ)の二段目61)の出力が「H」を保つ。
ているので、第1オアゲート翰の出力はrHJを保ち、
第1方式のAMステレオ信号の受信表示が継続される。
次に、識別信号のレベルb一連続的に低下し、第3図(
へ)のX及び1m破線で示す如くメモリ(2)の出力b
%連続してrLJになると、クロックパルスCに応じて
第1シフトレジスタ(ハ)恥一段目(至)の出力がrL
Jになり、クロックパルスDK応じて前記第1シフトレ
ジスタ(イ)の一段目(至)及び二段目6υの出力がr
LJになる。従って、第3図−及び(す)の時刻t、か
らt、までの開破線で示す如く、第1シフトレジスタ(
至)の一段目(至)及び二段目r31)の出力b−共に
「L」になり、第1オアゲート翰の出力もrLJになり
、前記時刻t、からt、までの間ステレオ表示が消え、
受信回路はモノラル状態になる。それ故、@別信号が連
続的に低下する場合は。
それに応じて受信状態を変化させる信号を発生させるこ
とbt出来る。
ところで、第1シフトレジスタ(イ)の一段目(至)及
び二段目C11)の出力信号が共に「H」になっている
状態でチャンネル切換を行い、第2方式のAMステレオ
信号の受信を行ったとすると、第2入力端子α口に15
tlzの第2識別信号が印加され、第2判別回路(19
の出力が「H」になる。その時、当然ながら第1及び第
2判別回路a8及び翰の出力はrLJになる。前記第2
識別信号のレベルbX所定値以上であるとすれば、レベ
ル判定回路Qυ及びメモリ@の出力GirH」になり、
第2アンドゲート(財)の出力at rHJ 、第1及
び第3アンドゲート(ハ)及び(ハ)の出力bζrLJ
になる。その状態において、第2分周回路(161から
クロックパルスbt発生すると、第1シフトレジスタ(
ハ)の一段目(至)の出力6”−[LJ、二段目01)
の出力がrHJになり、第2シフトレジスタ@の一段目
(至)の出力が「H」、二段目(ロ)の出力がrLJに
なる。従って、第1及び第2オアゲート(ハ)及び02
の出力が共にrHJになるとともに第3オアゲート(至
)の出力がrLJになる。そして第1オアゲート(至)
のrHJ出力、第2オアゲート07Jの「H」出力及び
第3オアゲート(至)のrLJ出力bt遮断回路■の第
4.第5及び第6アンドゲー) C31、(4G及び(
4υに印加されると、第1.第2及び第3 出力4子(
J 、 G13及C7’(44)+!tヘテr L J
 ニtJ: リ、ステレオ表示が行なわれず、切換回路
が切換わって受信機はモノラル状態になる。
その後、第2分周回路(161から第1乃至第3シフト
レジスタ(1)乃至(至)に印加される次のクロックパ
ルスにより、第1シフトレジスタ(ハ)の一段目(至)
及び二段目0υの出力が共にrLJになり、第2シフト
レジスタ(5)の一段目(至)及び二段目(至)の出力
が共にrHJになるから、第1及び第3オアゲート(ハ
)及び(至)の出力が「L」、第2オアゲー)C3aの
出力btrHJになって、前記第2オアゲート0々のr
HJ出力が遮断回路■の第5アンドゲート(40を通過
し、第2出力端子(43に発生する。従って、前記第2
出力端子(43に得られるrHJ信号により第2方式の
AMステレオの表示及び回路切換b=達成される。
(ト)  発明の効果 以上述べた如く、本発明に依れば、AMステレオ信号中
に含まれる識別信号を自動的に判別出来るので、多方式
のAMステレオ放送を自動的に切換受信出来るAMステ
レオ受信機が得られる。また、本発明に依れば、2段構
成のシフトレジスタを用い、一段目の出力と二段目の出
力との論理和をとる様にしているので、識別信号の瞬断
があっても継続してステレオ受信を行うととb−出来る
更に1本発明に依れば、オアゲートの後段に遮断回路を
配置しているので、前記オアゲートの2つ以上から同時
に出力が発生したときに、誤表示や誤切換を防止出来る
【図面の簡単な説明】
第1図は、本発明の一実施例を示す回路図、第2図は従
来のAMステレオ受信機を示す回路図、及び第3図は本
発明の説明に供する為の波形図である。 主な図番の説明 鱈、 (1!J 、 (21)・・・判別回路、 Qυ
・・・レベル判定回路、(社)・・・メモリ、  @、
@、@・・・シフトレジスタ、器、 C33、cl!1
9・・・オアゲート、 ■・・・遮断回路。

Claims (1)

    【特許請求の範囲】
  1. (1)識別信号を含むAMステレオ信号を受信する為の
    AMステレオ受信機において、前記識別信号の判別を行
    う複数の判別回路と、前記判別回路の出力信号がそれぞ
    れ印加される複数の2段以上で構成されるシフトレジス
    タと、前記それぞれのシフトレジスタの一段目の出力信
    号と二段目の出力信号との論理和をとる複数のオアゲー
    トと、オアゲートの2つ以上に出力信号が発生したとき
    前記出力信号のすべてを遮断する遮断回路とを備えたこ
    とを特徴とするAMステレオ受信機。
JP60133395A 1985-02-12 1985-06-19 Amステレオ受信機 Pending JPS61290828A (ja)

Priority Applications (6)

Application Number Priority Date Filing Date Title
JP60133395A JPS61290828A (ja) 1985-06-19 1985-06-19 Amステレオ受信機
KR1019860000642A KR900005891B1 (ko) 1985-02-12 1986-01-31 Am스테레오 수신기
CA000501507A CA1294003C (en) 1985-02-12 1986-02-10 Am stereo receiver
US06/828,855 US4707856A (en) 1985-02-12 1986-02-12 AM stereo receiver
EP86101769A EP0191472B1 (en) 1985-02-12 1986-02-12 Am stereo receiver
DE8686101769T DE3688338T2 (de) 1985-02-12 1986-02-12 Am-stereo-empfaenger.

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60133395A JPS61290828A (ja) 1985-06-19 1985-06-19 Amステレオ受信機

Publications (1)

Publication Number Publication Date
JPS61290828A true JPS61290828A (ja) 1986-12-20

Family

ID=15103745

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60133395A Pending JPS61290828A (ja) 1985-02-12 1985-06-19 Amステレオ受信機

Country Status (1)

Country Link
JP (1) JPS61290828A (ja)

Similar Documents

Publication Publication Date Title
US4356510A (en) Television sound multiplex signal receiving device
JPS61290828A (ja) Amステレオ受信機
CA1171139A (en) Dual mode tone detector circuit
EP0066624B1 (en) Tone detector circuit
JPH02903B2 (ja)
JPS61289738A (ja) Amステレオ受信機
US4982431A (en) Signal distinction circuit
US4707856A (en) AM stereo receiver
JPS5917589B2 (ja) 多重信号復調装置
JPS6033014B2 (ja) ラジオ放送方式に用いる受信機
JPS6223162Y2 (ja)
JPH0927778A (ja) Fmダイバーシティ受信機
JP2710461B2 (ja) ステレオ/sap検出回路
JPS6223161Y2 (ja)
JPS6149853B2 (ja)
JPS6053990B2 (ja) テレビ音声多重放送受信装置
JPS61107819A (ja) 識別信号混入抽出方法
KR950003463B1 (ko) 교통정보 수신장치 및 수신방법
JP3332607B2 (ja) ビデオテープレコーダ
JPS61184940A (ja) Amステレオ受信機
JP2609913B2 (ja) 信号判別回路
JPS586429B2 (ja) テレビ音声多重放送受信機の切換制御信号検出回路
JPH0533086Y2 (ja)
JPS6159931A (ja) 振幅変調ステレオ放送方式識別装置
JPS60832B2 (ja) 音声多重放送受信機における制御信号弁別装置