JPS61251949A - デ−タ記憶装置 - Google Patents

デ−タ記憶装置

Info

Publication number
JPS61251949A
JPS61251949A JP60093154A JP9315485A JPS61251949A JP S61251949 A JPS61251949 A JP S61251949A JP 60093154 A JP60093154 A JP 60093154A JP 9315485 A JP9315485 A JP 9315485A JP S61251949 A JPS61251949 A JP S61251949A
Authority
JP
Japan
Prior art keywords
data
read
signal line
data storage
write
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP60093154A
Other languages
English (en)
Inventor
Masaki Mizuno
水野 昌樹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp filed Critical NEC Corp
Priority to JP60093154A priority Critical patent/JPS61251949A/ja
Publication of JPS61251949A publication Critical patent/JPS61251949A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明はデータ記憶装置に関し、特にデータの書込み/
読出し制御に関する。
(従来の技術) 従来、この種のデータ記憶装置を備えた情報処理システ
ムのブロック構成を第2図に示す。第2図において、2
1は制御装置、22.25はそれぞれデータ記憶装置で
ある。201は、データ転送に必要とされる複数の信号
線である。第2図に示すデータ記憶装置のブロック構成
図を第3図に示す。第3図において、31はデータ記憶
装置が正であるか副であるかを示すだめのフラグレジス
タ、32はデータの書込み/読出しを制御するためのリ
ードライト制御部、33はデータを記憶するためのデー
タ記憶部である。信号線301上の信号はリードライト
制御部32に接続され、フラグレジスタ31の内容を示
す信号であり、$ 11ならば正、%0#ならば副であ
ることを示す。信号線302上の信号は書込みデータ信
号線であり、上位装置、例えは第2図の制御装置21か
ら出力される。信号線303上の信号は読出しデータ信
号線であシ、例えば第2図の制御部[21に入力さりる
。信号線304上の信号は複数の制御信号であシ、例え
ば第2図の制御装置21に接続され、制御装置21によ
る書込み、/読出しの指示、およびデータ転送の制御に
使用される。信号線305上の信号は書込みデータ信号
線であって、データ記憶部33に入力され、信号線30
6上の信号は読出しデータ信号線でデータ記憶部33よ
り出力される。信号線307上の信号はリードライト制
御部32とデータ記憶部33とを接続し、信号線305
上の信号または信号線306上の信号によるデータの転
送を制御する。
次に、上記動作を詳細に説明する。
いま、フラグレジスタ31が正に設定されている場合(
信号a301上の状態が%1 ’)、信号線304上の
信号による書込み/読出し指示に従って、リードライト
制御部32は書込み時に信号線302上のデータの書込
みデータを信号線・、305に出力し、信号線307上
の制御信号を用いてデータ記憶部33へ記憶させる。読
出し時には、データ記憶部33から信号線306上に送
出された読出しデータ信号を信号線303上に出力する
フラグレジスタ31が副に設定されている場合(信号線
301上の状態が%Ol)には、リードライト制御部3
2は信号a304上のデータによる書込み指示があった
場合、信号線301上の状態が亀INのときと同様の書
込み動作を行い、読出し指示があった場合にはデータ記
憶部53へデータ読出し指示を行わない。
ここで、例えば第2図の制御装置21がデータ記憶装置
22.23に対して書込み指示を行う(データ記憶装置
22は正、データ記憶装置23は副とする)と、データ
記憶装置22.23には同じデータが同時に書込まれ、
読出し指示を行うと記憶装置22からのみ読出しデータ
が出力される。
(発明が解決しようとする問題点) 以上説明したように、従来、この種の装置ではフラグレ
ジスタが副の場合には読出しが行われなかったため、フ
ラグが正のデータ記憶装置が障害を起して、フラグが副
のデータ記憶装置に格納されたデータで出力データを保
証しようとしたときに初めて読出しを行うことになり、
データの信頼性が劣るという欠点があった。
本発明の目的は、データ記憶状態が正であるか、あるい
は副であるかを示すフラグレジスタを備え、このフラグ
レジスタの内容によシデータの書込み/読出しの指示が
行われたときにデータの記憶、および読出しデータの送
出を制御することによシ上記欠点を除去し、高@頓性が
達成できるように構成したデータ記憶装置を提供するこ
とにある。
(問題点を解決するための手段) 本発明によるデータ記憶装置は、データ記憶部と、フラ
グレジスタと、転送制御部と、リードライト制御部とを
具備して構成したものである。
データ記憶部は、データを記憶するためのものであり、
フラグレジスタは正か副かの装置の状態を示すだめのも
のである。
転送制御部は、フラグレジスタが正を示している場合に
入力データをデータ記憶部への書込みデータとするとと
もに、データ記憶部からの読出しデータを出力とし、フ
ラグレジスタが副を示している場合に入力データをデー
タ記憶部への書込みデータとするとともに、データ記憶
部からの読出      )。
py−p□カいいようK flill@t−、B。  
    担゛リードライト制御部は転送制御部、および
データ記憶部に対して書込み、および読出しを制御する
ためのものである。
(実施例) 次に、本発明について図面を参照して説明する。
第1図は、本発明によるデータ記憶装置の一実施例を示
すブロック図である。第1図において、11はデータ記
憶装置が正であるか、あるいは副であるかを示すフラグ
レジスタ、12は転送制御部、13はデータ記憶部、1
41d!J−ドライド制御部である。信号線101上の
信号はフラグレジスタ11の出力であってデータの転送
制御部12へ入力される。この信号力β1〃であるなら
ば正、%01であシならば副であるものとする。信号線
102は書込みデータ信号線であシ、上位装置(例えば
、第2図の制御装置21)から書込みデータが出力され
る。信号線103は、データ記憶部13への書込みデー
タ信号線である。信号線104は、読出しデータ信号線
で上位装置に入力される。信号線105はデータ記憶部
13からの読出しデータ信号線である。信号線106お
よび信号線107はリードライト制御部14から出力さ
れ、データ記憶部13および転送制御部12に対してデ
ータの書込み/読出しの動作を制御する。
信号線10Bは上位装置に接続され、信号線102上お
よび信号線104上のデータ転送を制御する。
次に、第1図を参照して詳細に動作を説明する。
第1図において、フラグレジスタ11が正に設定されて
いる場合には、リードライト制御部14は信号線108
によって与えられる指示に従って制御情報を送出する。
すなわち、リードライト制御部14は転送制御部12お
よびデータ記憶部13に対する書込み/読出しの指示を
それぞれ信号線106,107を介して送出する。
信号線101上の状態が%11ならば、転送制御部12
は書込み/読出しをともに受付け、信号線101上の状
態が%Olであるならば転送制御部12は書込みのみを
受付けるように構成すると、上記の場合には信号線10
1上の状態、6zt 1 #であるため、データの書込
み/読出しは正常に行われる。フラグレジスタ11が副
に設定されている場合には、リードライト制御部14は
上記と同様にして書込み、または読出しを指示し、デー
タ記憶部13は指示された通シに動作を実行し、信号線
106上にデータを出力する。しかし、転送制御部12
は信号線101上の状態は%QIであるため読出し動作
を受付けない。したがって、上位装置へは読出しデータ
は信号線104に出力されない。
(発明の効果) 以上説明したように本発明では、データ記憶部への書込
み/読出しはフラグレジスタに設定された値とは独立し
て実行し、転送制御部ではフラグレジスタに設定された
値に従って読出しデータの上位装置への転送を制御する
ことによシ、フラグが正のデータ記憶装置が異常をきた
し、フラグが副のデータ記憶装置に格納されたデータで
保証する際に保証データの信頼性を向上できるという効
果がある。
【図面の簡単な説明】
第1図は、本発明によるデータ記憶装置の一実施例を示
すブロック図である。 第2図は、情報処理システムの一般的構成を示すブロッ
ク図である。 第8図は、従来技術によるデータ記憶装置の一例を示す
ブロック図である。 11・・・フラグレジスタ 12・・・転送制御部 15.55・・・データ記憶部 14.52・・・リードライト制御部 21・・・制御装置 22.25・・・データ記憶装置 51−・やフラグレジスタ 101〜108.201.301〜307書・・・・・
・信号線

Claims (1)

    【特許請求の範囲】
  1. データを記憶するためのデータ記憶部と、正か副かの状
    態を示すためのフラグレジスタと、前記フラグレジスタ
    が正を示している場合には入力データを前記データ記憶
    部への書込みデータとするとともに、前記データ記憶部
    からの読出しデータを出力データとし、前記フラグレジ
    スタが副を示している場合には入力データを前記データ
    記憶部への書込みデータとするとともに、前記データ記
    憶部からの読出しデータを出力しないように制御するた
    めの転送制御部と、前記転送制御部および前記データ記
    憶部に対して前記書込み、および前記読出しを制御する
    ためのリードライト制御部とを具備して構成したことを
    特徴とするデータ記憶装置。
JP60093154A 1985-04-30 1985-04-30 デ−タ記憶装置 Pending JPS61251949A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60093154A JPS61251949A (ja) 1985-04-30 1985-04-30 デ−タ記憶装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60093154A JPS61251949A (ja) 1985-04-30 1985-04-30 デ−タ記憶装置

Publications (1)

Publication Number Publication Date
JPS61251949A true JPS61251949A (ja) 1986-11-08

Family

ID=14074622

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60093154A Pending JPS61251949A (ja) 1985-04-30 1985-04-30 デ−タ記憶装置

Country Status (1)

Country Link
JP (1) JPS61251949A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02299043A (ja) * 1989-05-12 1990-12-11 Nec Corp 二重書データチェック装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4980936A (ja) * 1972-12-11 1974-08-05
JPS59177796A (ja) * 1983-03-25 1984-10-08 Fuji Electric Co Ltd 記憶装置の二重化制御方式

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS4980936A (ja) * 1972-12-11 1974-08-05
JPS59177796A (ja) * 1983-03-25 1984-10-08 Fuji Electric Co Ltd 記憶装置の二重化制御方式

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02299043A (ja) * 1989-05-12 1990-12-11 Nec Corp 二重書データチェック装置

Similar Documents

Publication Publication Date Title
US4514808A (en) Data transfer system for a data processing system provided with direct memory access units
JPS61251949A (ja) デ−タ記憶装置
JPS62252584A (ja) デイスクユニツト制御装置
JPH022176B2 (ja)
JPS61223964A (ja) デ−タ転送装置
JPS58137024A (ja) 周辺機器制御装置
JP2821176B2 (ja) 情報処理装置
JPH04263333A (ja) メモリ二重化方式
JPS61243548A (ja) デ−タ記憶装置
JPS6121541A (ja) 記憶回路
JPH02260058A (ja) 入出力制御装置
JPS62147557A (ja) メモリ間デ−タ転送方式
JPH0370816B2 (ja)
JPS61127025A (ja) 光デイスク制御装置
JPH0380354A (ja) パラレルインターフェース
JPH0754495B2 (ja) レジスタ読出し回路
JPS5954091A (ja) 電子計算機
JPH05165731A (ja) 二重化記憶装置
JPH04236631A (ja) マルチポート型ランダムアクセスメモリ内蔵情報処理装置
JPS63103330A (ja) アドレススタツク使用ミス検出方式
JPS6037062A (ja) メモリ読出し方法
JPH04107666A (ja) Dma転送方式
JPS6261977B2 (ja)
JPH04359312A (ja) 電子ディスクサブシステム
JPS62262170A (ja) デ−タ転送方式