JPS6123472A - 同期信号分離装置 - Google Patents

同期信号分離装置

Info

Publication number
JPS6123472A
JPS6123472A JP14350584A JP14350584A JPS6123472A JP S6123472 A JPS6123472 A JP S6123472A JP 14350584 A JP14350584 A JP 14350584A JP 14350584 A JP14350584 A JP 14350584A JP S6123472 A JPS6123472 A JP S6123472A
Authority
JP
Japan
Prior art keywords
circuit
synchronization signal
signal
clamp
synchronizing signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP14350584A
Other languages
English (en)
Inventor
Seigo Asada
浅田 精吾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Holdings Corp
Original Assignee
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co Ltd filed Critical Matsushita Electric Industrial Co Ltd
Priority to JP14350584A priority Critical patent/JPS6123472A/ja
Publication of JPS6123472A publication Critical patent/JPS6123472A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/08Separation of synchronising signals from picture signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 27、 本発明は、映像信号記録再生装置(VTR)などに用い
る同期信号分離装置に関するものである。
従来例の構成とその問題点 現在VTRの入力信号には、様々な機器からの信号が入
力される。その結果、入力信号の直流分や交流分が急激
に変化することが多くなった。その結果、同期信号分離
装置が従来のものでは不十分となり、より高性能の同期
信号分離装置の出現が望まれるように々っだ。
映像信号から同期信号を分離するには、従来からダイオ
ードにより入力信号の尖頭値クランプを行ない比較器を
用いて同期信号を分離する方法や、またはその分離した
同期信南を同期式クランプ回路のクランプパルスとして
用いて同期式クランプ回路を動作させ、その回路により
クランプされた信号を比較器に入力して同期信号を分離
する方法などがある。
以下に従来の同期信号分離回路について説明する。
第1図は従来例の回路構成図を示すものであり3t\ 
1は映像信号不労端子、2は尖頭値クランプにより同期
信号を分離する同期信号分離回路である。
3は同期信号分離回路2によって同期分離された同期信
号、4は同期式クランプにより同期信号を分離する同期
信号分離回路、5は同期信号出力端子である。
映像信号が端子1より入力され、同期信号分離回路2,
4に入力される。同期信号分離回路2に入力された映像
信号は内部で尖頭値クランプされ、比較器により同期信
号が分離されて、同期信号3が出力され同期信号分離回
路4へ入力される。同期信号分離回路4に入力された映
像信号は同期信号分離回路4の内部にある同期式クラン
プ回路でクランプされ、比較器により同期分離され、端
子5より同期信号が出力される。このとき同期信号分離
回路4に入力されるクランプパルスとしては、同期信号
分離回路2により分離された同期信号3が用いられる。
ところが、第1図の構成では、同期信号分離回路2が誤
動作した場合、同期信号3が乱れ、その結果、同期信号
分離回路4が誤動作し、同期信号6が乱れる。入力信号
1の直流分や交流分が急激に変化した場合には尖頭値ク
ランプが追従し々いので同期信号分離回路2が誤動作す
るのである。
そこで、第2図に示すような回路構成のものが考えられ
た。
6は映像信号入力端子、7は尖頭値クランプを用いた同
期信号分離回路、8は同期信号分離回路7によって同期
分離された同期信号、9はPLL回路、10はPLL回
路9によって同期信号8と位相ロックされた同期信号、
11は同期式クランプを用いた同期信号分離回路、12
は同期信号分離回路11によって同期分離された同期信
号出力端子である。
端子6より入力された映像信号は同期信号分離回路7,
11に入力される。次に同期信号分離回路7により同期
分離された同期信号8はPLL回路9に入力され、PL
L回路9により同期信号8に位相ロックされた同期信号
10がPLL回路9より出力される。この同期信号1o
を同期信号分57.7・ 離回路11にクランプパルスとして入力する。すると端
子12より同期信号分離回路11により同期分離された
同期信号12が出力される。
この構成では、同期信号分離回路7が誤動作してもPL
’L回路の緩衝効果により同期信号1oは大幅に乱れず
、端子12からは安定な同期信号12が出力される。ま
た、同期信号10を出力信号として用いてもよい。
しかしながら、上記第2図の構成では、電源投入時など
PLL回路がロックしていないときは同期信号分離回路
11が誤動作するという問題点を有していた。
発明の目的 本発明の目的は、電源の立上り時などPLL回路のロッ
クが正常にかかつていないときにも安定した同期分離が
できる同期信号分離装置を提供することである0 発明の構成 本発明は、尖頭値クランプを用いた同期信号分離回路と
、同期式クランプを用いた同期信号分離回路と、PLL
回路と、クランプパルス切換回路とを備えだ同期信号分
離装置であり、クランプパルスとして電源立上げ時など
PLL回路が正常動作していないときには尖頭値クラン
プを用いた同期信号分離回路により分離され色同期信号
を世い、PLL回路が正常動作しているときにはPLL
回路により入力同期信号に位相口・ツクされた同期信号
を用いるようにクランプパルスを切換えて、常に安定し
た同期信号を得ることのできるようにしたものである。
実施例の説明 本発明における実施例を第3図に示す。
図において、13は映像信号入力端子、14は尖頭値ク
ランプを用いた同期信号分離回路、16は位相比較器1
6より出力された位相誤差電圧、2oは■C○、21は
同期信号15に位相口・ツクした同期信号、22は誤差
電圧が設定値と同じかどうかを検出するための比較器、
23はクランプ71、−7 パルス切換用信号、24は同期式クランプを用いた同期
信号分離回路、25は同期信号分離回路24を動作させ
るためのクランプパルス、26はクランプパルス切換回
路、27は同期信号分離回路24により分離された同期
信号の出力端子である。
入力端子13へ映像信号が入力され、同期信号分離回路
14の内部で映像信号は尖頭値クランプされて同期信号
が分離され、同期信号15が出力される。
この同期信号15は位相比較器16とクランプパルス切
換回路26に入力される。位相比較器16では、同期信
号15とVCO20から出力さされ、■C02oへ入力
される0っ1すS16゜17.18.20によりPLL
回路が構成されている。よって、VCO20からの出力
21は入力同期信号15に位相ロックされた同期信号と
々る。
次に比較器22により位相誤差電圧19が比較され、あ
る一定の範囲内ならロックがかかっているとみなし、ク
ランプパルス切換回路26への制御信号23によりクラ
ンプパルス25ij: P L L回Mからの出力21
に等しくなるように切換え、位相誤差電圧19がある一
定範囲からはずれているとロックがかかっていないとみ
なし、同期信号分離回路14からの出力16とクランプ
パルス25が等しくなるように切換える。次に、同期信
号分離回路24はクランプパルス25によって動作シ、
同期信号27を出力する。
以上のように本実施例によれば、電源立上げ時などのよ
うにPLLが正常に動作していないときにも同期信号分
離回路が正常に動作し、いか々るときにも安定な同期信
号分離装置を供給できるものである。
なお、比較器22の後へ時定数回路を設けることによっ
て、ドロップアウトなどによって2〜3□ H信号が抜けた場合には、PLL回路からの同期信号を
出力端子27へ出力するようにするとドロップアウトの
補償もできる。また、クランプパル91、 ス25を直接端子27より出力してもよい。
発明の効果 本発明を用いることにより、入力信号の直流分、交流会
が急激に変化しても、電源を入れたり切ったりしても、
ドロップアウトが発生しても同期信号分離装置が誤動作
することなく常に安定に動作する。
【図面の簡単な説明】
第1図、第2図は従来の同期信号分離装置のプロ2.り
図、第3図は本発明における一実施例を示すブロック図
である。 13・・・・・・映像信号入力端子、14.24・・・
・・・同期信号分離回路、16・・・・・・位相比較器
、17・・・・・低域ろ波器、18・・・・・・誤差増
幅器、2o・・・・・・VCo。 22・・・・・・比較器、27・・・・・・同期信号出
力端子。 代理人の氏名 弁理士 中 尾 敏 男 ほか1名区 
        6 皺         塚

Claims (1)

    【特許請求の範囲】
  1. 映像信号などの同期信号を含む信号から同期信号を分離
    するための、尖頭値クランプ回路を有した第1の同期信
    号分離回路および同期式クランプ回路を有した第2の同
    期信号分離回路と、PLL回路と、クランプパルス切換
    回路とを備え、上記第1または第2の同期信号分離回路
    より同期分離された同期信号を上記PLL回路に入力し
    、そのPLL回路からの位相ロックされた出力信号をク
    ランプ用パルスとして上記クランプパルス切換回路の一
    方の入力に加えもう一方の入力に、上記第1の同期信号
    分離回路によって分離された同期信号をクランプ用パル
    スとして加え、上記PLL回路の誤差電圧を用いて上記
    クランプパルス切換回路を制御することを特徴とする同
    期信号分離装置。
JP14350584A 1984-07-11 1984-07-11 同期信号分離装置 Pending JPS6123472A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14350584A JPS6123472A (ja) 1984-07-11 1984-07-11 同期信号分離装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14350584A JPS6123472A (ja) 1984-07-11 1984-07-11 同期信号分離装置

Publications (1)

Publication Number Publication Date
JPS6123472A true JPS6123472A (ja) 1986-01-31

Family

ID=15340285

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14350584A Pending JPS6123472A (ja) 1984-07-11 1984-07-11 同期信号分離装置

Country Status (1)

Country Link
JP (1) JPS6123472A (ja)

Similar Documents

Publication Publication Date Title
JPS6123472A (ja) 同期信号分離装置
JPS62256521A (ja) 位相比較回路
JPS6110366A (ja) 同期信号分離装置
JPH047911A (ja) 位相同期発振回路
JP2699372B2 (ja) 基準同期信号発生装置
JP3135374B2 (ja) 周波数特性自動調整回路
JPS61140285A (ja) Vtrのサ−ボ回路
JPS62256522A (ja) 位相比較検出回路
JPS6257378A (ja) 自動利得制御装置
JPH03222519A (ja) 位相同期発振器
JPH0241976Y2 (ja)
JP3171980B2 (ja) フェーズロックドループ回路
JPS62208786A (ja) クロツク発生回路
JPH04124990A (ja) 周波数信号処理回路
JPH0123988B2 (ja)
JPS63276921A (ja) Pll回路
JPH0530092A (ja) クロツク同期回路
JPS63155985A (ja) 信号処理回路
JPH01149512A (ja) 自動周波数制御回路
JPH03277076A (ja) 映像信号処理回路
JPH0993599A (ja) サンプリング装置
JPH02215279A (ja) 同期信号分離装置
JPS62295580A (ja) 自動利得制御装置
JPS63190426A (ja) 位相同期回路
JPH0461565A (ja) 正極水平同期信号分離回路