JPH02215279A - 同期信号分離装置 - Google Patents
同期信号分離装置Info
- Publication number
- JPH02215279A JPH02215279A JP1034933A JP3493389A JPH02215279A JP H02215279 A JPH02215279 A JP H02215279A JP 1034933 A JP1034933 A JP 1034933A JP 3493389 A JP3493389 A JP 3493389A JP H02215279 A JPH02215279 A JP H02215279A
- Authority
- JP
- Japan
- Prior art keywords
- circuit
- composite video
- video signal
- reference voltage
- synchronizing signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000002131 composite material Substances 0.000 claims abstract description 19
- 238000000926 separation method Methods 0.000 claims description 13
- 230000001360 synchronised effect Effects 0.000 claims description 2
- 239000003990 capacitor Substances 0.000 abstract description 5
- 230000000052 comparative effect Effects 0.000 abstract 1
- 238000011069 regeneration method Methods 0.000 description 11
- 230000008929 regeneration Effects 0.000 description 10
- 238000006243 chemical reaction Methods 0.000 description 6
- 238000010586 diagram Methods 0.000 description 4
- 238000000034 method Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 1
- 239000013585 weight reducing agent Substances 0.000 description 1
Landscapes
- Synchronizing For Television (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
(産業上の利用分野)
本発明は、入力信号の直流再生基準電圧と、同期信号分
離用比較基準電圧を、1つのバイアス回路に゛より供給
することのできる同期信号分離装置に関するものである
。
離用比較基準電圧を、1つのバイアス回路に゛より供給
することのできる同期信号分離装置に関するものである
。
(従来の技術)
近年、産業用ビデオカメラ、特に監視用カメラに於いて
、複数台のカメラを同時にコントロールする場合など外
部からコントロール信号を入力し、コントロールするい
わゆる外部同期方式が広く用いられてきている。その中
でも複数の映像信号入力による外部同期方式が最も広く
用いられるようになってきており、又、カメラ等機器の
小型、軽量化も要求されている。そのために、小型で高
精度の同期信号分離装置が必要となっている。以下。
、複数台のカメラを同時にコントロールする場合など外
部からコントロール信号を入力し、コントロールするい
わゆる外部同期方式が広く用いられてきている。その中
でも複数の映像信号入力による外部同期方式が最も広く
用いられるようになってきており、又、カメラ等機器の
小型、軽量化も要求されている。そのために、小型で高
精度の同期信号分離装置が必要となっている。以下。
従来の同期信号分離装置について説明する。
第2図は、従来の同期信号分離装置の構成を示すブCツ
ク図であり、図面の左から右に示す番号で4は入力端子
、5は終端抵抗、7はイ・ンピーダンス変換回路、8は
直流再生回路、9は直流再生用バイアス回路、10は比
較用バイアス回路、3は比較回路、6は出力端子である
。
ク図であり、図面の左から右に示す番号で4は入力端子
、5は終端抵抗、7はイ・ンピーダンス変換回路、8は
直流再生回路、9は直流再生用バイアス回路、10は比
較用バイアス回路、3は比較回路、6は出力端子である
。
以下その動作を説明すると、まず入力端子4より複合映
像信号が入力されると、終端抵抗5で終端され、インピ
ーダンス変換回路7でインピーダンス変換された後、直
流再生回路8へ入力される。
像信号が入力されると、終端抵抗5で終端され、インピ
ーダンス変換回路7でインピーダンス変換された後、直
流再生回路8へ入力される。
ここでは、直流再生用バイアス回路9で設定した直流再
生基準電圧に直流再生され、複合映像信号の同期信号の
最低点(−40IRE点)が、この基準電圧に直流再生
される。その後、比較回路3へ入力される。一方、比較
用バイアス回路10で、直流再生された映像信号の最低
点より0〜20IRE高く設定した比較基準電圧は、そ
のまま比較回路3へ入力され、直流再生回路8で直流再
生された前記映像信号の同期信号レベルと比較され、同
期信号のみが分離されて出力端子6より複合同期信号と
して出力される。
生基準電圧に直流再生され、複合映像信号の同期信号の
最低点(−40IRE点)が、この基準電圧に直流再生
される。その後、比較回路3へ入力される。一方、比較
用バイアス回路10で、直流再生された映像信号の最低
点より0〜20IRE高く設定した比較基準電圧は、そ
のまま比較回路3へ入力され、直流再生回路8で直流再
生された前記映像信号の同期信号レベルと比較され、同
期信号のみが分離されて出力端子6より複合同期信号と
して出力される。
(発明が解決しようとする課It)
しかしながら、上記従来の同期信号分離装置では、同期
信号分離のために、バイアス回路が2つ必要であり、機
器の小型、軽量化の妨げの問題点となっていた。
信号分離のために、バイアス回路が2つ必要であり、機
器の小型、軽量化の妨げの問題点となっていた。
本発明は、上記従来の問題点を解決するもので、1つの
バイアス回路で直流再生基準電圧と比較基$11圧を供
給し、複合映像信号から複合同期信号を分離する同期信
号分離装置を提供することを目的とするものである。
バイアス回路で直流再生基準電圧と比較基$11圧を供
給し、複合映像信号から複合同期信号を分離する同期信
号分離装置を提供することを目的とするものである。
(課題を解決するための手段)
本発明の同期信号分離装置は、前述の目的を達成するた
め、ダイオードを用いた直流再生回路と。
め、ダイオードを用いた直流再生回路と。
接合型FETトランジスタと抵抗によるインピーダンス
変換回路を用いることにより、1つのバイアス回路で同
期分離を可能にしている。
変換回路を用いることにより、1つのバイアス回路で同
期分離を可能にしている。
(作 用)
本発明は上記構成により、1つのバイアス回路で、直流
再生、比較動作ができ、複合同期信号を分離することが
可能となり、ビデオカメラの外部同期回路等に用いて非
常に有効である。
再生、比較動作ができ、複合同期信号を分離することが
可能となり、ビデオカメラの外部同期回路等に用いて非
常に有効である。
(実施例)
以下、本発明の一実施例について、図面を参照しながら
説明する。第1図は本発明の一実施例における同期信号
分離装置の構成を示すブロック図である。第1図におい
て1は直流再生回路で、コンデンサ101.ダイオード
102.接合型FETトランジスタ103及び抵抗10
4でなる。2はバイアス回路で抵抗201.202及び
コンデンサ203でなる。これは1つのバイアス回路2
で直流再生用バイアスと比較用バイアスを兼用し、夫々
前記直流再生回路1と比較回路3に接続構成したもので
ある。その他の数字記号で第2図と同一のものは同じ機
能素子である。
説明する。第1図は本発明の一実施例における同期信号
分離装置の構成を示すブロック図である。第1図におい
て1は直流再生回路で、コンデンサ101.ダイオード
102.接合型FETトランジスタ103及び抵抗10
4でなる。2はバイアス回路で抵抗201.202及び
コンデンサ203でなる。これは1つのバイアス回路2
で直流再生用バイアスと比較用バイアスを兼用し、夫々
前記直流再生回路1と比較回路3に接続構成したもので
ある。その他の数字記号で第2図と同一のものは同じ機
能素子である。
以下その動作を説明する。
まず、入力端子4に複合映像信号が入力されると、終端
抵抗5で終端され、インピーダンス変換回路7を経て直
流再生回路1へ伝達される。直流再生回路1では、コン
デンサ101.ダイオード102により、バイアス回路
2より得られるバイアスに複合映像信号の最低電位、す
なわち同期信号の最低レベル(−40IRE点)が直流
再生される。この時、同期信号の最低レベルは、バイア
ス回路2で得られる直流再生基準電圧より、ダイオード
102の順方向電圧降下分低い電圧に直流再生される。
抵抗5で終端され、インピーダンス変換回路7を経て直
流再生回路1へ伝達される。直流再生回路1では、コン
デンサ101.ダイオード102により、バイアス回路
2より得られるバイアスに複合映像信号の最低電位、す
なわち同期信号の最低レベル(−40IRE点)が直流
再生される。この時、同期信号の最低レベルは、バイア
ス回路2で得られる直流再生基準電圧より、ダイオード
102の順方向電圧降下分低い電圧に直流再生される。
この直流再生された複合映像信号を接合型FETトラン
ジスタ103と抵抗104で構成されたインピーダンス
変換回路でインピーダンス変換する。この接合型FET
トランジスタ103のソースSに出力される信号は、ゲ
ートGに加わる電圧よりもゲート−ソース間電圧(vo
)だけ高くなる。ゲート−ソース間電圧(vo)をソー
ス抵抗104の抵抗値により、ダイオード102の順方
向電圧より複合映像信号のO〜20IRE低い電圧に設
定している。
ジスタ103と抵抗104で構成されたインピーダンス
変換回路でインピーダンス変換する。この接合型FET
トランジスタ103のソースSに出力される信号は、ゲ
ートGに加わる電圧よりもゲート−ソース間電圧(vo
)だけ高くなる。ゲート−ソース間電圧(vo)をソー
ス抵抗104の抵抗値により、ダイオード102の順方
向電圧より複合映像信号のO〜20IRE低い電圧に設
定している。
このようにして得られる直流再生された複合映像信号と
、バイアス回路2で得られた直流再生基準電圧を比較回
路3に入力することで複合映像信号の同期信号のみが分
離されて出力端子6より得られる。
、バイアス回路2で得られた直流再生基準電圧を比較回
路3に入力することで複合映像信号の同期信号のみが分
離されて出力端子6より得られる。
(発明の効果)
以上説明したように、本発明は直流再生回路にダイオー
ドと接合型FETトランジスタを組み合わせることによ
り、1つのバイアス回路で直流再生基準電圧と比較基準
電圧の両方を供給することの可能な同期信号分離装置を
実現するものである。
ドと接合型FETトランジスタを組み合わせることによ
り、1つのバイアス回路で直流再生基準電圧と比較基準
電圧の両方を供給することの可能な同期信号分離装置を
実現するものである。
第1図は本発明の一実施例における同期信号分離装置の
ブロック図、第2図は従来の同期信号分離装置のブロッ
ク図である。 1 ・・・直流再生回路、 2・・・バイアス回路、
3・・・比較回路、4・・・入力端子、5・・・終端抵
抗、 6・・・出力端子、 7・・・インピーダンス変
換回路、101.203コンデンサ、 ダイオード、 FETトランジスタ、 104゜ 201゜ 抵抗。
ブロック図、第2図は従来の同期信号分離装置のブロッ
ク図である。 1 ・・・直流再生回路、 2・・・バイアス回路、
3・・・比較回路、4・・・入力端子、5・・・終端抵
抗、 6・・・出力端子、 7・・・インピーダンス変
換回路、101.203コンデンサ、 ダイオード、 FETトランジスタ、 104゜ 201゜ 抵抗。
Claims (1)
- 複合映像信号を直流再生するための直流再生基準電圧と
、直流再生された複合映像信号の同期信号とをレベル比
較し、同期信号を分離するための比較基準電圧を、1つ
のバイアス回路により供給することを特徴とする同期信
号分離装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1034933A JPH02215279A (ja) | 1989-02-16 | 1989-02-16 | 同期信号分離装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1034933A JPH02215279A (ja) | 1989-02-16 | 1989-02-16 | 同期信号分離装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPH02215279A true JPH02215279A (ja) | 1990-08-28 |
Family
ID=12427993
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1034933A Pending JPH02215279A (ja) | 1989-02-16 | 1989-02-16 | 同期信号分離装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPH02215279A (ja) |
-
1989
- 1989-02-16 JP JP1034933A patent/JPH02215279A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5633637A (en) | Digital-to-analog converter circuit | |
KR920004347B1 (ko) | 아나로그/디지탈변환회로 | |
US5528241A (en) | Digital-to-analog converter | |
JPH02215279A (ja) | 同期信号分離装置 | |
KR890001379A (ko) | 비디오 신호 처리 방법 및 이를 위한 변환기 | |
JP2501952B2 (ja) | テレビジョン受像機の画面停止回路 | |
US5497201A (en) | Sync chip clamping/sync separator circuit | |
JPS6110366A (ja) | 同期信号分離装置 | |
US4975774A (en) | Art processor in a picture-in-picture system | |
JPH039418Y2 (ja) | ||
JPS6032481A (ja) | 映像信号を使用した焦点信号発生装置 | |
KR0136008B1 (ko) | 합성동기신호의 처리가 가능한 분리동기신호 처리장치 | |
KR930004525Y1 (ko) | 칼러신호 분리회로 | |
KR970006271Y1 (ko) | Vcr에서의 자막신호 안정화 회로 | |
JP2517862Y2 (ja) | クランプ回路 | |
JP3019313B2 (ja) | 同期信号自動切換装置 | |
JPH0372784A (ja) | 同期信号分離回路 | |
JPS60245383A (ja) | デ−タ信号の分離回路 | |
JPH03262383A (ja) | 同期分離回路 | |
JPH0219084A (ja) | 記録再生装置 | |
JP2573644B2 (ja) | 映像信号切換装置 | |
JPS59132284A (ja) | クランプ回路を用いたビデオ信号処理回路 | |
JPS5860881A (ja) | テレビジヨンカメラにおける映像信号処理回路 | |
JPH01162078A (ja) | Vtr装置の同期回路 | |
JPH0123988B2 (ja) |