JPS61205096A - 時分割交換方式 - Google Patents

時分割交換方式

Info

Publication number
JPS61205096A
JPS61205096A JP60046165A JP4616585A JPS61205096A JP S61205096 A JPS61205096 A JP S61205096A JP 60046165 A JP60046165 A JP 60046165A JP 4616585 A JP4616585 A JP 4616585A JP S61205096 A JPS61205096 A JP S61205096A
Authority
JP
Japan
Prior art keywords
channel
memory
control
frame
information
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60046165A
Other languages
English (en)
Other versions
JPH047879B2 (ja
Inventor
Shigefusa Suzuki
茂房 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP60046165A priority Critical patent/JPS61205096A/ja
Priority to DE19863690103 priority patent/DE3690103T1/de
Priority to PCT/JP1986/000114 priority patent/WO1986005349A1/ja
Priority to DE3690103A priority patent/DE3690103C2/de
Priority to US06/939,770 priority patent/US4759012A/en
Publication of JPS61205096A publication Critical patent/JPS61205096A/ja
Publication of JPH047879B2 publication Critical patent/JPH047879B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/08Time only switching

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Radio Relay Systems (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔産業上の利用分野〕 本発明は1時分割多重伝送路上の使用チャネル状況を常
時監視し、必要に応じてフレーム構成を変更して交換機
へ送出する時分割交換方式に係り。
詳しくは、少ないハード量、交換機内の遅延を少なくで
きる時分割交換方式に関する。
〔従来の技術〕
従来の時分割交換方式を第4図乃至第6図により説明す
る。
第4図は衛星交換に適用した説明図であって。
1、.1.は地上局、2はチャネル割り当て制御局、3
はスイッチ制御局、4は受信機、5はチャネル変換回路
、6..6□は時間スイッチ、7はカウンタ、8はスイ
ッチ#御回路、9は送信機である。
第4図に示した如き衛星交換方式における従来の時分割
交換方式は次に述べるような方式で運用されていた。
地上局l、の発呼情報は、地上共通線を介して、チャネ
ル割り当て制御局2とスイッチ制御局3に送られる。チ
ャネル割り当て制御局2は、J!呼情報を受信すると、
地上局1□と衛星S間のアップリンク(U)とダウンリ
ンク(D)の空きチャネルを捕捉し、その情報を地上局
11と地上局1□には地上共通線で、また、衛星S上の
チャネル変換回路5には、衛星回線を介して送られる。
一方。
スイッチ制御局3は、上記アップリンク(U)とダウン
リンク(D)の空きチャネル相互を接続(すなわち交換
)するための1時間スイッチ制御情報をスイッチ制御回
路8に送る。地上局11は、アップリンク(U)で割り
当てられたチャネルを使用して1通信情報を衛星Sへ送
る。
第5図にアップリンク(U)のフレーム構成を示す。各
地上局から発射される通信情報は、複数チャネルを1ま
とめにし、その先頭に衛星上で各地上局から送られてく
る通信情報を同期制御を行うプリアンプル(P)が付加
されて(以後バースト情報と呼ぶ)、衛星5に送られる
。一般的にこのプリアンプルのビットに対して通信情報
のビットを大きくとり、回線効率を高くするようにフレ
ーム長を長くとっている。
比較的チャネル使用率が低い場合、すなわち全体のトラ
ヒック量が小さい場合には、最初に割り当てたバースト
割り付けの状態で通信がなされる(T、時点)。しかし
、トラヒックが混んでくると、T1時点で使用されてい
ないチャネル、例えば、地上局anから送出されるバー
スト内のチャネルを他の地上局に割り当てるため、アッ
プリンク(U)におけるバースト割り付けを変更する必
要がでてくる。例えば、地上局an−,で新たに呼が発
生した場合には、T1時点の3チャネル多重形式のバー
スト構成を12時点の4チャネル多重形式に変更すると
同時に、地上局anで使用されていない4つのチャネル
を他の地上局で使用できるように、2チャネル多重形式
のバースト構成に変更する。
このように、複数チャネルを1バースト化して送るよう
なフレーム構成をとる場合には、逐次。
チャネルの使用状態を監視し、必要に応じてバースト構
成の変更を行わないと、回線使用効率が低下する。
一方、従来の時分割交換方式では、呼が発生してから切
断するまでは、スイッチは常時固定的に接続されている
。すなわち、第4@において、衛星上のカランタフの制
御により、通信情報は時間スイッチ6にシーケンシャル
に書き込まれ、スイッチ制御回路8でランダムに読み出
され、スイッチ制御回路8内の制御情報は呼の発生から
切断されるまで変化しない。したがフて、アップリンク
のバースト構成が変化すると、時間スイッチ6が固定的
に接続されているので、その前段にチャネル変換回路5
を置き、アップリンクの使用チャネルが可変となっても
、時間スイッチ6に入力するチャネル番号が変化しない
ような機能を、チャネル変換回路5でもっていた。
上記機能を実現するためには、第6図に示すように、各
ハイウェイ毎に1フレ一ム分の情報を蓄積するチャネル
変換メモリ15..152、メモリ切替制御部16.メ
モリ読み出し制御部17.。
17□およびカウンタ18を置く構成をとればよい。こ
5で、チャネル変換メモリを2面もたせる理由は、アッ
プリンクのバースト構成が変更したとしても、通信情報
を上書きしないように制御するためである。また、メモ
リ読み出し制御部を2面もたせる理由は、変更時点で通
信情報の瞬断がないように制御するためである。
〔発明が解決しようとする問題点3 以上のような構成を従来の時分割交換方式がとっていた
ので、各ハイウェイに対して、チャネル変換回路で2フ
レーム、時間スイッチで1フレ一ム分のメモリを必要と
し、ハード量が大きくなり。
また、チャネル割り当て制御局とスイッチ制御局とが分
離されていたので、制御の複雑化を招く欠点があった。
したがって1本発明は伝送路のチャネル使用状況に応じ
て、バースト構成を変更して通信情報を送る方式をとっ
た場合、交換機のハード量削減と、交換機内部遅延の短
縮化制御の簡易化を図ることを目的とするもめである。
〔問題点を解決するための手段〕
本発明は1時分側条重伝送路上の使用チャネル状態を常
時監視し、その状態に応じて、使用チャネルを変更する
時分割交換方式において、時分割多重伝送路上の通信情
報を蓄積する一面構成の時間スイッチと、交換機の入力
側と出力側の時分割多重伝送路上のチャネル変換制御情
報を蓄積する二面構成のアドレス制御メモリと、時間ス
イッチを制御する二面構成のチャネル変換メモリとを備
える構成とする。
〔作 用〕
上記構成例において、時分割多重伝送路上の使用チャネ
ルを変更しない時には、片面のアドレス制御メモリの制
御アドレスをチャネル変換メモリに与え、一方、二面構
成のチャネル変換メモリのうち、−面で該時間スイッチ
を制御し、もう一方で、次フレームのスイッチ制御情報
を設定する制御が毎フレーム入れかわり1時間スイッチ
を制御するチャネル変換メモリにより時間スイッチから
通信情報を読み出した後、同一アドレスに次フレームの
通信情報を書き込む制御をチャネル毎に行い、またチャ
ネル変換メモリから読み出したスイッチ制御情報を1次
フレームのスイッチ制御情報を作成しているチャネル変
換メモリに送り、アドレス制御メモリで作成されたチャ
ネル変換メモリのアドレスに設定する。また、時分割多
重伝送路上の使用チャネルを変更する際には、もう−面
のアドレス制御メモリに設定し、使用チャネル変更時点
に、それ以前にチャネル変換メモリを制御していたアド
レス制御メモリと切り替え、引き続いて交換動作を行う
〔実施例〕
以下、本発明の一実施例について第1図乃至第3図によ
り説明する。
第1図は本発明の時分割多重方式を衛星交換に適用した
例である。第1図において、’IO,,102はアドレ
ス制御メモリ0とアドレス制御メモリ1を、11..1
12はチャネル変換メモリ0とチャネル変換メモリ1を
、12は地上制御局を。
19はセレクタを示す。他の構成は第4図と同様である
。即ち、従来との相違は1時間スイッチ6を一面構成、
チャネル変換メモリを11.と112の二面構成、また
、フレーム構成の変更(バースト変更)情報を蓄積する
アドレス制御メモリを101と102の二面構成とし、
従来方式で必要としたチャネル変換回路5を取り除き、
その機能を一面の時間スイッチ6で実現するところにあ
る。
地上局1.の発呼情報が地上共通線を介して地上制御局
12へ送られる。地上制御局12は、アップリンク(U
)とダウンリンク(D)の空きチャネルを捕捉し、該チ
ャネル情報を衛星Sへ送り、アドレス制御メモリ101
に設定する。フレーム構成(バースト構成)を変更する
場合には、変更情報を地上制御局12で作成し、衛星S
上のアドレス制御メモリ10□に書き込む。たゾし、次
にまたフレーム構成を変更する時には、アドレス制御メ
モリ10.に書き込む。この動作は順番に行われる。
時間スイッチ6の書き込み/読み出し制御は、チャネル
変換メモリ11.とチャネル変換メモリ112で毎フレ
ーム交互に行われる。例えば、チャネル変換メモリ11
.が時間スイッチ6の書き込み/読み出し制御を行って
いる間、チャネル変換メモリ112に次フレームの時間
スイッチ制御情報を設定する。この制御は、アドレス制
御メモリ10.の制御情報とチャネル変換メモリ11゜
の読み出しアドレス情報によりなされる。
第2図は時間スイッチ6の周辺の構成図である。
アップリンク(U)のフレーム構成を12m5フレーム
、768チャネル多重(64Kb/s換算)。
768bit/チャネル、  50Mb/sハイウェイ
と仮定すると、バースト情報は受信機4でベースバンド
信号に復調された後、同期用制御情報(プリアンプル)
が除去され、連続信号に変換後、1ハイウェイ当り76
8bit並列に展開され、多重回路20.〜20.に入
力される。そして、各ハイウェイの情報を超多重して時
間スイッチ6で、チャネル単位の交換がなされる0時間
スイッチ6で交換された情報は、分離回路21.〜21
8でハイウェイ毎に分離され送信機9を介して地上局1
2へ送られる。
第3図は本時分割交換方式の動作原理を説明するための
図である。こ\で、第2図の多重回路20、〜20,1
で超多重したチャネル数を4チャネルと仮定する。また
、時間スイッチ6の入力ハイウェイにおいて、フレーム
(A)の第1チャネルから第4チャネルの通信情報を■
〜■とする。通信情報のは時間スイッチ6で第4チャネ
ル(フレーム(A′)に交換、同様に通信情報■、■、
■は、第1.第2.第3チャネルに交換されるものと仮
定する。
制御情報は、アドレス制御メモリ10.に設定される。
この設定方法は以下のように行われる。
アドレス制御メモリ10.のアドレス1にチャネル変換
メモリ11□のアドレス″4′″を、同様にアドレス制
御メモリ10.のアドレス2.3.4にチャネル変換メ
モリ11□のアドレス“I” R2II。
113 IIを書き込む、アドレス制御メモリ10..
102は1通信情報■〜■を時間スイッチ6に書き込む
のと同期して、アドレス1〜4をシーケンシャルに読み
出し、チャネル変換メモリ11..11□の制御アドレ
スを出力する。
時間スイッチ6には、フレーム(A)の通信情報■〜■
がシーケンシャルに書き込まれる。すなわち1時間スイ
ッチ6のアドレス1に通信情報■が、同様にアドレス2
〜4に通信情報■〜■が書き込まれる。これと並行して
、アドレス制御メモリ10.のアドレス1からアドレス
4の制御情報(チャネル変換メモリ11□のアドレス制
御情報)。
すなわちアドレス114 Z 1111Z 112′y
、 +1311が出力され、チャネル変換メモリ11□
へ供給される。
このとき、チャネル変換メモリ11□に書き込まれる時
間スイッチ6の制御情報は、カウンタ142の出力情報
である(たゾし、初期設定値時のみ)。
従って、チャネル変換メモリ11□のアドレス1〜4に
時間スイッチ6の読み出しアドレス″2″′。
” 3 ” 、 II 4” 11111が書き込ま九
る。これにより、フレーム(A)の通信情報■、■、■
、■はフレーム(A′)として■、■、■、■に交換さ
れることになる。
次フレーム、すなわち第3図におけるフレーム(B)で
、アップリンク(U)のフレーム構成の変更を行う場合
、まえもって変更情報をアドレス制御メモリ10.Iに
設定する。この設定後、フレーム(B)の通信情報が時
間スイッチ6に書き込まれる時点で、それまでチャネル
変換メモリ112の制御アドレスを出力していたアドレ
ス制御メモリ101からアドレス制御部メモリ102へ
制御が切り替わる。どのフレームからチャネル割り当て
を変更するかという情報は、例えば各フレームの先頭に
制御チャネルを設け、その情報にもとづいてフレーム変
更タイミングをとる。アップリンクのフレーム構成の変
更情報は、″通信情報■の第1チャネル、同様に通信情
報■、■、■を第2、第3、第4チャネルを使用すると
いう″という制御情報である(ダウンリンクのフレーム
構成は変化しないものと仮定する)。
フレーム(A)の第4チャネル目の通信情報■が時間ス
イッチ6のアドレス4に書き込まれると、次にチャネル
変換メモリ112のアドレスlの制御情報″2”が時間
スイッチ6に供給され5時間スイッチ6のアドレス2の
通信情報が、読み出される(リードサイクル)(18時
点)0次に同一制御情報″′2″にフレーム(B)の第
1チャネル目の通信情報1141gが時間スイッチ6の
アドレス2に書き込まれる(ライトサイクル)。このリ
ード/ライトサイクルの間に、チャネル変換メモリ11
゜にフレーム(B)の第1チャネル目の制御情報を設定
する。即ち、チャネル変換メモリ11□の出力情報“°
2′をチャネル変換メモリ11.に書き込む、チャネル
変換メモリ11.にスイッチ制御アドレス′″2”を設
定するのであるが、その場所は。
アドレス制御メモリ102のアドレス1に書き込まれた
チャネル変換メモリ11.のアドレスR311である。
同様に、チャネル変換メモリ11□のアドレス゛lVp
、I12” II 41″に時間スイッチ6のアドレス
゛1′″ 、、 4.、 、113 j#が設定される
以上のように、時間スイッチ6では、1チャネルの通信
情報を読み出した後に、同一のアドレスに次フレームの
通信情報を書き込むので、フレーム構成が変更したとし
ても、従来方式のようなチャネル変換回路5を必要とし
ない、従来方式では、チャネル変換回路で2フレ一ム分
のバッファまた時間スイッチ6で1フレ一ム分のバッフ
ァを必要とするが1本発明による構成では、1ハイウエ
イ当りに1フレ一ム分のバッファでよいので、従来方式
に比較して】/3のメモリ量で実現できる利点をもつ。
また、遅延時間も同様に低減できる。
さらに、衛星通信に適用する場合、フレーム構成を12
msフレーム、ハイウェイビットフレームを50Mb/
s、768チャネル/ハイウエイ。
特開スイッチ6の収容ハイウェイ数を16と仮定すると
1通信情報を蓄積する時間スイッチ6の所要LSIは7
2(たゾしLSIは128 Kbi七のランダムアクセ
スメモリを前提)に対し、アドレス制御メモリ4LSI
、チャネル変換メモリ4LSIで、合計で8LSI程度
で実現でき、ハード量の増加がほとんど無い利点をもつ
。従来方式では1時間スイッチ6の前段にチャネル変換
回路5を用意し、ここでチャネル割り当ての再整理を行
っていた。チャネル変換回路5は1時間スイッチ6と同
一容量のメモリを二面構成で実現していたので、LSI
数として、72X2=144LSI必要としていた。従
って、本発明による方式では、従来方式に比較して数十
分の一1全体として1/3程度のハード量で実現できる
〔発明の効果〕
以上説明したように、チャネルの使用状態を常時監視し
、その状態に応じて使用チャネルを変更して交換機へ送
る時分割交換方式において1時間スイッチに1フレーム
の通信情報を一旦書き込んだ後、ランダムに通信情報を
読み出し、その時。
同一の読み出しアドレスに次フレームの通信情報を書き
込む制御をチャネル毎に行う構成をとるので、従来方式
のようなチャネル変換回路を必要とせず、ハード量が1
/3に低減できると同時に。
遅延時間の短縮を図ることのできる利点をもつ。
【図面の簡単な説明】
第1図は本発明の時分割交換方式を衛星交換に適用した
場合の全体構成図、第2図は第1図における時間スイッ
チの構成図、第3図は本発明の時分割交換方式の動作原
理図、第4図は従来の時分割交換方式を衛星交換に適用
した図、第5図はアップリンク(U)のフレーム構成図
、第6図はチャネル変換回路のブロック図である。 1、.12・・・地上局、 2・・・チャネル割り当て
制御局、 3・・・スイッチ制御局、 4・・・受信機
、5・・・チャネル変換回路、 6・・・時間スイッチ
。 7・・・カウンタ、  8・・・スイッチ制御回路。 9・・・送信機、   10..10?・・・アドレス
制御メモリ、   11..112・・・チャネル変換
メモリ、  12・・・地上制御局、  131,13
2゜13、.13..13..13..137・・・セ
レクタ、  14..14.・・・カウンタ。 15、.15□・・・チャネル変換メモリ、16・・・
メモリ切替制御部、17..17.・・・メモリ読み出
し制御部、  18・・・カウンタ。 19・・・セレクタ、 20.〜208・・・多重回路
、21、〜218・・・分離回路、 22・・・制御回
路。

Claims (1)

    【特許請求の範囲】
  1. (1)時分割多重伝送路上の使用チャネル状態を常時監
    視し、その状態に応じて、使用チャネルを変更する時分
    割交換方式において、時分割多重伝送路上の通信情報を
    蓄積する一面構成の時間スイッチと、交換機の入力側と
    出力側の時分割多重伝送路上のチャネル変換制御情報を
    蓄積する二面構成のアドレス制御メモリと、前記時間ス
    イッチを制御する二面構成のチャネル変換メモリとを備
    え、時間スイッチからランダムに通信情報を読み出した
    後、同一アドレスに次フレームの1チャネルの通信情報
    を書き込む制御を1チャネル毎に行うことを特徴とする
    時分割交換方式。
JP60046165A 1985-03-08 1985-03-08 時分割交換方式 Granted JPS61205096A (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP60046165A JPS61205096A (ja) 1985-03-08 1985-03-08 時分割交換方式
DE19863690103 DE3690103T1 (ja) 1985-03-08 1986-03-06
PCT/JP1986/000114 WO1986005349A1 (en) 1985-03-08 1986-03-06 Time sharing switching system
DE3690103A DE3690103C2 (de) 1985-03-08 1986-03-06 Zeitteilungsschalteinrichtung
US06/939,770 US4759012A (en) 1985-03-08 1986-03-06 Time division switching system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60046165A JPS61205096A (ja) 1985-03-08 1985-03-08 時分割交換方式

Publications (2)

Publication Number Publication Date
JPS61205096A true JPS61205096A (ja) 1986-09-11
JPH047879B2 JPH047879B2 (ja) 1992-02-13

Family

ID=12739398

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60046165A Granted JPS61205096A (ja) 1985-03-08 1985-03-08 時分割交換方式

Country Status (4)

Country Link
US (1) US4759012A (ja)
JP (1) JPS61205096A (ja)
DE (2) DE3690103C2 (ja)
WO (1) WO1986005349A1 (ja)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0779514B2 (ja) * 1986-01-24 1995-08-23 日本電気株式会社 時分割時間スイツチ制御方式
FR2623953B1 (fr) * 1987-11-27 1992-11-20 Cit Alcatel Unite de gestion pour element de commutation de donnees transmises par multiplexage temporel asynchrone
FR2623954B1 (fr) * 1987-11-27 1993-11-19 Alcatel Cit Element de commutation de donnees transmises par multiplexage temporel asynchrone
US4916692A (en) * 1988-03-14 1990-04-10 Racal Data Communications Inc. TDM bus controller
SE464003B (sv) * 1989-06-26 1991-02-18 Ellemtel Utvecklings Ab Foerfarande att i en digital tidsvaeljare mellan abonnenter genomkoppla bredbandsfoerbindeler samt en anordning foer att genomfoera foerfarandet
JP3197607B2 (ja) * 1992-05-13 2001-08-13 富士通株式会社 時間スイッチ装置
JPH0767154A (ja) * 1993-08-25 1995-03-10 Fujitsu Ltd タイムスイッチのアドレス変換装置
SE513950C2 (sv) * 1998-02-12 2000-12-04 Ericsson Telefon Ab L M Förfarande och anordning i ett mobiltelekommunikationsnät för att åstadkomma en flerkanalsföbindelse
US6570887B2 (en) * 1999-01-22 2003-05-27 Intel Corporation Method and apparatus employing associative memories to implement message passing
US6597690B1 (en) 1999-01-22 2003-07-22 Intel Corporation Method and apparatus employing associative memories to implement limited switching
JP3455474B2 (ja) * 1999-08-27 2003-10-14 株式会社沖コムテック ディジタル交換装置およびその装置のデータ交換方法
US20020176410A1 (en) * 2001-05-16 2002-11-28 Macadam Dave Time-slot interchange switches having automatic frame alignment measurement and programming capability
US7257115B2 (en) 2002-07-25 2007-08-14 Integrated Device Technology, Inc. Data memory address generation for time-slot interchange switches
US7266128B1 (en) 2002-12-06 2007-09-04 Integrated Device Technology, Inc. Time-slot interchange switches having efficient block programming and on-chip bypass capabilities and methods of operating same

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5773144U (ja) * 1980-10-23 1982-05-06
JPS5776973A (en) * 1980-10-29 1982-05-14 Matsushita Electric Ind Co Ltd Tranfer machine
JPS57115371A (en) * 1981-01-09 1982-07-17 Osaka Shiiring Insatsu Kk Printer for hand labeler
JPS60102937U (ja) * 1983-12-20 1985-07-13 三菱電機株式会社 バ−コ−ドラベル発行装置

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3967070A (en) * 1975-08-21 1976-06-29 Gte Automatic Electric Laboratories Incorporated Memory operation for 3-way communications
DE3045606C2 (de) * 1980-12-03 1984-04-05 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung für Zeitmultiplex-Fernmeldevermittlungsanlagen für Mehrkanalverbindungen
DE3122230A1 (de) * 1981-06-04 1982-12-23 Siemens AG, 1000 Berlin und 8000 München Schaltungsanordnung fuer zeitmultiplex-fernmeldevermittlungsanlagen, insbesondere pcm-fernsprechvermittlungsanlagen, mit zeitmultiplexleitungen, deren zeitkanaele teils fuer nachrichtenverbindungen und teils zur uebertragung von signalisierungsinformationen dienen
CA1171946A (en) * 1981-09-11 1984-07-31 Mitel Corporation Time division switching matrix
US4470139A (en) * 1981-12-28 1984-09-04 Northern Telecom Limited Switching network for use in a time division multiplex system
JPS59171093A (ja) * 1983-03-18 1984-09-27 Fujitsu Ltd 記憶回路の記憶デ−タ変更方式
ES2069871T3 (es) * 1991-03-15 1995-05-16 Conti Florentia Srl Dispositivo de seleccion de las agujas de una maquina de tricotar circular, en especial para medias.

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5773144U (ja) * 1980-10-23 1982-05-06
JPS5776973A (en) * 1980-10-29 1982-05-14 Matsushita Electric Ind Co Ltd Tranfer machine
JPS57115371A (en) * 1981-01-09 1982-07-17 Osaka Shiiring Insatsu Kk Printer for hand labeler
JPS60102937U (ja) * 1983-12-20 1985-07-13 三菱電機株式会社 バ−コ−ドラベル発行装置

Also Published As

Publication number Publication date
JPH047879B2 (ja) 1992-02-13
DE3690103C2 (de) 1994-01-27
WO1986005349A1 (en) 1986-09-12
US4759012A (en) 1988-07-19
DE3690103T1 (ja) 1987-04-02

Similar Documents

Publication Publication Date Title
US4382294A (en) Telephone switching control arrangement
JP3212169B2 (ja) 無線通信システム及び基地局
EP0229365A1 (en) Method and apparatus for establishing a wideband communication facility through a communications network having narrow bandwidth channels
JPS61205096A (ja) 時分割交換方式
US4460994A (en) Loop communication system
JPS61501543A (ja) 広帯域ディジタル伝送方法および装置
JPH0851440A (ja) 情報セル流を代替経路に障害なく迂回する方法及び装置
US5467344A (en) Packet data transmission with asynchronous bandwidth switching
US4680752A (en) Time switch in a time division switching network
US4546470A (en) Communications systems
US3602647A (en) Control signal transmission in time division multiplex system communications
JPS592218B2 (ja) 時分割多重通信網におけるデジタル信号の伝送制御装置
US5768265A (en) Duplex signal multiplexing system
US5982765A (en) Time division multiple access radio data communication method
JP2632399B2 (ja) 通信中チヤネル切り替え方式
JPS63269698A (ja) 時分割交換方式
JP2560737B2 (ja) 無瞬断切替制御方式
JPS6113843A (ja) ハイブリツド交換方式
JPS63287294A (ja) 回線・パケット複合スイッチ方式
JPH06169484A (ja) 無瞬断チャネル切り替え方式
JP3679214B2 (ja) 冗長構成システムにおける伝搬位相差吸収方法及び装置
CN86108234A (zh) 电信转换系统或诸如此类系统的操作方法
JPS5834634A (ja) 時分割多方向多重通信システムにおけるサ−ビスチヤンネル伝送方式
JPH04178036A (ja) 時分割多重通信システム
JPH033470A (ja) 共通線信号制御装置