JPS61168939A - マイクロ波集積回路用外囲器 - Google Patents

マイクロ波集積回路用外囲器

Info

Publication number
JPS61168939A
JPS61168939A JP60008377A JP837785A JPS61168939A JP S61168939 A JPS61168939 A JP S61168939A JP 60008377 A JP60008377 A JP 60008377A JP 837785 A JP837785 A JP 837785A JP S61168939 A JPS61168939 A JP S61168939A
Authority
JP
Japan
Prior art keywords
input
grounding
terminal
output
integrated circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP60008377A
Other languages
English (en)
Other versions
JPH0732213B2 (ja
Inventor
Kiyohiro Shibata
清裕 柴田
Juichi Ozaki
寿一 尾崎
Shigekazu Hori
堀 重和
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toshiba Corp
Original Assignee
Toshiba Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toshiba Corp filed Critical Toshiba Corp
Priority to JP60008377A priority Critical patent/JPH0732213B2/ja
Publication of JPS61168939A publication Critical patent/JPS61168939A/ja
Publication of JPH0732213B2 publication Critical patent/JPH0732213B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/58Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
    • H01L23/64Impedance arrangements
    • H01L23/66High-frequency adaptations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/49Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
    • H01L2224/491Disposition
    • H01L2224/4912Layout
    • H01L2224/49175Parallel arrangements
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • H01L2924/141Analog devices
    • H01L2924/1423Monolithic Microwave Integrated Circuit [MMIC]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/301Electrical effects
    • H01L2924/3011Impedance

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Waveguides (AREA)
  • Lead Frames For Integrated Circuits (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の技術的分野〕 本発明はマイクロ波帯周波数で用いられる半導体装置を
収容するマイクロ波用集積回路の外囲器に関する。
〔発明の技術的背景とその問題点〕
マイクロ波帯周波数で用いられる半導体装置として、G
aAs等の半絶縁性の半導体基板上に整合回路やバイア
ス回路あるいはFET等の半導体素子を一体化するモノ
シリツク・マイクロ波集積回路(以下MMICと称す)
は小形化。
a 軽量化、量産時の低価格化の点で注井されている。この
MMICは信頼性の点から気密封じの外囲器に組込む必
要があり、一般にマイクロ波回路で使用する外囲器とし
ては、入出力リード部がマイクロストリップ線路を形成
していて、かつ側壁部が3層構造になっているものが多
い。
しかしながらこの外囲器は高周波入出力部での寄生リア
クタンスが小さいという長所はあるが、価格が非常に高
いという欠点がある。そこで低価格の外囲器としては、
現在デジタル集積回路等に広く用いられている外囲器が
ありこの外囲器にMMICチップを組込んだ構造を第4
図に示す。第4図(a)は平面図、第4図(b)は裏面
図、第4図(c)はA−A’における断面図、M4図(
d)り基板1上の周辺部にはその中心部を囲むようにセ
ラミック基板1の外形と同様な形状であるセラミックの
側壁2を設けでいる。さらにこのセラミックの側壁2の
上部を閉じる蓋3金設けている。ここでセラミック基板
1の中央部には、接地導体4を設けて、この接地導体4
上(こはMMIC5が取り付けられている。又MMIC
5の高周波入出力端子及びバイアス端子はそれぞれボン
ディングワイヤ6によりセラミック基板1の表面に設け
られた複数個の接続端子部の中の所定の入出力端子7に
接続されている。一方MMIC5の接地電極は、MMI
C5内のスルーホール等により接地導体4に接続され、
この接地導体4はボンディングワイヤ6によりセラミッ
ク基板の表面の所定の接地端子8に接続される。ここで
外囲器の入出力端子7及び接地端子8は、それぞれセラ
ミック基板1の周辺に設けられた金属膜9及び接地用金
属膜10を介してセラミック基板1の裏面に設けられた
外部接続端子11及び外部接地端子12に接続されてい
る。
ところで上記のようにMMIC5’を外囲器に組み込ん
だ場合、MMIC5の接地電極と外囲器の外部接地端子
12の間には、ボンディングワイヤ6や接地端子8や接
地用金属膜10のインダクタンスが接続されるために接
地インダクタンスが大きくなり特にMMIC5がFIT
 t−用いた増幅器の場合には利得が低下する欠点があ
った。又MMIC5の高周波入出力端子あるいはバイア
ス端子と外部接続端子11の間にはボンデングワイヤ6
と入出力端子7及び金属膜9t−介してAるので上記と
同様番こインダクタンスが大きくなるのでMMICの利
得が低下する欠点があった。さらに外囲器を外部回路に
接続する場合に、高周波入出力部では、接続端子7及び
金属膜9と接地端子8及び接地金属膜10との間隔が広
いので接続端子7及び金属膜9に寄生インピーダンスが
接続されるので所定のインピーダンス管持つ経路が形成
されず外囲器の入出力部におけるインピーダンスが大き
く変化してMMICの特性が低下するという欠点もあっ
た。
〔発明の目的〕
本発明は上記の欠点を除去するもので、マイクロ波集積
回路用外囲器の誘電体基板上の導体及び接地導体を改良
することにエリMMICの特性を低下させないマイクロ
波集積回路用外囲器を提供することを目的とする。
〔発明の概要〕
上記目的を達成するために本発明では、外囲器内の誘電
体基板の表面上の複数個の導体の周囲にMMICが取り
つけられる接地導体を所定の間隔を有して設けることに
より、外囲器の入出力部におけるインピーダンスの変化
を抑制し、外囲器内のMMICの特性の低下を防止する
外囲器を提供する。
〔発明の実施例〕
以下本発明の一実施例を図面によって説明する。第1図
は本発明による外囲器にMMIC4−取り付けた構成図
であり、第1図(&)は平面図、第1図(b)は裏面図
、第1図(C)はA−A’ における断面図、第1図(
d)は側面図である。第1図において、セラミック基板
1上の周辺部に入出力端子7及び接地端子8t−含む接
続端子部を対称に設け、又セラミック基板1上の周辺部
にはその中心部を囲むようにセラミ、ツク基板1の外形
と同様な形状であるセラミックの側壁2を設けている。
さらにこのセラミックの側壁2の上部を閉じる蓋3を設
けている。ここでセラミック基板1の中央部には接地導
体4を設け、この接地導体4と接続端子部の接地端子8
とは直接接続されている。又この接地導体4にはMMI
C5が取り付けられて、このMMIC5の高周波入出力
端子及びバイアス端子はそれぞれボンディングワイヤ6
にエリセラミック基板1上の接続端子部の入出力端子7
に接続されでいる。−万このMMIC5の接地電極は接
地導体4にMMIC5内のスルーホール等により直接接
続されている。ここで外囲器の各々の入出力端子7及び
接地導体4に直接接続された各々の接地端子8はそれぞ
れ金属膜9及び接地用金属膜10全通してセラミック基
板1の裏面に設けられた外部接続端子11及び外部接地
端子12に接続されている。又、各々の接続端子部の入
出力端子7と接地導体4との間にそれぞれギャップ13
を設けることでコプレーナ線路を形成している。
以上説明したように上記構成lこ工れば、外囲器の接地
はMMIC5の入出力端子7以外のすべての端子に接地
導体4を接続して接地導体4としたので、接地インダク
タンスを十分に小さくすることができる。又、MMIC
5の各々の入出力端子7はコプレーナ線路になっており
、各々の入出力端子7の幅とギャップ13の幅を最適に
選ぶことによって、入出力部における寄生インダクタン
スを小さくすることができ、MMIC5の性能が低下す
るのを防ぐことができる。
又、第2図は他の実施例であり、第2図(a)は内部構
造、第2図(b)は裏面図、第2図(e)はA−A’に
おける断面図、第2図(d)は側面図である。第2図に
おいて、接地導体4と接地端子8と外部接地端子12及
び接地端子8と外部接地端子12を接続する接地用金属
膜10以外は第1図と同様な構造である。すなわちセラ
ミック基板1の表面には接地導体4がMMIC5の各々
の入出力端子7及びギャップ13を除く部分に一面に設
置され、この接地導体4上にMMIC5が取り付けられ
ている。又、外囲器の裏面には各々の外部接続端子11
及びギャップ13に除いた周辺部には外部接地端子12
が形成され、この外部接地端子12と接地導体4とはセ
ラミック基板1の側壁面に形成された接地金属膜10を
介して接続されている。したがって以上の構成によれば
、セラミック基板1のほぼ全域及び側壁部に接地導体が
形成されているため前述した実施例よりもさらに接地イ
ンダクタンスを小さくすることができる。又、MMIC
5の各々の入出力端子7は上記実施例と同様にコプレー
ナ線路を形成しているので、入出力部における寄生イン
ダクタンスを小さくすることができ、MMIC5の性能
が低下するのt防ぐことができる。
ところで第3図(a)〜(d)は第2図の実施例で述べ
た外囲器において、MMIC5のコプレーナ線路を形成
している各々の入出力端子7の形状を変更した他の実施
例である。第3図(a)はコプレーナ線路を形成してい
る各々の入出力端子7及びギャップ13の周辺長を長く
した構造である。このような構造にすることにエリ、入
出力端子7と接地導体4との間の静電容量を大きくする
ことができる。したがってポンディングワイヤ6と入出
力端子7及び金属膜9のもっているインダクタンスによ
るMMIC5の特性インピーダンスの変化を静電容量を
大きくすることにエリ防止することができる。又第3図
(b)のように入出力端子7と接地導体4との間隔を狭
めても、上記第3図(a)の実施例と同様な効果を生じ
る。又、第3図(9)は各々の入出力端子7及び接地導
体4の対向部をくし形形状とし、互いにこれらを組み合
せたものである。このような構造にすると、入出力端子
7と接地導体4との間の静電容量を第3図(a)や第3
図(b)の実施例よりもさらに大きくすることができる
ので、MMIC5の特性インピーダンスの変化を防止す
ることができるとともに各々の入出力部を小型にするこ
とができて、外囲器を小型化することができる。
〔発明の効果〕
本発明によればマイクロ波集積回路用外囲器内の誘電体
基板上においで、入出力部に所定の間隔を設けてかつ入
出力部を除く全域に接地導体全形成することにより、マ
イクロ波集積回路用外囲器内の集積回路の入出力部にお
けるインピーダンスの変動を抑制し、集積回路の本来の
性能を引き出すことができるマイクロ波集積回路用外囲
器を提供できる。
【図面の簡単な説明】
第1図(a)は本発明による外囲器にマイクロ波集積回
路を組込んだ平面図、第1図(b)は第1図(&)の裏
面図、第1図(e)は第1図(a)におけるA−A′断
面図、第1図(d)はal!1図(a)の側面図、第2
図(JL)は本発明の他の実施例を示す平面図、第2図
(b)は第2図(a)の裏面図、M2図(c)は第1図
(a)におけるA−A’ 断面図、M2図(d)は第2
図(a)の側面図、第3図(a)〜(c)はマイクロ波
集積回路用外囲内の入出力部の構造を変えた他の実施例
、第4図(a)は従来の外囲器にマイクロ波集積回路を
組込んだ平面図、第4図(b)はW、4図(a)の裏面
図、第4図(c)は第4図(5k)のA−A’ におけ
る断面図、fj!E4図(d)は第4図(a)の側面図
である。 1・・・誘電体基板、4・・・接地導体、7・・・入出
力部7 端子、8・・・接地端子、9・・・金属膜、10・・・
接地“金属膜、11・・・外部接続端子、12・・・外
部接地端子 代理人 弁理士 則 近 憲 佑 (#勃)1名)

Claims (4)

    【特許請求の範囲】
  1. (1)誘電体基板と、この誘電体基板の表面上の周辺部
    に設けられた少なくとも1個の入出力端子と、この入出
    力端子の周囲に所定の間隔を有して前記誘電体基板の表
    面上に設けられたマイクロ波集積回路を取り付ける接地
    導体と、この接地導体に取り付けられたマイクロ波集積
    回路の入出力部と前記入出力端子を接続する接続体と、
    前記入出力端子及び前記接地導体の位置に対応する前記
    誘電体基板の裏面上の位置に設けられる接続端子及び接
    地端子と、この接続端子及び接地端子と前記入出力端子
    及び前記接地導体とをそれぞれ接続する接続線路と、前
    記誘電体基板の表面上の周辺部に前記誘電体基板の中心
    部を囲むように設けられた側壁部と、この側壁部の上部
    を閉じる蓋とを具備したマイクロ波集積回路用外囲器。
  2. (2)前記複数個の入出力端子と接地導体とによりコプ
    レーナ線路を形成した特許請求の範囲第1項記載のマイ
    クロ波集積回路用外囲器。
  3. (3)前記誘電体基板の表面上において、前記接地導体
    が前記複数個の入出力端子の周囲に所定の間隔を有し、
    かつ全域に設置された特許請求の範囲第1項記載のマイ
    クロ波集積回路用外囲器。
  4. (4)前記複数個の入出力端子及び前記接地導体の対向
    部がそれぞれくし形形状を有して互いに組み合せた構造
    である特許請求の範囲第1項記載のマイクロ波集積回路
    用外囲器。
JP60008377A 1985-01-22 1985-01-22 マイクロ波集積回路用外囲器 Expired - Lifetime JPH0732213B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP60008377A JPH0732213B2 (ja) 1985-01-22 1985-01-22 マイクロ波集積回路用外囲器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60008377A JPH0732213B2 (ja) 1985-01-22 1985-01-22 マイクロ波集積回路用外囲器

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP6260921A Division JP2534841B2 (ja) 1994-10-03 1994-10-03 マイクロ波集積回路用外囲器

Publications (2)

Publication Number Publication Date
JPS61168939A true JPS61168939A (ja) 1986-07-30
JPH0732213B2 JPH0732213B2 (ja) 1995-04-10

Family

ID=11691531

Family Applications (1)

Application Number Title Priority Date Filing Date
JP60008377A Expired - Lifetime JPH0732213B2 (ja) 1985-01-22 1985-01-22 マイクロ波集積回路用外囲器

Country Status (1)

Country Link
JP (1) JPH0732213B2 (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08224901A (ja) * 1995-12-28 1996-09-03 Rohm Co Ltd サーマルヘッド
JPH08252935A (ja) * 1995-12-28 1996-10-01 Rohm Co Ltd サーマルヘッド

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08224901A (ja) * 1995-12-28 1996-09-03 Rohm Co Ltd サーマルヘッド
JPH08252935A (ja) * 1995-12-28 1996-10-01 Rohm Co Ltd サーマルヘッド

Also Published As

Publication number Publication date
JPH0732213B2 (ja) 1995-04-10

Similar Documents

Publication Publication Date Title
US5371405A (en) High-frequency high-power transistor
US4276558A (en) Hermetically sealed active microwave integrated circuit
EP0110997B1 (en) Semiconductor device package
US5656857A (en) Semiconductor device with insulating resin layer and substrate having low sheet resistance
US5859473A (en) Duplexer package
US4107728A (en) Package for push-pull semiconductor devices
JPH09321215A (ja) マイクロ波回路用パッケージ
US4193083A (en) Package for push-pull semiconductor devices
JPS6093817A (ja) 可変遅延ライン装置
JPS6130762B2 (ja)
JPS61168939A (ja) マイクロ波集積回路用外囲器
JP2603310B2 (ja) 高周波集積回路用パッケージ
JP2534841B2 (ja) マイクロ波集積回路用外囲器
US5258646A (en) Package for microwave IC
JP3311279B2 (ja) 超高周波用パッケージ
JP2520511B2 (ja) 高周波半導体装置
JPH0720920Y2 (ja) Icパツケ−ジ
JPS6112680Y2 (ja)
JP4206185B2 (ja) 高周波半導体装置
JP2880023B2 (ja) 高周波トランジスタ回路
JPH09213868A (ja) マイクロ波半導体集積回路用リ−ドフレ−ム
JPH11238823A (ja) 半導体パッケージ
JP3096046B2 (ja) マイクロ波半導体装置
JP2509904B2 (ja) 半導体装置用パツケ−ジ
JP2002050733A (ja) 高周波用パッケージ、配線ボードおよび高周波モジュール