JPS6114689A - 画像表示方式 - Google Patents

画像表示方式

Info

Publication number
JPS6114689A
JPS6114689A JP59136016A JP13601684A JPS6114689A JP S6114689 A JPS6114689 A JP S6114689A JP 59136016 A JP59136016 A JP 59136016A JP 13601684 A JP13601684 A JP 13601684A JP S6114689 A JPS6114689 A JP S6114689A
Authority
JP
Japan
Prior art keywords
display
address
display area
text
area
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59136016A
Other languages
English (en)
Inventor
正幸 江藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP59136016A priority Critical patent/JPS6114689A/ja
Publication of JPS6114689A publication Critical patent/JPS6114689A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 技術分野 本発明はたとえばパーソナルコンピュータの両像表示装
置にキャラクタパターンなどを表示する画像表示方式に
関する。
背景技術 従来からのパーソナルコンピュータによる画像表示方式
では、ひとつの画像位置制御[01路(CRTコントロ
ーラ)によって画面全体が制御されている。詳しく説明
すれば、テキストメモリのアドレスは表示装置の画面の
アドレスと1対1対応しており、CRTコントローラは
前記テキストメモリを順次アクセスすることによって、
表示装置の画面上に、メモリ内にストアされているテキ
ストデータを表示していた。
このような先行技術では両面の成る領域に表示されたキ
ャラクタパターンを右へ移動させようとする場合、移動
するアドレスへ移動させたいキャラクタパターンを書換
える必要があった。そのため処理時間が長くなるという
欠点があり、またテキストメモリの内容を書換えるだめ
のテキストアドレスが複雑となり、ソフトウェア上の管
理が容易でないという欠点があった。
目  的 本発明の目的は、画像表示面の複数に分割された一つの
表示領域を選択的に残余の表示領域に簡単に、かつ高速
度で移動させることができ、しかも画面上の表示領域で
表示内容を水平・垂直方向にドツト単位でスクロールす
ることができる画像表示方式を提供することである。
実施例 第1図は本発明の一実施例のブロック図である。
カクンタ1からの水平走査アドレス信号および垂直走査
アドレス信号は、制御回路Sl、S2.・・・。
Snにそれぞれ与えられる。この制御回1it!rSI
S2.・・・ySnは第2図に示されるように、テキス
トランダムアクセスメモリ2(以下テキストRAMとい
う)の複数に分割されたストア領域Bl。
B2.・・・、Bnをそれぞれ管理して画面制御を行う
ために設けられている。制御回路5IVi水平走査位置
用レジスタ3および垂直走査位置用レジスタ4とを有し
、中央処理装置(以下CPUという。
えられる。また制循j回路S1は表示領域内での伺ドツ
ト目から表示するかを設定するだめの水平走査スタート
レジスタ40および乗置走査スタートレジスタ41とを
有し、CPUから表示開始の初期値がそれぞれ与えられ
る。アクティブ信う発生回路6では水平走査アドレス@
号および垂直走査アドレス@号と、レジスタ3.4に設
定された表示開始アドレスとを比較し、両者が一致した
ときにはテキストアドレス発生回路7を能動化する。
テキストアドレス発生回路7が能動化されると、レジス
タ40.41に与えられた初期値に基づいたテキストア
ドレスがライン9を介してセレクタ8に与えられ、また
ライン9bを介してブロックラスクアドレスがセレクタ
10に与えられる。なおここでブロックラスクアドレス
とは、制御回路SL、S2.・・・SnKよって管理さ
れている画像表示面の各表示領域における表示開始位置
から何ドツト目であるかを示すものである。
制動回路S2.・・・・1Snもまた制御回路S1と同
様な構成を廟しており、テキストアドレスおよびブロッ
クラスクアドレスをそれぞれセレクタ8およびセレクタ
10に与える。セレクタ8ではライン11を介して与え
られるセレクト@号によって、制御回路Sl、S2.・
・・、Snからのテキストアドレスを選択してセレクタ
13に導出する。このセレクタ13には捷た中央処理装
置からアドレスパスライン14を介してテキストメモリ
2をアクセスするだめのアドレス信号が与えられる。セ
レクタ13からのアドレス信号はテキストRAM 2に
与えられる。またアトリビュートランダムアクセスメモ
リ15(以下アトリビュートRAMという)に与えられ
る。テキストRAM2ではセレクタ13からのアドレス
信号を受信してこのアドレスに対応したストア領域の情
報を読出してキャラクタジェネレータ16に与える。キ
ャラクタジェネレータ16は、セレクタ10からのラス
クアドレスが与えられ、これによってテキストRAM2
からの情報に対応したキャラクタを表示するための映像
信号をアンドゲート17,18.19にそれぞれ与える
。アンドゲート17,18.19では、キャラクタ映像
信号と、アトリビュートl< AM15からの色信号と
の論理積をとり、アンドゲート17では赤色信号、また
アンドゲート18では緑色信号、アンドゲート19で#
−i、青色48号が映像処理回路20に導出され、この
映像処理回路20が能動化されて陰極線管21の表示面
に所望の画像が表示される。
第3図は陰極線管21の表示−曲と、水平走査位置用レ
ジスタ3と、垂直走査位置用レジスタ4によるブロック
表示位置との関係を示す図である。
水平走査位置訃よび垂直走査位置の基準点O(0゜0)
は第3図の画面上の左上隅に規定する。左上隅から順次
走査線11.12以下順次走査されて陰極線管21の画
像面Aに所望の画像が表示される。この画面Aの複数に
分割された一つの表示領域Apを他の表示領域Aqに移
動し、しかも表示領域Aq内でスクロールする場合を想
定する。なお、表示領域Apの頂点Epの座標を<xp
ryp)とし、表示領域Aqの頂点Eqの座標を(Xq
、yq)とする。また垂直方向に7ライン分だけスクロ
ールすることにする。先ず、表示領*Apの表示内容が
ストアされているテキストメモリ2のストアfflI4
MBpを管理する制御回路Sp内のレジスタ3pK水平
方向表示開始アドレス「xq」が、またレジスタ49に
垂直方向表示開始アドレスryqJが与えられる。さら
にレジスタ40pに「0」が与えられ、レジスタ41p
に「7」が与えられる。カクンタlからの走査アドレス
信号とレジスタ3p、4pに設定された表示開始アドレ
ス「xqJ、ryqJとが一致したときにはテキストア
ドレス発生回路7が能動化される。なお、このとき表示
開始アドレス位置の座標(xq。
yq)Vi(o、7)に対応する。すなわち表示領域の
表示開始アドレス位置の座標ViD(0,7)の座標に
あるテキストRA M 2のアドレスを初期伯として出
力し、以後このアドレスから連続したアドレスが出力さ
れることになる。ここで表示頼MAp、Aqは64ライ
ンから成っているとすると、そのf領域内で65ライン
目が発生したらこれを検出してlライン目に対応させる
アドレス袖j1−が行なわれる。このようにして陰極線
ll−21の画面Aでは表示領域Apが表示領域Aqに
移行され、しかも表示領域Aq内で表示内容がスクロー
ルされる。
なお、前述の実施例では垂直方向へのスクロールについ
て説明したけれども水平方向へのスクロールについても
同様な動作によって行なわれる。
効果 以上のように本発明によれば、簡単な操作でしかも高速
度で画像表示面の分割された1つの表示fiA域を選択
的に残余の表示領域に簡単にかつ高速度で移動させるこ
とが可能となる。゛まだ表示領域内で水平・垂直方向に
任意に表示内容をスクロールすることが可能となる。
【図面の簡単な説明】
第1図は本発明の一実施例のブロック図、第2図はテキ
ストランダムアクセスメモリ2の構成図、第3図は陰極
線管21の表示面上における表示領域の移動状態を示す
図である。 1・・・カクンタ、2・・・テキストランダムアクセス
メモリ、3.、 〜3n 、4. 〜. 4n、240
 〜40n、41 〜,41n・・・レジスタ、6・・
・アクティブ信号発生回路、7・・・テキストアドレス
発生回路、21・・・陰極線管、81〜 Sn・・・制
御回路、B1〜 Bn・・・ストア領域 代即人  弁理士 西教圭一部

Claims (1)

  1. 【特許請求の範囲】 一表示画面の水平走査アドレス位置と垂直走査アドレス
    位置とを表わす信号を導出する走査アドレス信号導出手
    段と、 前記表示画面よりも小さく分割された表示領域に表示さ
    れる表示内容がそれぞれストアされるストア領域を備え
    るメモリと、 前記表示領域を前記表示画面上の表示すべき位置にアド
    レス指定するアドレス指定手段と、前記アドレス指定さ
    れた表示領域内での表示開始アドレスを指定する手段と
    を有し、 各分割された表示領域に対応するストア領域内の表示内
    容が前記指定されたアドレスに対応する表示領域内でか
    つ前記指定された表示開始アドレスから表示されること
    を特徴とする画像表示方式。
JP59136016A 1984-06-29 1984-06-29 画像表示方式 Pending JPS6114689A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59136016A JPS6114689A (ja) 1984-06-29 1984-06-29 画像表示方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59136016A JPS6114689A (ja) 1984-06-29 1984-06-29 画像表示方式

Publications (1)

Publication Number Publication Date
JPS6114689A true JPS6114689A (ja) 1986-01-22

Family

ID=15165210

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59136016A Pending JPS6114689A (ja) 1984-06-29 1984-06-29 画像表示方式

Country Status (1)

Country Link
JP (1) JPS6114689A (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55115140A (en) * 1979-02-27 1980-09-04 Hitachi Ltd Display unit
JPS57108884A (en) * 1980-12-25 1982-07-07 Fuji Electric Co Ltd Control circuit for display of crt display device
JPS58159579A (ja) * 1982-03-18 1983-09-21 三菱電機株式会社 表示装置
JPS58159578A (ja) * 1982-03-18 1983-09-21 三菱電機株式会社 表示装置

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS55115140A (en) * 1979-02-27 1980-09-04 Hitachi Ltd Display unit
JPS57108884A (en) * 1980-12-25 1982-07-07 Fuji Electric Co Ltd Control circuit for display of crt display device
JPS58159579A (ja) * 1982-03-18 1983-09-21 三菱電機株式会社 表示装置
JPS58159578A (ja) * 1982-03-18 1983-09-21 三菱電機株式会社 表示装置

Similar Documents

Publication Publication Date Title
JP3240821B2 (ja) 高機能画像メモリlsi及びそれを用いた表示装置
JP3321651B2 (ja) コンピュータの出力表示のためのフレームバッファメモリを提供する装置および方法
KR950006578A (ko) 고속 카피 수단을 갖는 프레임 버퍼를 구성하기 위한 방법 및 장치
JP2755378B2 (ja) 拡張グラフィックス・アレイ制御装置
JP2902290B2 (ja) 表示制御システム
JP3578533B2 (ja) 画像表示制御装置
JPS6114689A (ja) 画像表示方式
JPH0361199B2 (ja)
JP3109906B2 (ja) 表示制御方法及び表示制御装置
JPS58136093A (ja) 表示制御装置
JPS59143194A (ja) 画像表示装置
JPS6114688A (ja) 画像表示方式
JPH036513B2 (ja)
JPS6234190A (ja) 表示制御装置
JP2829051B2 (ja) 文字表示方式
JPS6242189A (ja) パタ−ン書込装置
JPS6114690A (ja) 画像表示方式
JPH0253797B2 (ja)
JPS6298390A (ja) デイスプレイ装置
JPS62296189A (ja) 表示装置
JPS60126694A (ja) グラフィックディスプレイ
JPS587180A (ja) デイスプレイ装置
JPH0588660A (ja) グラフイツクデータ描画装置
JPS61213941A (ja) 画像記憶装置
JPS5923383A (ja) メモリアドレス生成方式