JPH036513B2 - - Google Patents

Info

Publication number
JPH036513B2
JPH036513B2 JP59136014A JP13601484A JPH036513B2 JP H036513 B2 JPH036513 B2 JP H036513B2 JP 59136014 A JP59136014 A JP 59136014A JP 13601484 A JP13601484 A JP 13601484A JP H036513 B2 JPH036513 B2 JP H036513B2
Authority
JP
Japan
Prior art keywords
display
address
addresses
image
vertical scanning
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP59136014A
Other languages
English (en)
Other versions
JPS6114687A (ja
Inventor
Masayuki Eto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP59136014A priority Critical patent/JPS6114687A/ja
Publication of JPS6114687A publication Critical patent/JPS6114687A/ja
Publication of JPH036513B2 publication Critical patent/JPH036513B2/ja
Granted legal-status Critical Current

Links

Landscapes

  • Digital Computer Display Output (AREA)
  • Controls And Circuits For Display Device (AREA)

Description

【発明の詳細な説明】 技術分野 本発明はたとえばパーソナルコンピユータの画
像表示装置にキヤラクタパターンなどを表示する
画像表示方式に関する。
背景技術 従来からのパーソナルコンピユータによる画像
表示方式では、ひとつの画像位置制御回路
(CRTコンローラ)によつて画面全体が制御され
ている。詳しく説明すれば、テキストメモリのア
ドレスは表示装置の画面のアドレスと1対1対応
しており、CRTコントローラは前記テキストメ
モリを順次アクセスすることによつて、表示装置
の画面上に、メモリ内にストアされているテキス
トデータを表示していた。
このような先行技術では画面の或る領域に表示
されたキヤラクタパターンを右へ移動させようと
する場合、移動するアドレスへ移動させたいキヤ
ラクタパターンを書換える必要があつた。そのた
め処理時間が長くなるという欠点があり、またテ
キストメモリの内容を書換えるためのテキストア
ドレスが複雑となり、ソフトウエア上の管理が容
易でないという欠点があつた。
目 的 本発明の目的は、表示画面内で予め定める大き
さを有する矩形領域を、表示画面内の他の位置に
簡単にかつ高速度で移動させることができる画像
表示装置を提供することである。
本発明は、 (a) 複数の矩形領域Ap,Aqを含む表示画面Aに
画像を表示し、前記各矩形領域Ap,Aqは、水
平方向走査開始アドレスxp,xqから水平方向
に予め定められた大きさを有し、垂直方向走査
開始アドレスyp,yqから垂直方向に予め定め
られ大きさを有する表示手段21と、 (b) 前記表示画面A上での画像の表示位置Ep,
Eqに対応する水平走査アドレスXp,Xqおよび
垂直走査アドレスYp,Yqを、それぞれ表す水
平走査アドレス信号および垂直走査アドレス信
号を導出するアドレス信号導出手段1と、 (c) 前記各矩形領域Ap,Aqに表示される表示内
容をストアするための複数のストア領域B1〜
Bnを備えるメモリ2と、 (d) 前記ストア領域B1〜Bnにそれぞれ対応し
て設けられる複数の制御回路S1〜Snであつ
て、 (d1) 各制御回路S1〜Snは、前記水平方向走査
開始アドレスxp,xqをストアするための水
平走査位置用レジスタ3と、前記垂直方向走
査開始アドレスYp,Yqをストアするための
垂直走査位置用レジスタ4と、画像の表示位
置が前記矩形領域Ap,Aq内にあることを検
出する一致検出回路6と前記矩形領域Ap,
Aqに、表示すべき表示内容を前記ストア領
域B1〜Bnから読出すためのアドレスを発
生するアドレス発生回路7とを有し、 (d2) 前記各一致検出回路6は、前記水平走査ア
ドレス信号と前記垂直走査アドレス信号とに
応答し、これらの信号によつて表される水平
走査アドレスXp,Xqおよび垂直走査アドレ
スYp,Yqが、前記水平方向走査開始アドレ
スxp,xqおよび垂直方向走査開始アドレス
yp,yqから開始される前記矩形領域Ap,Aq
内にあるとき、前記各アドレス発生回路7を
能動化し、 (d3) 前記各アドレス発生回路7は、前記各一致
検出回路6によつて能動化されたとき、前記
各制御回路S1〜Snに対応する前記メモリ
2の前記各ストア領域B1〜Bnから、表示
内容を読出して表示手段21によつて画像を
表示させる、そのような複数の制御回路S1
〜Snとを含むことを特徴とする画像表示装
置である。
実施例 第1図は本発明の一実施例のプロツク図であ
る。カウンタ1からの水平走査アドレス信号およ
び垂直走査アドレス信号は、制御回路S1,S
2,…,Snにそれぞれ与えられる。この制御回
路S1,S2,…,Snは第2図に示されるよう
に、テキストランダムアクセスメモリ2(以下テ
キストRAMという)の複数に分割されたストア
領域B1,B2,…,Bnをそれぞれ管理して画
面制御を行うために設けられている。制御回路S
1は水平走査位置用レジスタ3および垂直走査位
置用レジスタ4とを有し、中央処理装置(以下
CPUという)からの指定すべき水平方向の表示
開始アドレスおよび垂直方向の表示開始アドレス
がライン5を介してそれぞれ与えられる。一致検
出回路6ではカウンタ1から導出される水平走査
アドレス信号および垂直走査アドレス信号と、レ
ジスタ3,4に設定された表示開始アドレスとを
比較し、両者が一致したときにはアドレス発生回
路であるテキストアドレス発生回路7を能動化す
る。テキストアドレス発生回路7が能動化される
と、セレクタ8にテキストアドレスがライン9a
を介して与えられる。またライン9bを介してブ
ロツクラスタアドレスがセレクタ10に与えられ
る。なおここでブロツクラスタアドレスとは、制
御回路S1,S2,…,Snによつて管理されて
いる画像表示面の各表示領域における表示開始位
置から何ドツト目であるかを示すものである。
制御回路S2,…,Snもまた制御回路S1と
同様な構成を有しており、テキストアドレスおよ
びブロツクラスタアドレスをそれぞれセレクタ8
およびセレクタ10に与える。セレクタ8ではラ
イン11を介して与えられるセレクト信号によつ
て、制御回路S1,S2,…,Snからのテキス
トアドレスを選択してセレクタ13に導出する。
このセレクタ13にはまた中央処理装置からアド
レスパスライン14を介してテキストRAM2を
アクセスするためのアドレス信号が与えられる。
セレクタ13からのアドレス信号はテキスト
RAM2に与えられる。またアトリビユートラン
ダムアクセスメモリ15(以下アトリビユート
RAMという)に与えられる。テキストRAM2
ではセレクタ13からのアドレス信号を受信して
このアドレスに対応したストア領域の情報を読出
してキヤラクタジエネレータ16に与える。キヤ
ラクタジエネレータ16は、セレクタ10からの
ブロツクラスタアドレスが与えられ、これによつ
てテキストRAM2からの情報に対応したキヤラ
クタを表示するための映像信号をアンドゲート1
7,18,19にそれぞれ与える。アンドゲート
17,18,19では、キヤラクタ映像信号と、
アトリビユートRAM15からの色信号との論理
積をとり、アンドゲート17では赤色信号、また
アンドゲート18では縁色信号、アンドゲート1
9では青色信号が映像処理回路20に導出され、
この映像処理回路20が能動化されて陰極線管2
1の表示面に所望の画像が表示される。
第3図は陰極線管21の表示画面上の表示態様
を示す図である。水平走査位置および垂直走査位
置の基準点0(0,0)は第3図の画面上の左上
隅に規定する。左上隅から順次走査線l1,l2
以下順次走査されて陰極線管21の画像面Aに所
望の画像が表示される。この画面Aの複数に分割
された1つの矩形領域である表示領域Apを他の
矩形領域である表示領域Aqに移動する場合を想
定する。なお表示領域Apの頂点Epの座標を
(xp,yp)とし、表示領域Aqの頂点Eqを(xq,
yp)とする。表示領域Apを表示領域Aqに移動さ
せるにあたつては、表示領域Apの表示内容がス
トアされているテキストメモリのストア領域Bp
を管理する制御回路Sp内のレジスタ3pに、
CPUから水平方向表示開始アドレス「xq」が与
えられる。また制御回路Sp内のレジスタ4pに
CPUから垂直方向表示開始アドレス「yq」が与
えられる。カウンタ1からの水平走査アドレス信
号および垂直走査アドレス信号とレジスタ3p,
4qに設定された表示開始アドレス「xq」,「yq」
とが一致したときにはアドレス発生回路7pが能
動化されて、テキストアドレスおよびブロツクラ
スタアドレスが導出される。テキストアドレスは
セレクタ8,13およびテキストRAM2のスト
ア領域Bpを介してキヤラクタジエネレータ16
に与えられる。またブロツクラスタアドレスはセ
レクタ10を介してキヤラクタジエネレータ16
に与えられる。そのため、陰極線管21の画面A
では表示開始位置の座標がEp(xp,yp)からEq
(xq,yq)に変換されて、Eq(xq,yq)から表示
が開始されて表示領域Aqが表示される。なお、
表示される表示領域の形状は、テキストアドレス
発回路7pによつて制御される。すなわち、水平
走査アドレスがxqから予め定められた大きさの
範囲を越えると、一致回路6pはアドレス発生回
路7pの能動化を停止し、次の水平走査において
も能動化とそも停止を繰返し、垂直走査アドレス
がyqから予め定められた大きさの範囲を越える
ようになるまでこの繰返しを続ける。テキストア
ドレス発生回路7pが能動化されたときは、テキ
ストRAM2のストア領域Bpのストア内容に対応
する表示が行われる。このとき、テキストアドレ
ス発生回路7pは、水平走査される行毎にアドレ
スが飛びとびである不連続な矩形領域Aqに対し
て、テキストRAM2のストア領域Bpのストア内
容を連続的に続出して、対応する表示を行う。し
たがつて、テキストアドレス発生回路7pは、矩
形領域Apを矩形領域Aqに移動させるようなアド
レス生成を行うのではなく、表示アドレスが矩形
領域Aq内にあるとき、ストア領域Bpを読出すよ
うなアドレス生成を行い、ストア内容を表示する
ことによつて、表示領域の移動を行う。このよう
にして水平走査位置用レジスタと、垂直走査位置
用レジスタの2つの値を書換へることによつて表
示領域を所望の位置に任意に移動させることが可
能となる。
効 果 以上のように本発明によれば、各制御回路S1
〜Snの水平走査位置用レジスタ3および垂直走
査位置用レジスタ4に、表示画面A上の表示開始
位置に対応する水平方向走査開始アドレスxp,
xqおよび垂直方向走査開始アドレスyp,yqを設
定するだけの簡単な操作によつて、高速度で、表
示画面A上の1つの矩形領域Apの表示内容を、
他の位置の矩形領域Aqに移動させることが可能
となる。
また本発明によれば、表示画面A上の矩形領域
Ap,Aqに、メモリ2のストア領域B1〜Bnの
ストア内容を連続的に読出して対応する表示を行
うことができる。したがつて、メモリ2に表示手
段21によつて表示すべき内容をストアすると
き、表示画面A上の矩形領域Ap,Aqと表示アド
レスXp,Xq;Yp,Yqとの対応関係を考慮して
不連続なアドレスを指定する必要がない。各矩形
領域Ap,Aq内で連続する表示に対応するストア
内容は、各ストア領域B1〜Bn内に連続的して
ストアすることができる。したがつて、表示手段
21によつて表示させるべき内容をメモリ2にス
トアする処理を容易に行うことができる。
このように本発明によれば、表示画面A上の矩
形領域Ap,Aqを他の位置に簡単に移動させるこ
とができるので、たとえばパーソナルコンピユー
タの画像表示装置において、いわゆるウインドウ
表示や、トツプアツプメニユー表示を容易に行う
ことができる。
【図面の簡単な説明】
第1図は本発明の一実施例のブロツク図、第2
図はテキストランダムアクセスメモリ2の構成
図、第3図は陰極線管21の表示面上における表
示領域の移動状態を示す図である。 1……カウンタ、2……テキストランダムアク
セスメモリ、3,4……レジスタ、6……一致検
出回路、7……テキストアドレス発生回路、21
……陰極線管、S1〜Sn……制御回路、B1〜
Bn……テキストランダムアクセスメモリ2のス
トア領域。

Claims (1)

  1. 【特許請求の範囲】 1 (a) 複数の矩形領域Ap,Aqを含む表示画面
    Aに画像を表示し、前記各矩形領域Ap,Aq
    は、水平方向走査開始アドレスxp,xqから水
    平方向に予め定められた大きさを有し、垂直方
    向走査開始アドレスyp,yqから垂直方向に予
    め定められた大きさを有する表示手段21と、 (b) 前記表示画面A上での画像の表示位置Ep,
    Eqに対応する水平走査アドレスXp,Xqおよび
    垂直走査アドレスYp,Yqを、それぞれ表す水
    平走査アドレス信号および垂直走査アドレス信
    号を導出するアドレス信号導出手段1と、 (c) 前記各矩形領域Ap,Aqに表示される表示内
    容をストアするための複数のストア領域B1〜
    Bnを備えるメモリ2と、 (d) 前記ストア領域B1〜Bnにそれぞれ対応し
    て設けられる複数の制御回路S1〜Snであつ
    て、 (d1) 各制御回路S1〜Snは、前記水平方向走査
    開始アドレスxp,xqをストアするための水
    平走査位置用レジスタ3と、前記垂直方向走
    査開始アドレスYp,Yqをストアするための
    垂直走査位置用レジスタ4と、画像の表示位
    置が前記矩形領域Ap,Aq内にあることを検
    出する一致検出回路6と、前記矩形領域Ap,
    Aqに表示すべき表示内容を前記ストア領域
    B1〜Bnから読出すためのアドレスを発生
    するアドレス発生回路7とを有し、 (d2) 前記各一致検出回路6は、前記水平走査ア
    ドレス信号と前記垂直走査アドレス信号とに
    応答し、これらの信号によつて表される水平
    走査アドレスXp,Xqおよび垂直走査アドレ
    スYp,Yqが、前記水平方向走査開始アドレ
    スxp,xqおよび垂直方向走査開始アドレス
    yp,yqから開始される前記矩形領域Ap,Aq
    内にあるとき、前記各アドレス発生回路7を
    能動化し、 (d3) 前記各アドレス発生回路7は、前記各一致
    検出回路6によつて能動化されたとき、前記
    各制御回路S1〜Snに対応する前記メモリ
    2の前記各ストア領域B1〜Bnから、表示
    内容を読出して表示手段21によつて画像を
    表示させる、そのような複数の制御回路S1
    〜Snとを含むことを特徴とする画像表示装
    置。
JP59136014A 1984-06-29 1984-06-29 画像表示装置 Granted JPS6114687A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59136014A JPS6114687A (ja) 1984-06-29 1984-06-29 画像表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59136014A JPS6114687A (ja) 1984-06-29 1984-06-29 画像表示装置

Publications (2)

Publication Number Publication Date
JPS6114687A JPS6114687A (ja) 1986-01-22
JPH036513B2 true JPH036513B2 (ja) 1991-01-30

Family

ID=15165162

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59136014A Granted JPS6114687A (ja) 1984-06-29 1984-06-29 画像表示装置

Country Status (1)

Country Link
JP (1) JPS6114687A (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56153370A (en) * 1980-04-30 1981-11-27 Fujitsu Ltd Display control system
JPS58192147A (ja) * 1982-05-06 1983-11-09 Toshiba Corp 表示制御装置
JPS59121090A (ja) * 1982-12-27 1984-07-12 松下電器産業株式会社 表示装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56153370A (en) * 1980-04-30 1981-11-27 Fujitsu Ltd Display control system
JPS58192147A (ja) * 1982-05-06 1983-11-09 Toshiba Corp 表示制御装置
JPS59121090A (ja) * 1982-12-27 1984-07-12 松下電器産業株式会社 表示装置

Also Published As

Publication number Publication date
JPS6114687A (ja) 1986-01-22

Similar Documents

Publication Publication Date Title
JPH083784B2 (ja) ビットマップグラフイックスワ−クステ−ション
JPH0355832B2 (ja)
EP0525986A2 (en) Apparatus for fast copying between frame buffers in a double buffered output display system
JPS641792B2 (ja)
JPH0713788B2 (ja) 画像表示装置
JPH036513B2 (ja)
GB2210239A (en) An apparatus for controlling the access of a video memory
JPS6016634B2 (ja) デイスプレイ装置における図形発生方式
JPH0588838A (ja) マルチウインドウ表示装置
JP2604153B2 (ja) ビデオゲームマシンにおける画像書換方法
JPS6114688A (ja) 画像表示方式
JPS61290486A (ja) 表示制御装置
JPS6122391A (ja) 表示装置の複写制御方式
JPS6114689A (ja) 画像表示方式
JPS6362750B2 (ja)
JPS5819624Y2 (ja) ライトペンによる図形情報読取り装置
JPS5866991A (ja) カ−ソル表示制御方式
JPH05130504A (ja) 画像表示制御装置
JP2861159B2 (ja) ウィンドウ表示制御装置
JPH0443595B2 (ja)
JPH0233622A (ja) ディスプレイ制御装置
JPH04354069A (ja) 画像処理装置
JPH06295171A (ja) 画像処理装置
JPS61223788A (ja) クリツピング制御方式
JPH05127977A (ja) 高速2d描画方式

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees