JPS61125262A - 4相位相復調回路 - Google Patents

4相位相復調回路

Info

Publication number
JPS61125262A
JPS61125262A JP59244414A JP24441484A JPS61125262A JP S61125262 A JPS61125262 A JP S61125262A JP 59244414 A JP59244414 A JP 59244414A JP 24441484 A JP24441484 A JP 24441484A JP S61125262 A JPS61125262 A JP S61125262A
Authority
JP
Japan
Prior art keywords
phase
loop
signal
carrier
input
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP59244414A
Other languages
English (en)
Inventor
Nobutaka Amada
信孝 尼田
Tsutomu Noda
勉 野田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP59244414A priority Critical patent/JPS61125262A/ja
Publication of JPS61125262A publication Critical patent/JPS61125262A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits
    • H04L27/227Demodulator circuits; Receiver circuits using coherent demodulation
    • H04L27/2275Demodulator circuits; Receiver circuits using coherent demodulation wherein the carrier recovery circuit uses the received modulated signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 〔発明の利用分野〕 本発明はバースト状又は他の変調信号と時分割多重され
た4相位相変調信号の復調器に係り、特にプリアンプル
ワード付ノく−スト波を同期検波するのに必要々基準搬
送@を安定に再生するのに好適が復調回路に関する。
〔発明の背景〕
従来の装置は、例えば特開昭59−197944号に記
載のように、検波後の復調信号から位相誤差を検出し、
電圧制御発振器に帰還することで安定な基準搬送波を再
生していた。しかし、これらは連続的な信号入力全想定
しており、バースト状や他の変調波と時分割多重された
信号入力に対しては配慮されていなかった。
〔発明の目的〕
本発明の目的は、バースト的に入力される4相位相変調
波會同期検波するのに必要な基準搬送波を安定に再生す
る4相位相復調回路を提供することにある。
〔発明の概要〕
上記目的全達成するため、本発明は入力変調波と再生搬
送波の位相誤差をコスタスループ方式により復調信号か
ら検出するとともに、直接入力費調波と再生搬送ek位
相比較して位相勝差全検出し、この二つの誤差信号を変
調されているデータの種類に応じて切り換えて電圧制御
発振器に帰還させるようにしたことにある。
〔発明の実施例〕 以下1本発明の詳細な説明する。第1図は本発明による
4相位相復調回路の一実施例金示す構成図である。入力
端子1がら入力された4相位相変調汲Vinは位相検波
器2,5及び低域フィルタ(LPF ) 7 、8によ
り同期検波される。
この同期検波に必要な基準搬送波’ I * VQは電
圧制御発振器(VCO) 4の出力信号VRを移相器5
゜6でそれぞれ+45°、−45°移相して得ている。
符号判別器9.10は同期検波された信号V。8.−の
正負を判別し、正の場合は正の、負の場合は負の一定レ
ベルの電圧を出力するものであり、その出力信号部r 
’11は出力端子11.12を通して出力される。さら
に、これらV。l+P″O!とVo IVI! ’t”
乗算器13 、14でそれぞれ交差して乗算し、それら
を減算器15で引算するとVlnとV、、VQの位相誤
差信号V、lが得られる。これはコスタスループ方式と
して知られている位相誤差検出方法であり、従来はこの
信号’61をVCO4に帰還させていた。
ところで、入力変;J 137 V i nがバースト
的に入力される場合、Vinが入力されてから位相同期
する壕での時間が問題となる。すなわちこの時間内は実
質的に復調できないわけであるがら受信データに欠落音
生じることになる。通常は、この位相同期に必要な時間
を見越してプリアンプル期間というものが設定されてお
り、この期間ある特定のパターンをもった冗長データが
伝送されてくる。そこで受信側ではこのプリアンプル期
間に位相同期全完了させ、続いて伝送されてくる正規の
データを復調するわけである。
一方、コスタスループ方式による位相同期方法は、同期
後の定常特性には優れているが、検波出力信号から位相
誤差全検出して帰還をかける関係上、同期するまでに比
較的長い時間を必要とする。従って、ごく限られた短い
プリアンプル期間内に同期音を了させることはかなり難
しい問題である。
そこで本発明では、第1図に示すように、プリアンプル
期間は入力変1Jll 波Vi nとVCO4の出力信
号VRを直接位相検波器17で位相比較して位相誤差信
号’at t”検出し、それをループフィルタ18金通
してVCO4に帰還させることにより短時間で位相同期
させる構成をとっている。そして同期が完了し、正規の
データが伝送されてくる直前に位相誤差検出ループを切
換回路19によシコスタスループに切り換えて復調する
。ここで、ループを切り換えるのは本来、4相位相変調
波は搬送波抑圧信号であるため、これを直接位相検波し
ても位相誤差信号は得られないからである。逆に、プリ
アンプル期間の信号は無変調信号であるため、直接位相
比較する通常の位相同期ループ(PLL )でも同期を
かけることができ、しかも同期時間を短くすることが可
能である。従って正規の4相位相変調波入力時には既に
同期が完了した状態でコスタスループに切り換わるため
、安定な再正搬送波信号が得られる。尚、20はこのル
ープ切換制御信号の入力端子である。
第2図は本発明の他の実施例金示す構成図であり、入力
信号FlfiがFM変調等他のf満波と時分割多重され
た4相位相変?A波の場合に好適な復調回路である。同
図において、21はサンプルホールド回路、22はその
制御信号人力抱子、その袖筒1図と同一符号は同−機能
會示す。サンプルホールド回路21ハブリアンプル期間
及ヒ4相位相変調波入力時にはサンプル状態となり、位
相1差信号VりあるいはV、1をそのま−4VC04に
伝え、FM婢他の変i!14e入力時にはホールド状態
となり、V−1あるいはVりの値を保持する。
これにより他の変PA波が入力されている時でも入力信
号”Inと再生搬送波信号’ R+ ’ 1 + VQ
  の位相関係は以前の同期し几状態が維持されるため
、次にプリアンプル信号、続いて4相位相変−波が入力
された時には蝮時間内に同期が完了する。
このように本実施例では4相位相復調という点からみれ
ば妨害波に等しい他の変調波が時分割多重されている場
合でも安定した基準搬送波が再生できる効果がある。
第3図は本発明の他の実施例を示す構成図であり、第2
図に示した実施例と同様の効果がある。すなわち、サン
プルホールド回路25はプリアンプル期間だけサンプル
状態に制御され、PLLケ閉じ、その他の期間はホール
ド状態に制御されてPLL f開く。着た、サンプルホ
ールド回路23は正規の4相位相変調波入力時のみサン
プル状態に制御されてコスタスループを閉じる。加X1
27Hサンプルホールド回路23 、25の出力を加算
してvcu 4に伝えるものであり、実質的に切換回路
と等価な働きをする。なぜならサンプルホールド回路2
3.24は一方がサンプル状態の場合、他方は必ずホー
ルド状態に制御され、そのループが開くためである。こ
のように本実施例でもプリアンプル期間で通常のPLL
によりすみやかに位相同期し、正規の4相位相変調波入
力時り安定なコスタスループに切り換わり、他の変調波
入力時は両方のループとも開くという動作は第2図に示
した実施例と全く同様である。
第4図も本発明の他の実施例を示す構成図であり、第3
図に示す実施例と異なる部分はコス7 。
タスルーブ全開閉するサンプルホールド回路23゜28
が位相検波器2,3とLPF 7 、8の間にそれぞれ
挿入されている点のみであり、その動作及び効果は第3
図に示す実施例と同様である。
また、他の変調波による位相1差検出ループへの妨害を
除去するという観点からみれば、例えば他の変調波の期
間だけ入力信号Vinをし中断すれば単純なバースト波
となるため、第1図の実施例においても、第2.第3.
第4図の実施例と同様の効果が得られる。
尚、これらループ切換やサンプルホールド用の制御信号
を得る方法としては時分割多重された他の変調波を復調
して得る方法等が考えられるが、本発明はこの方法で限
定されるものではかい。
〔発明の効果〕
以上述べたように、本発明によれば、バースト的に伝送
されてくる4相位相費調波でも、再生搬送波を短時間に
位相同期させることができるため、安定な復調帥作が可
能である。
8 ・
【図面の簡単な説明】
第1図は本発明による4相位相復調回路の一実施例を示
す構成図、第2図、第3図及び第4図は各々本発明の他
の実施例を示す構成図である。 17・・・位相検波器    19・・・切換回路21
.23,25.28・・・サンプルホールド回路27・
・・加算器

Claims (1)

  1. 【特許請求の範囲】 1、それぞれ互いに直交した電圧制御発振器の出力信号
    を受けて伝送路からの入力変調波を同期検波する第1及
    び第2の位相検波器と、該第1及び第2の位相検波器出
    力の正負を判別する第1及び第2の符号判別器と、該第
    1及び第2の位相検波器と該第1及び第2の符号判別器
    の出力信号をそれぞれ交差して乗算する第1及び第2の
    乗算器と、該第1及び第2の乗算器の出力の一方から他
    方を引算する減算器を備えた復調装置において、該電圧
    制御発振器の出力信号と該入力変調波を位相比較する第
    3の位相検波器と、該第3の位相検波器の出力信号と該
    減算器の出力信号のどちらか一方を出力する切換回路を
    設け、該切換回路の出力信号で該電圧制御発振器を制御
    するように構成したことを特徴とする4相位相復調回路
    。 2、特許請求の範囲第1項において、前記切換回路の出
    力信号をサンプルホールド回路を介して前記電圧制御発
    振器に加えるように構成したことを特徴とする4相位相
    復調回路。 3、特許請求の範囲第1項又は第2項において、前記減
    算器及び第3の位相検波器の出力端にそれぞれ第1及び
    第2のサンプルホールド回路を設け、該第1及第2のサ
    ンプルホールド回路の出力信号を加算して前記電圧制御
    発振器を制御するように構成したことを特徴とする4相
    位相復調回路。
JP59244414A 1984-11-21 1984-11-21 4相位相復調回路 Pending JPS61125262A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP59244414A JPS61125262A (ja) 1984-11-21 1984-11-21 4相位相復調回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP59244414A JPS61125262A (ja) 1984-11-21 1984-11-21 4相位相復調回路

Publications (1)

Publication Number Publication Date
JPS61125262A true JPS61125262A (ja) 1986-06-12

Family

ID=17118306

Family Applications (1)

Application Number Title Priority Date Filing Date
JP59244414A Pending JPS61125262A (ja) 1984-11-21 1984-11-21 4相位相復調回路

Country Status (1)

Country Link
JP (1) JPS61125262A (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0220153A (ja) * 1988-07-07 1990-01-23 Sharp Corp 4相位相検波回路及び8相位相検波回路
EP0703688A1 (de) * 1994-09-22 1996-03-27 GRUNDIG E.M.V. Elektro-Mechanische Versuchsanstalt Max Grundig GmbH & Co. KG Phasendetektor für die Steuerung der Rückgewinnung eines Trägersignals

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0220153A (ja) * 1988-07-07 1990-01-23 Sharp Corp 4相位相検波回路及び8相位相検波回路
EP0703688A1 (de) * 1994-09-22 1996-03-27 GRUNDIG E.M.V. Elektro-Mechanische Versuchsanstalt Max Grundig GmbH & Co. KG Phasendetektor für die Steuerung der Rückgewinnung eines Trägersignals

Similar Documents

Publication Publication Date Title
US4419759A (en) Concurrent carrier and clock synchronization for data transmission system
US4394626A (en) Phase synchronizing circuit
CA1198170A (en) Non-pll concurrent carrier clock synchronization
US5296820A (en) Coherent demodulator preceded by non-coherent demodulator and automatic frequency control circuit
JPS58221548A (ja) 位相同期回路
JPH04172840A (ja) 復調装置
JPS61125262A (ja) 4相位相復調回路
JPS58194450A (ja) 復調装置
JPS62142442A (ja) バ−ストpskの搬送波再生装置
JPS62102636A (ja) クロツク再生回路
EP0293828B1 (en) Circuit device for demodulating DSB modulated signals and method therefor
JP2517019B2 (ja) Msk信号のクロック再生装置
JP2927052B2 (ja) 搬送波信号再生回路
JPH0732406B2 (ja) 復調回路
JPH04262649A (ja) 最小偏位変調波復調回路
JP2785946B2 (ja) 衛星放送受信機
JPH0342915A (ja) Fm多重受信機
JP2582462B2 (ja) 復調器
JPH05207078A (ja) Msk復調回路
JPS6154303B2 (ja)
JPH0479183B2 (ja)
JPH0479185B2 (ja)
JPH0213984B2 (ja)
JPS6028457B2 (ja) クロツク再生回路
JPS613553A (ja) 搬送波再生回路