JPS6076813A - Pll回路 - Google Patents

Pll回路

Info

Publication number
JPS6076813A
JPS6076813A JP58185629A JP18562983A JPS6076813A JP S6076813 A JPS6076813 A JP S6076813A JP 58185629 A JP58185629 A JP 58185629A JP 18562983 A JP18562983 A JP 18562983A JP S6076813 A JPS6076813 A JP S6076813A
Authority
JP
Japan
Prior art keywords
signal
comparison
supplied
phase
frequency division
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58185629A
Other languages
English (en)
Other versions
JPH0752843B2 (ja
Inventor
Koichi Katagiri
片桐 光一
Kazuaki Noda
野田 和昭
Satoru Maeda
悟 前田
Ikuo Taniguchi
谷口 郁夫
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Nippon Telegraph and Telephone Corp
Sony Corp
Original Assignee
Nippon Telegraph and Telephone Corp
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Telegraph and Telephone Corp, Sony Corp filed Critical Nippon Telegraph and Telephone Corp
Priority to JP58185629A priority Critical patent/JPH0752843B2/ja
Publication of JPS6076813A publication Critical patent/JPS6076813A/ja
Publication of JPH0752843B2 publication Critical patent/JPH0752843B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • H03L7/197Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division
    • H03L7/199Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop a time difference being used for locking the loop, the counter counting between numbers which are variable in time or the frequency divider dividing by a factor variable in time, e.g. for obtaining fractional frequency division with reset of the frequency divider or the counter, e.g. for assuring initial synchronisation

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 産業上の利用分野 本発明は、例えばテレビジョン文字多重放送等の文字画
像情報システムにおいて、水平同期信号に同期した表示
クロック信号を得るのに用いて好適なPLL回路に関す
る。
背景技術とその問題点 通常、テレビジョン文字多重放送等では通常映像と文字
情報とを混在して表示するスー・や−モードや横スクロ
ールモードがあシ、テレビジョン信号の水平同期信号と
文字情報の表示位相を合せる必要がある。そのためには
、テレビジョン信号の水平同期信号と表示位置信号の作
成やパターンデータ等の作成に使用される表示クロック
信号との位相同期をとる必要がある。
そこで従来、テレビジョン信号の水平同期信号と表示ク
ロック信号との位相同期を取るため、例えば第1図に示
すようなPLL (フェーズ・ロック・ループ)回路が
構成され、テレビジョン信号の水平同期信号HDを比較
信号として、これに同期した表示クロック信号CLKが
形成されるようになされている。
第1図において、(1)は比較信号としての水平同期信
号HDが供給される端子を示し、ここに供給される水平
同期信号HDは位相比較器(2)に供給される。
この位相比較器(2)はエツジ検出のデジタル位相比較
器である。また、(3)は電圧制御型発振器を示し、こ
れよシの発振信号は分周カウンタ(4)にて364分周
された後上述した位相比較器(2)に供給される。
そして、この位相比較器(2)よりの比較誤差信号がロ
ーパスフィルタ(5)ヲ介して発振器(3)に制御電圧
として供給される。従って、発振器(3)よシ得られる
発振信号は水平同期信号HDと位相同期した5、727
MHzの信号となシ、これが表示クロック信号CLKと
して出力端子(6)に得られる。
この第1図例に示すPLL回路の場合、例えば分周カウ
ンタ(4)が電源投入時の初期状態で異なる値となシ、
分周カウンタ(4)の出力信号は、第2図BちるいはC
に示すように水平同期信号HD(第2図Aに図示)に対
して種々の位相関係をとる。因みに第2図りに示すもの
は、水平同期信号HDと位相同期した場合を示し、水平
同期信号H,の立下シと分周カウンタ(4)の出力信号
の立下勺とが一致する。
そしてこの場合、水平同期信号HDと表示クロック信号
CLKとは位相同期関係となる。
水平同期信号HDと分周カウンタ(4)の出力信号との
位相が異なり場合には、位相比較器(2)よシの比較誤
差信号がローパスフィルタ(5)を介して発振器(3)
に制御電圧として供給され、水平同期信号HDと分周カ
ウンタ(4)の出力信号との位相が同期するように(水
平同期信号HDと表示クロック信号CLKとの位相が同
期するように)、その発振周波数が制御される。しかし
ながら、発振器(3)の発振信号の周波数の制御量には
限度がある。つまり、制御電圧を可変しても発振器(3
)の発振信号の変動周波数には限度があp1従って、水
平同期信号HDと分周カウンタ(4)の出力信号との位
相を一度に一致する程可変することができない。これは
、発振器(3)が比較信号である水平同期信号HDの3
64倍もの高い周波数の発振信号を得るものでちること
による。
結局、この第1図に示すPLL回路によれば、水平同期
信号HDと分周カウンタ(4)の出力信号とが同期する
ため、即ち水平同期信号HDと表示クロック信号CLK
とが位相同期するためには、電源投入時等の分周カウン
タ(4)の初期値によってはかなシの時間が必要となる
。また当然に、その位相同期までの時間は、例えば電源
投入時の状態で区々となる。
発明の目的 本発明は斯る点に鑑みてなされたもので、電源投入時等
の初期状態によらず即座に位相同期状態となるようにし
たPLL回路を提案せんとするものである。
発明の概要 本発明によるPLL回路は上記目的を達成するため、出
力信号が得られる電圧制御型発振器と、上記出力信号が
所定の分周比で分周される分周カウンタと、この分局カ
ウンタの出力信号と比較信号との位相比較を行なう位相
比較器とを有し、この位相比較器からの比較誤差信号が
ロー・ぐスフィルタを介して上記電圧制御型発振器に制
御電圧として供給され、上記出力信号が上記比較信号に
位相同期するようになされたPLL・司路において、上
記分周カウンタのカウント動作の開始を制御する制御手
段が設けられ、上記分周カウンタのカウント動作が上記
比較信号に同期して開始するようにしたことを特徴とす
るものである。
このように構成することによp1電源投入時等において
、初期状態によらず、即座に位相同期状態とすることが
できる。
実施例 以下、第3図を参照しながら本発明によるPLL回路が
水平同期信号HDに同期した表示クロック(,4−+3
0L■<を形成するのに用いら!七た例につき説1夕」
シよう。この第3図において第1図と対応する部分には
同一符号を付し、その詳細説明は省略する。
この第3図において、(4’)は上述した第1図におけ
る分周カウンタ(4)と同様に、0〜363迄カウント
するカウンタよりなり、364分周の分周器として働く
分局カウンタである。たたし、この分局カウンタ(4′
)はクリア入力端子己を有し、この端子偏に低レベル゛
0”の信号が供給されている間はカウント動作をせず、
クリア状態(カウント値−〇)を維持するようになされ
ている。
また、この第3図において(7)はJ −Kフリツプフ
ロップを示し、そのJ端子は正の直流電圧子Bが供給さ
れる電源端子(8)に接続され、そのに端子は接地され
る。そして、その出力端子Qに得られる信号sQは分周
カウンタ(4′)のクリア端子西下に供給される。
1だ、端子(1)に比較信号として供給される水平同期
信号HD(第4図Aに図示)は、反転されてフリップフ
ロップ(7)のクロック端子CKに供給され、このフリ
ップフロップ(7)は水平同期信号HDの立下シで動作
するようになされている。
また、電源端子(8)は時定数回路を構成する抵抗器(
9)及びコンデンサ0Qの直列回路を介して接地され、
この抵抗器(9)及びコンデンサ00の接続中点Pにイ
0られる信号が反転されてフリップフロップ(7)のク
リア端子CLHに供給される。
その他は第1図例と同様に構成される。
本例は以上のように構成され、電源投入時には、電源端
子(8)に正の直流電圧子Bが供給されるので、接続点
Pに得られる信号は、抵抗器(9)及びコンデンサαQ
で決まる所定期間、例えば20m5ecだけ低レベル″
0”となる。従って、この期間、フリップフロップ(7
)の出力端子Qには低レベル″′0″の信号が得られ、
これが分周カウンタ(4′)のクリア端子轟に供給され
る。そのため、この分周カウンタ(4′)はこの期間カ
ウント動作をせず、クリア状態を保持する。
この期間の経過後、即ち、フリップフロップ(7)のク
リア状態が解除された後、水平同期信号HD(第4図A
に図示)の立下シ時点t1で、このフリップフロップ(
7)の出力端子Qに得られる信号SQは低レベル″On
から高レベル″′1”となる。従って、分周カウンタ(
4′)はこの時点Lls即ち水平同期信号HDの立下シ
の時点でクリア状態が解除され、カウント動作が開始さ
れる。
このように本例によれば、電源投入時の初期状態におい
て、分周カウンタ(4′)のカウント動作は、水平同期
信号HDの立下り時点tiで開始されるようになされて
いるので、分周カウンタ(4′)の出力信号(第4図C
に図示)は、この電源投入時において水平同期信号HD
と略位相同期したものとなる。
従って、本例によれば、発振器(3)の発振信号の変動
周波数が小さくとも、水平同期信号HDと分周カラ/り
(4′)の出力信号との位相、即ち水平同期信号anと
発振器(3)の発振信号、つまシ表示クロック信号CL
Kとの位相が即座に同期状態となる。結局、本例によれ
ば、出力端子(6)には第1図例のものに比べ、早く安
定した表示クロック信号CLK i得ることができる。
尚、上述実施例においては、フリップフロップ(7)の
クリア端子CLRには電源投入時に所定期間低レベル″
0″の信号が反転されて供給されるものであるが、画面
切換時等のように水平同期信号HDと表示クロック信号
CLKとの位相同期関係がくずれる時に、同様の信号を
供給するようにすれは、これらの時にも出力端子(6)
には水平同期信号HDに同期した安定した表示クロック
信号CLKを即座に得ることができる。また、上述実施
例においては、水平同期信号HDを比較信号として位相
比較器に供給したものであるが、ある信号を例えば分周
カウンタに供給し、この分局カウンタの出力信号を比較
信号として位相比較器に供給するようにしたものにおい
ても、上述実施例のように構成すれば同様の作用効果を
得ることができる。
発明の効果 以上述べた実施例からも明らかなように本発明によるP
LL回路によれば、分周カウンタのカウント動作の開始
を制御する制御手段が設けられ、分周カウンタのカウン
ト動作が上記比較信号に同期して開始゛するよう釦した
ものであシ、比較信号と電圧制御型発振器よシ得られる
出力信号とを電源投入時等の初期状態によらず即座に位
相同期状態とすることができる。
【図面の簡単な説明】
第1図はPLL回路の従来例を示す構成図、第2図はそ
の説明に供する線図、第3図は本発明にょるPLL回路
の一実施例を示す構成図、第4図はその説明に供する線
図である。 (1)は比較信号が供給される端子、(2)は位相比較
器、(3ンは電圧制御型発振器、(4,’)は分周カウ
ンタ、(6)は出力端子、(7)はJ−にフリツノ70
ツブでちる。 (1111m 4 第2図 ; : 第3因 第4図

Claims (1)

    【特許請求の範囲】
  1. 出力信号が得られる電圧制御型発振器と、上記出力信号
    が所定の分周比で分周される分周カウンタと、この分周
    カウンタの出力信号と比較信号との位相比較を行なう位
    相比較器とを有し、この位相比較器からの比較誤差信号
    がローパスフィルタを介して上記電圧制御型発振器に制
    御電圧として供給され、上記出力信号が上記比較信号に
    位相同期するようになされたPLL回路において、上記
    分周カウンタのカウント動作の開始を制御する制御手段
    が設けられ、上記分局カウンタのカウント動作が上記比
    較信号に同期して開始するようにしたことを特徴とする
    PLL回路。
JP58185629A 1983-10-04 1983-10-04 Pll回路 Expired - Lifetime JPH0752843B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58185629A JPH0752843B2 (ja) 1983-10-04 1983-10-04 Pll回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58185629A JPH0752843B2 (ja) 1983-10-04 1983-10-04 Pll回路

Publications (2)

Publication Number Publication Date
JPS6076813A true JPS6076813A (ja) 1985-05-01
JPH0752843B2 JPH0752843B2 (ja) 1995-06-05

Family

ID=16174120

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58185629A Expired - Lifetime JPH0752843B2 (ja) 1983-10-04 1983-10-04 Pll回路

Country Status (1)

Country Link
JP (1) JPH0752843B2 (ja)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0192104A2 (en) * 1985-02-20 1986-08-27 Hitachi, Ltd. Oscillating circuit
EP0202072A2 (en) * 1985-05-13 1986-11-20 Nec Corporation Frequency synthesizer
JPH0475390U (ja) * 1990-11-14 1992-07-01

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS533765A (en) * 1976-06-30 1978-01-13 Matsushita Electric Ind Co Ltd Phase synchronous oscillating unit
JPS5818020A (ja) * 1981-07-27 1983-02-02 Sharp Corp 燃焼制御安全装置
JPS58152035U (ja) * 1982-04-02 1983-10-12 日立電子株式会社 位相同期ル−プ

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS533765A (en) * 1976-06-30 1978-01-13 Matsushita Electric Ind Co Ltd Phase synchronous oscillating unit
JPS5818020A (ja) * 1981-07-27 1983-02-02 Sharp Corp 燃焼制御安全装置
JPS58152035U (ja) * 1982-04-02 1983-10-12 日立電子株式会社 位相同期ル−プ

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0192104A2 (en) * 1985-02-20 1986-08-27 Hitachi, Ltd. Oscillating circuit
EP0202072A2 (en) * 1985-05-13 1986-11-20 Nec Corporation Frequency synthesizer
JPH0475390U (ja) * 1990-11-14 1992-07-01

Also Published As

Publication number Publication date
JPH0752843B2 (ja) 1995-06-05

Similar Documents

Publication Publication Date Title
JP3120993B2 (ja) 複合規格オン・スクリーン表示を有する映像制御装置
US4617594A (en) Signal generator circuit
WO1985005744A1 (en) Frequency controlled oscillator
JPS6076813A (ja) Pll回路
JP2954043B2 (ja) Osd装置
US6018273A (en) Externally-synchronized voltage-controlled oscillator in phase locked loop
JPH0832833A (ja) ビデオシステムパルス生成回路
JPH0139020Y2 (ja)
JP2669949B2 (ja) 位相同期回路
JP2600866B2 (ja) 位相比較装置
JP2645039B2 (ja) 位相同期ループ回路
JPS59183591A (ja) テレビ信号用同期信号発生器
JPH11112833A (ja) 水平同期分離回路
JPH024087A (ja) Pll回路
JPS6150549B2 (ja)
JPH0541814A (ja) クロツク信号発生回路
JPH0229092A (ja) バーストゲートパルス発生回路
JPS6323711B2 (ja)
JPS59224928A (ja) パルス発生回路
JPS6046589B2 (ja) 同期信号発生装置
JPS628697A (ja) 色信号処理装置
JPH06113223A (ja) ドットクロック発生回路
JPH0758633A (ja) Pll回路
JPH0568182A (ja) 映像信号のサンプリングクロツク発生装置
JPH0799870B2 (ja) テレビの選局表示装置