JPS6070505A - 磁気記録再生方式 - Google Patents

磁気記録再生方式

Info

Publication number
JPS6070505A
JPS6070505A JP17898883A JP17898883A JPS6070505A JP S6070505 A JPS6070505 A JP S6070505A JP 17898883 A JP17898883 A JP 17898883A JP 17898883 A JP17898883 A JP 17898883A JP S6070505 A JPS6070505 A JP S6070505A
Authority
JP
Japan
Prior art keywords
circuit
output
sampling frequency
supplied
code
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP17898883A
Other languages
English (en)
Inventor
Hirotaka Kurata
倉田 裕隆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TRIO KENWOOD CORP
Trio KK
Kenwood KK
Original Assignee
TRIO KENWOOD CORP
Trio KK
Kenwood KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TRIO KENWOOD CORP, Trio KK, Kenwood KK filed Critical TRIO KENWOOD CORP
Priority to JP17898883A priority Critical patent/JPS6070505A/ja
Publication of JPS6070505A publication Critical patent/JPS6070505A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は固定ヘッドを備え、異なるサンプリング周波数
で符号化されたPCM信号を同一信号処理系で処理し得
るようにした磁気記録再生装置に関する。
複数の固定ヘッドを備えて音声信号を変換したPCM信
号を記録、再生する磁気記録再生装置において、入力信
号を標本化する際のサンプリング周波数については種々
のものが存在し、サンプリング周波数に統一はない。
異なる周波数でサンプリングされ符号化されたPCM信
号を同一伝送系および信号処理系で処理し得れば極めて
好都合である。
(発明の目的) 本発明は」−記にかんがみなされたもので、サンプリン
グ周波数の差異にかかわらず、同一信号処理系で処理し
得る磁気記録再生装置を提供することを目的とする。
(発明の構成) 本発明はアナログ信号をP CM符号に変換して磁気記
録媒体に記録し、記録PCM符号を検出してアナログ信
号に内生ずる磁気記録再生装置において、磁気記録媒体
に記録させるトラック数、フレームを構成するトラック
配置およびトラック当りのワード数を変えることなく、
記録のときサンプリング周波数に応じてA/D変換後の
増幅系の利得、磁気記録媒体の走行速度および信号処理
系の信号処理速度を制御するとともに、磁気記録媒体に
サンプリング周波数に対応したサンプリング周波数情報
と磁気記録媒体の走行速度基準情報とを記録し、再生の
とき磁気記録媒体に記録ぎれているサンプリング周波数
情報にしたがって磁気記録媒体の走行速度、信号処理系
の信号処理速度およびD/A変換後の増幅系の利得を制
御することを特徴とするものである。
以下、本発明を実施例により説明する。
第1図(a)、(b)および(C1は本発明の一実施例
の構成を示すブロックIΔであり、第1図(■は記録系
を、第1図((へ)および(C)は再生系をそれぞれl
(くしており、磁気テープ駆動系は同一であり1A生系
にのみ示しである。
本発明の一実m 例において、2チヤンネルのアナログ
音声信号をPCM符合に変換して記録IIf生する場合
を例に説明する。
まず記録系について説明する。入力端/−I旧1、JN
Rにそれぞれ供給された左、右チャンネルのアナログ音
声信号はバッファ増幅器l、2にそれぞれ供給し、パン
ファ増幅器1の出方は折り返し雑音を防11−するため
のローパスフィルタ3−1〜3−3に供給しである。ロ
ーパスフィルタ3−1〜3−3はそれぞれサンプリング
周波数fsl 、fs2 、 fs3(たとえば48 
kHz 、44、.1kHz 、 32k)Iz)に対
応してその通過帯域特性か設定しである。同様に八、フ
ァ増幅器2の出方は同様にローパスフィルタ4−1〜4
−3に供給しである。ローパスフィルタ4=1〜4−3
はローパスフィルタ3−1〜3−3と同様に構成しであ
る。
ローパスフィルタ3−1〜3−3の出力はサンブリンク
周波数に対応した切替信号により切替えられる切替スイ
・ソチ回路S1に供給し、サンプリング周波数に対応し
てローパスフィルタ3−1.3−2.3−3の出力中の
1つを選択して利得可変のバッファ増幅器5に供給し、
バッファ増幅器5の出力はサンプルアンI・ホールド回
路7に供給しである。同様にローパスフィルタ4−1〜
4−3の出力はサンプリング周波数に対応した切替信号
により切替えられる切替スイッチ回路S2に供給し、サ
ンプリング周波数に対応してローパスフィルタ4−1.
4−2.4−3の出力中の1つを選択して利得可変のバ
ッファ増幅器6に供給し、バッファ増幅器6の出力はサ
ンプルアンドホールド回路8に供給しである。
バッファ増幅器5および6はサンプリング周波数に対応
してその利得が切替制御される。
サンプルアントホールド回路7.8の出力はそれぞれ各
別にA/D変換器9.10に供給しである。A/I)変
換器9.10の出力は記憶回路13に供給して記憶させ
る。記憶回路13に肥土〇されたデータは所定の順序で
P検査ワード発生器11及びQ検査ワード発生器12に
送られ、P検査ワード及びQ検査ワードを演算発生し、
発生されたP検査ワード及びQ検査ワードを記憶回路1
3に供給して記憶させる。そして読み出し順序を変更す
ることによりPCM符合をインタリーブする。
ここでP検査ワード発生器11及びQ検査ワード発生器
12へ記憶回路13からデータを転送させるアドレス発
生回路及びP検査ワード発生器11及びQ検査ワード発
生器12から記憶回路13へ転送するためのアドレス発
生回路および記憶回路13の書き込みアドレス発生回路
および読み出しアドレス発生回路は省略しである。
一方、19はサンプリング周波数に対応してシステム制
御回路14から出力される制御化けを受けてサンプリン
グ周波数に対応したサンプリング周波数情報ことしての
識別符合、たとえばfsl −48kHzに対しては”
 Ol ”の、fs2 = 44.1Hzに対しては°
10°′の、fs3 = 32 kHzに対しては11
°゛の識別符合を出力するサンプリング周波数識別符合
発生回路であり、20はシステム制御回路14から出力
される制御信号を受けてサブ符合、たとえばPCM符合
に対応する曲番号に対応させた符合PCM符合のビット
数を示す符合および時間等に対応させた符合を出力する
サブ符合発生回路である。
サンプリング周波数識別符合発生回路19の出力はエラ
ー訂正符合を発生し識別符合に付加するエラー訂正符合
発生回路21に供給し、エラー訂正符合発生回路21の
出力およびサブ符合発生回路20の出力はセレクタ22
に供給して時間的に選択のうえ記憶回路13に供給して
記憶させる。
記憶回路13から読み出したデータはデマルチプレクサ
25に供給し、記録部30−1〜30−17に配分供給
しである。本実施例においては磁気ヘッドか18トラツ
クを有する場合を示しており、記録磁気へ・ラドを40
−1〜40−18と記し、再生磁気ヘッドを50−1〜
50−18と記し同一サフィフクスの磁気ヘッドは対応
している。
デマルチプレクサ25から出力されたインタリーブされ
たPCM符合は記録部30−1〜30−12に、P検査
こワードは記録部30−13 、 30−14に、Q検
査ワードは記録部30−15.30−18に、サンプリ
ング周波数識別符合およびサブ符合とは記録部30−1
7にそれぞれ供給しである。
記録部30−1はマルチプレクサ25からの出力を受け
てCRe符合を発生するCRe符合発生回路31−1、
フレーム同期符合を発生するフレーム同量符合発生回路
32−1、セレクタ33−1.記録のための変調をする
変調器34−1、記録増幅器35−1を備えており、フ
レーム同期待合発生回路32−1の出力、マルチプレク
サ25の出力およびCRe符合発生回路31−1の出力
はセレクタ33−1に供給して順次出力して変調器34
−1に供給し、変調する。変調器34−1の出力は記録
増幅器35−1に供給し、増幅器34−1の出力は磁気
ヘッド40−1に供給しである。記録部30−2〜30
−17は記録部30−1と同様に構成してあり、記録部
30−2〜30−17の出力はそれぞれ各別に磁気ヘッ
ド40−2〜40−17に供給しである。
したがって同期符合、インタリーブされたPCM符合お
よびCRe符合を変調した信号が磁気ヘッド40−1〜
40’−12に供給され、同期符合、P検査ワードおよ
びCRe符合を変調した信号が磁気ヘッド40−13.
40−14に供給され、同期符合、Q検査ワードおよび
CRe符合を変調した信号が磁気ヘッド40−15 、
 40−16に供給され、同期符合、サンプリング周波
数識別符合、サブ符合およびCRe符合を変調した信号
が磁気へラド40−17に供給されることになる。
磁気へ、ド40−18に供給する信号については後述す
る。
システム制御回路14はキースイッチ15から供給され
たサンプリング周波数指定信号により、サンプリング周
波数に対応して定めた切替信号を切替スイッチ回路S1
. S2におよび利得切替信号としてバッファ増幅器5
.6に供給する。システム制御回路14はサンプリング
周波数に対応して定めた制御信号をマスク発信器16、
タイミングパルス発生器17、テープ走行基準信号発生
器18、サンプリング周波数識別符号発生回路19、後
述するテープ走行参照信号発生器102および+Il生
記録切替スイッチ28−1を介して速度参照電圧発生器
153に供給する。
またシステム制御回路14はキースイッチ15から供給
されたサブ符号指定信号によりサブ符号発生信号を供給
する。
制御信号を受けたマスク発振器16はサンプリング周波
数に対応した周波数の発振をする。タイミングパルス発
生器17はマスタ発振器16の出力とシステム制御回路
14からの制御信号とを受けて指定されたサンプリング
周波数fsl 、 fs’2 またはfs3の出力をサ
ンプルアンドホールド回路7および8に出力するととも
に、サンプリング周波数に対応した所定のタイミングパ
ルスをA/D変換器9およびlo、P検査ワード発生回
路11およびQ検査ワード発生回路12、記憶回路13
の書き込みアドレス発生器および読み出しアドレス発生
器、マルチプレクサ25、CRC符号発生回路31−1
〜31−17 、フレーム同期符号発生回路32−1〜
32−17.セレクタ33−1〜33−17 。
変調器34−1〜34−17サンプリング周波数識別ネ
コ・発生生回路19、サブ待時発生回路2o、エラー訂
正符号発生回路21、セレクタ22に供給すシステム制
御回路14からの制御信号とマスク発振器16の出力を
受けたテープ走行基準信号発生回路18はサンプリング
周波数に比例した周波数のテープ走行基準信号を出力し
、テープ走行基べ1信号は記録増幅器26に供糺する。
記録増幅器26の出力は磁気ヘッド40−18に供給し
てあ23および24は非伝送ピッド0″にする非伝送ビ
ット制御回路であり、たとえばA/D変換器9および1
0の出力がたとえばI6ビー2トのときにおいて、14
ビツトの伝送をするときA/D変換器9および10の出
力の下位2ビツトを削除し、A/D変換器9および10
の下位2ビツトの出力に相当するヒツトのところに°“
0′′を挿入するように構成してあり、キースイッチ1
5からのワード当りのビット&指示信号を受けたシステ
ム制御回路14の出力で制御される。
つぎに磁気テープ46の走行系について説明する(第1
図(bl参照)。システム制御回路14からの制御信号
とマスク発振器16の発振出力とを受けてテープ走行参
照信号を発生するテープ走行参照信号発生回路102は
比較回路41に供給し。
比較回路41の出力はサーボ増幅器42に供給しである
。サーボ増幅器42の出力は駆動回路43に供給してあ
り、駆動回路43の出力はギヤブスタンモータ44に供
給してあって、駆動回路43の出力によりギヤブスタン
モータ44を駆動する。45はギヤプスタンである。ギ
ヤブスタンモータ44にはパルスゼネレータ154が機
械的に連結してあり、パルスゼネレータ154の出力は
再生録音切替スイッチ28−2を介して比較回路41に
供給しである。またパルスゼネレータ154の出力は再
生録音切替スイッチ28−2を介して周波数−電圧変換
機155に供給してあり、周波数−電圧変換機155の
出力および速度参照電圧発生器153の出力電圧はサー
ボ増幅器42に供給し、両者の電圧が一致し、かつ比較
回路41の両込力の位相が一致するようにサーボ増幅器
42でギヤブスタンモータ44を制御する。
なお、11)生記録切替スイッチは前記した再生記録切
替スイッチ28−1.28−2以外は省略しである。
つぎに再生糸について説明する。磁気へ一/ ト5O−
U+で検出した信号は、サンプリング周波数tこ比例し
た周波数のテープ走行基準信号であり、増幅器100に
供給しである。増幅器109の出力はテープ走行基準信
号再生回路lO1に供給し、テープ走行ノ、(べ(信号
再生回路101の出力はIIf生記録スイッチ28−2
を介して比較回路41に(!ξ給しであるう一方、後述
するコントロール信号発生回路115からの出力はシス
テム制御回路14からの出力に代ってテープ走行参照発
生回路102に供給してあり、コントロール信号発生回
路115からの出力は再生記録切替スイッチ28−1を
介して速度参照電圧発生器153に供給しである。
103はサンプリング周波数識別符合およびサブ符合復
調装置である。磁気ヘラ):’50−17で検出した信
号は増幅器104に供給しである。磁気ヘラl’ 50
−17で検出した信号中にはサンプリング周波数識別符
合およびサブ符合等が含まれている。増幅器104の出
力は波形等化回路105に供給してあり、波形等化回路
105の出力は波形整形回路106に供給しである。波
形整形回路106の出力はビット同期検出回路107、
フレーム同期検出回路108および復調器109に供給
しである。
第2[Δは波形等化回路105、波形整形回路106の
一例を示している。波形等化回路105はコントロール
信号発生回路115からの信号すなわちサンプリング周
波数識別符合の内容によってリニアフェイズを保持しな
がら周波数特性を変えて磁気テープ信号伝送帯域内の周
#数を平坦にするイコライザ増幅器105−1と、サン
プリング周波数識別符合の内容に下って遅延回路の遅延
時間を設定してイコライザ増幅器1.05−1の出力の
パルス幅を必要とする幅まで挟ばめる。パルススリミン
グ回路105−2.パルススリミング回路10・5−2
の出力を積分する積分回路105−3とからなっている
。一方、波形整形回路106は波形等化回路105の出
力信号から直流再生をするだめの直流再生回路106−
1および波形等化回路105の出力と直流再生回路10
6−1の出力とを比較する電圧比較回路106−2とか
らなっている。
第3図はビット同期検出回路107を示している。ビッ
ト同期検出回路107は波形整形回路106の出力を受
けてその出力のエツジ部発生のとき分周器107−4の
出力から作った信号のエツジ部を抽出するエツジ抽出回
路107−5と、波形整形回路106の出力のエツジと
エツジ抽出回路107−5で抽出した分周器107−4
の出力から作った信号のエツジとの位相を比較する位相
比較回路107−1、位相比較回路107−1の位相比
較出力を増幅する誤差増幅器107−2、サンプリング
周波数検知符合の内容によって自走周波数が制御されか
つ誤差増幅器107−2の出力で発振周波数が制御され
る電圧制御発振器(VCO)107−3、VCO107
−3の出力を分周する分周回路107−4からなるPL
L回路で構成しである。
復調器109の出力およびビット同期検出回路107の
出力はサンプリング周波数識別符合検出回路llOに供
給してあり、サンプリング周波数識別符合を検出する。
識別符合検出回路110の出力はエラー訂正回路112
に供給してあって、サンプリング周波数検知符合のエラ
ー訂1Fをする。エラー訂正回路112の出力はサンプ
リング周波数識別符合を判別する符合判別回路113に
供給し、符合判別回路113の出力はサンプリング周波
数検知符合に対応する符合が少なくとも1回以上出力さ
れたかを検出する検知回数カウンタ114およびN回以
上出力されたかを検出してサンプリング周波数検知符合
の内容に対応した出力を発生するコントロール信号発生
回路115に供給しである。コントロール信号発生回路
115の出力は波形等化回路105、l 27−1−1
2.7−16、ビット同期検出回路107.129−1
〜129−18.制御回路116、マスタ発振器16、
後述するデコーダ148、D/A変換器142.143
゛O”セット151.152およびタイミングパルス発
生回路118に供給しである。但しD/A変換器142
.143および“′O゛′セット151.152は制御
回路124からコントロール信号を受ける方法もある。
第4図はコード判別回路113、検知回数カウンタ11
4およびコントロール信号発生回路115のブロック図
を示している。
コード判別回路113はエラー訂正回路11.2からの
出力をパラレルデータに変換するシリアル/パラレル変
換器113−1.シリアル/パラレル変換器113−1
の出力からサンプリング周波数fcl ’、 fc2 
、fc3に対応するサンプリング周波数識別符合をそれ
ぞれ判別するデータ検出回路113−2〜113−4と
からなっている。データ検出回路113−2〜113−
4はそれぞれサンプリング周波数識別符合゛O1”、1
0″、11°′の高電位側を端子Gll側に、サンプリ
ング周波数識別符合”01’”、“’10°°、“11
”を端子G12側にそれぞれ出力する。
検知回数カウンタ114はデータ検出回路113−2.
113−3,113−4のそれぞれの端子Gll側の出
力を少なくとも1回カウントするカウンタl 14−1
.114−2.114−3、制御回路116から出力さ
れる強制的にテープ速度を指示するデータを受けてその
立上りを検出しカウンタ114−1〜114−3をリセ
ットする立りり検出回路114−4とからなっているカ
ウンタ114−1〜114−3の出力はそれぞれコント
ローラ116へ供給する。
コントロール信号発生回路115はデータ検出回路11
3−2,113−3. 113−4のそれぞれの端子G
ll側の出力をカウントするN進カウンタ115−1−
.115−3と、N進カウンタ115−1〜115−3
がNカウントしたときの出力で切替えられぎ切替スイッ
チ回路115−5〜115−7と、切替スイッチ回路1
15−5〜115−7を介して出力されたデータ検出回
路113−2〜113−4の端子G]2側の出力をラッ
チするラッチ回路115−8とを備えている。コントロ
ール信号発生回路115はまた、制御回路116からの
再生指示パルスを受けるオア回路115−9〜115−
11.115−22 を備えており、オア回路115−
9にはさらにカウンタ115−2および115−3の出
力が供給してあり、オア回路115−10にはさらにカ
ウンタ115−1およ び11’5−3の出力が供給し
てあり、オア回路 115−II にはさらにカウンタ
115−1および 115−2の出力が供給してあって
、オア回路 1.15−9〜l 15−11の出力はそ
れぞれ各別にカウンタ115−1〜115−3によりセ
ット仁号として供給して出力を発生していないカウンタ
をリセットする。カウンタ115−1〜115−3の出
力はオア回路115〜12に供給し、オア回路115−
12の出力は遅延回路115−131こ供給し遅延回路
115−13の出力はコントローラ1. l 6へ供給
しまたランチ回路115−8にう。
チバルスとして供給するとともに、スイー、チ回路11
5−14および115−15に切替信号として供給して
う・ソチ回路115−8の出力をスイッチ回路115−
14を介してコントロール信号発生回路115の出力と
して出力する。制御回路116から出力されたテープ速
度を強制的に指示するデータはパターン検 出回路11
5−+6に供給しパターン検出回路 115−18に設
定してパターンたとえばfs3 = 32 k)lzに
対するパターンを検出し、パターン検出回路115−1
ftの出力は状態カウンタ115−17に供給して2回
カウント出力をコントローラ116および自動停止1−
表示回路117に供給する。制御回路116からの+I
r生指示パルスは微分回路115−18で微分した出力
でカウンタ115−17をリセットする。
エラー訂正回路112からのエラー検出出力はオア回路
115−19を介してロフリソプフロアブ回路115−
20にクローJクパルスとして供給し、ロフリップ回路
115−20の出力はエラー回数をカウントするM進カ
ウンタ115−21に供給する。エラー回数をM回カウ
ントしたカウンタ115−21の出力はオア回路115
−22に供給し、オア回路115−22の出力を微分回
路115−23で微分し、この微分出力でラッチ回路1
15−8をリセットする。
一方、フレーム同期検出回路108で検出したフレーム
同期出力と同じようにフレーム毎に発生する信号をロフ
リンプフロップ回路115−20にリセット信号として
供給してあり、状態カウントをフレーム毎にリセットす
る。フレーム同期出力と回しようにフレーム毎に発生す
る信号を同時にアンド回路115−24に供給し、アン
ド回路l L 5−25の出力は微分回路115−25
で微分し、微分出力でカウンタ115−2] をリセッ
トし、フレーム毎にカウンタ115−21の出力をリセ
ットさせる。一方、ロフリップフロップ回路115−2
0の出力を反転とだ出力はアンド回路115−24に供
給してあって、エラーが検出されているときにフレーム
毎に発生される信号によるカウンタ1.15−21のり
セントを禁止する。
復調器109の出力、ビット同101検出回路107の
出力(以下ビット同期信’>)およびフレー1、同期検
出回路108の出力(以下フレーム同1tJI信号)は
サブ符合デコーダ119におよびCRC検出回路120
に供給してあり、復調″J、109の出力からサブ符合
を検出し、サブ符合はサブ符合レジスタ122に供給す
る。CRC検出回路120はサブ符合の誤りを検出して
誤りが検出された時にはCRCポインタレジスタ121
にIP?+っていることを示すポインタを供給しCRC
ポインタレジスタ121はそのポインタを記憶するCR
Cポインタ1.21の出力はサブ符合レジスタ122に
イ共S合してCRCポインタレジスクしこポインタが無
ければサブ符合レジスタは誤り検査したサブ符合を制御
回路124及び表示回路123に送り、ポインタが有れ
ばポインタが立つ前のl;りが検出されなかったサブ符
合を制御回路124および表示回路123に送る。サブ
符合レジスタ122の出力は表示回路123および制御
回路124に供給してあって、サブ符合レジスタ122
に置数されたサブ符合の内容を表示回路123で表示し
、サブ符合の内容に応じて制御回路124を制御し、制
御回路124の出力で、たとえば曲番号選択等を行なう
また、タイミングパルス発生回路litは、ビット同期
検出回路107で検出されたビット同期信号およびフレ
ーム同期検出回路108で検出したフレーム同期イ^号
を受けてフレーム同期検出回路108、復調器109、
識別符合検出回路110、エラー訂正回路112、コー
ド判別回路113、コントロール信号発生回路115に
それぞれ、ビット同期検出回路107の出力に対応した
タイミングパルスを供給する。
また、磁気ヘッド50−1〜50−16で検出した出力
は再生部125−1〜125−18にそれぞれ各別に供
給しである。
再生部125−18は磁気ヘッド50−18からの検出
出力を増幅する増幅器126−jilt増幅器126−
16の出力を等化する波形等化回路127−16、波形
等化回路127−18の出力を整形する波形回路128
−16、波形整形回路12 B−18の出力からビット
同期信号、フレーム同期信号をそれぞれ検出するビット
同期検出回路129−16、フレーム同期検出回路13
0−I6.波形整形回路128−18の出力を復調する
復調器131−16、ピント同期検出回路129−18
で検出したビット同期信号およびフレーム同期信号検出
回路130−18で検出したフレーム同期信号からタイ
ミングパルスを発生するタイミングパルス発生回路13
2−18を備えており、これらは符合復調装置103と
同様である。波形整形回路128−16の出力はCRC
検出回路133−18に供給しである。一方、復調器1
31−18の復調出力はレジスタ134−16に供給し
てあって、レジスタ104−16はCRC検出回路13
3−16により誤り検査をしたデータを一時記憶すると
共にCRC検出回路133−18から出力されるポイン
タをそのデータと対に記憶し記憶回路135−18へデ
ータとポインタを送る。レジスタ134−18の出力は
記憶回路136−18に、書き込みアドレス発生回路1
36−16により指定されたアドレスに順次記憶させる
ようにしである。また再生部125−18には古き込み
アドレス発生回路136−1flの発生ア、ドレスを受
けて後述する読み出しアドレス発生回路138を制御し
て記憶回路136−18に書き込みを優先させる書き込
み優先指示回路を備えている。タイミングパルス発生回
路132−18はフレーム同期検出回路130−18.
復調器131−113、CRC検出回路133−18.
レジスタ134−18.書き込みアドレス発生回路13
6−18にそれぞれ、ビット同期検出回路129−1f
tで検出したビット同期信号の周波数に対応したタイミ
ングパルスを供給する。
再生部125−1〜l 25−15は再生部125−1
(i と同様に構成してあり、再生部12−1〜125
−12はそれぞれ磁気ヘッド50−1〜50−12の検
出出力を受け、記憶回路135−1〜135−12にP
CM符合を記憶し、再生部125−13〜125−1f
tは磁気ヘッド50−13−50−18の検出出力を受
け、記憶回路135−13〜135−Iffにそれぞれ
P検査ワードデータ、Q検査ワードデータを記憶するよ
うにしである。
データ読み出し指示信号を発生しかつディンタリーブ制
御信号を発生する読み出し指示信号発生回路139はそ
のデータ読み出し指示信号を読み出しアドレス発生回路
138に供給し、読み出しアドレス発生回路138はサ
ンプリング周波数に対応した周期で読み出しアドレスを
記憶回路135−1〜l 35−18に供給しである。
記憶回路135−1−135−18から読み出したデー
タはデインタリーブ回路140に供給し、ティンタリー
プ回路140に書き込まれたデータはエラー訂正回路1
56に所定の順序で取り込まれエラー訂1Fを受けディ
ンタリーブ回路140でディンタリープされてエラー訂
IF回路141へ供給される。
一方、タイミングパルス発生器118はコントロール信
号発生回路115の出力およびマスタ発信器16の出力
を受けて、読み出し指示アドレス発生回路138、読み
出し指示信号発生回路139、デインタリーブ回路14
0、エラー訂正回路156.エラー補正回路141.D
/A変換器142.143、デグリッチャ144.14
5にそれぞれ、サンプリング周波数に対応したタイミン
グパルスを出力する。
エラー訂iF回路156でエラー訂正しきれない状pi
p、の時はエラー補正回路141にて補正し、補正を必
要としないときは補正せず、エラー補正回路141の出
力の左側音声に対するPCM符合はD/Ad換器142
に供給し、右側音声に対するpcMf:f合はD/A変
換器143に供給しである。D/A変換器142の出力
はデグリッチャ144を介してローパスフィルタ146
−1〜146−3に供給してあり、D/A変換器143
の出力はデグリ、チャ145を介してローパスフィルタ
147−1〜147−3に供給しである。ここでローパ
スフィルタ146−1〜146−3.147−1〜14
7−3はサンプリング周波数に対応してその周波数特性
が設定しである。
コントロール信ぢ発生回路115の出力はデコーダ14
8に供給してあって、デコーダ14Bの出力はローパス
フィルタ146−1〜146−3の出力の1つを選択す
る切替スイッチ回路S’lおよびローパスフィルタ14
7−1〜147−3の出力の1つを選択する切替スイッ
チ回路S′2に供給してあって、サンプリング周波数識
別符合に対応してローパスフィルタ146−1〜146
−3の出力を選択し、ローパスフィルタ147−1〜1
47−3の出力を選択する。
vJ(+スイッチ回路S′、 S′2の出力はデコーダ
148のテコード出力によりサンプリング周波数識別符
合に対応して利得が切替えられる利得可変のへンファ増
幅器149.150にそれぞれ供給して増幅のうえ、左
、右チャンネルの出力端子OL、ORに供給しである。
またD/A変換′Ji142および143にはコントロ
ール信号発生回路115の出力を受けてコントロール信
号発生回路115の出力がサンプリング周波数32 k
Hzに対応する出力のときPCM符合の下位2ビツトを
°“O゛に設定する非伝送ビット、i0′定器の出力が
供給しである。
一方、非伝送ヒント設定器151.152はコントロー
ル信号発生回路115の出力を受けてコントロール信号
発生回路115の出力がサンプリング周波数32kHz
に対応する出力のとき、エラー訂正回路156における
エラー訂正のときPCM符合の下位2ビツトが“0″で
あるとさせるための設定器である。
(発明の作用) 以上の如く構成された本発明の一実施例において、■フ
レームのワード%Nwを8ワードとしかつPCM符合ト
ラックを前記の如く12トラ・ンクとして作用を説明す
る。
まず記録系について説明する。
記録のときにおいては、キースイッチ15によりサンプ
リング周波数指示およびサブ符合の指7示が行なわれ、
システム制御回路14は切替スイッチ回路S1.S2に
サンプリング周波数に対応した切替信号が出力されて切
替スイ・ンチ回路Sl。
S2はサンプリング周波数に対応して切替えられる。し
たがってサンプリング周波数が変えられても折り返し雑
音が発生することもない。システム制御回路14はまた
バッフ了増幅器5.6にサンプリング周波数に対応した
利得切替信号が出力されてバッファ増幅器5.6の利得
がサンプリング周波数にしたかつて切替えられる。した
がってローパスフィルタ3−1.3−2.3−3の間の
損失の差異、ローパスフィルタ4−1.4−2.4−3
の間の損失の差異が補償されることになる。
一方、システム制御回路14からサンプリング周波数に
対応して定められた制御信号を受けたマスク発信器16
はサンプリング周波数に対応した周波数の出力を発生し
、この発振出力とシステム制御回路14からの制御信号
とを受けたテープ走行基準信号発生器18はサンプリン
グ周波数に比例した周波数のテープ走行基準信号を発生
する。
こ−のテープ走行基準信号は増幅器26で増幅されたう
え、磁気ヘット40−tsに供給されて磁気テープに記
録される。
また一方、記録のときは再生記録切替スイッチ28−1
.28−2は第1図(b)に示す接点位置に切替えられ
ている。システム制御回路14からの制御信号およびマ
スク発振器16からの発振出力を受けたテープ参照信号
発生回路102からはサンプリング周波数に対応した周
波数の出力が出力され、システム制御回路14からの制
御信号を受けた速度参照電圧発生器153からはサンプ
リング周波数に対応した速度参照電圧が出力される。ま
たパルスジェネレータ154の出力は再生記録スイツチ
28−2を介して比較回路41に供給されるとともに周
波数−電圧変換器155に供給される。最初は磁気テー
プ46は走行していないため、比較回路41の一方の入
力および周波数−電圧変換器155の出力電圧はなく、
サーボ増幅器42の出力は最大となり、キャプスタンモ
ータ44は最大トルクで駆動され、磁気テープ46は走
行させられる。この走行によりパルスゼネレータ154
は出力パルスを発生し、パルスゼネレータ154の出力
は比較回路41に供給されテープ走行参照信号発生回路
102の出力と位相比較され、パルスゼネレータ154
の出力周波数は周波数−電圧変換器155により電圧に
変換されてサーボ増幅器42に供給され、速度参照電圧
発生器153の出力電圧との差電圧および位相比較器4
1の出力が加えられてサーボ増幅器42で増幅され、サ
ーボモータ44はサンプリング周波数に対応した走行速
度で磁気テープ46が駆動されることになる。
一方、入力端子INL、INRに供給された左、右チャ
ンネルのアナログ音声信号はバッファ増幅器l、2によ
り増幅され、ローパスフィルタ3−1〜3−3.4−1
〜4−3に供給され、サンプリング周波数に対応して高
域の制限がなされる。ローパスフィルタ3−1〜3−3
の出力、ローパスフィルタ4−1〜4−3の出力は切替
スイッチ回路Sl、S2によりサンプリング周波数に対
応してそれぞれその1つの出力が選択され、/<ツファ
増幅器7.8で増幅される。この場合にバッファ増幅器
7.8の利得はサンプリング周波数に対応しており、ロ
ーパスフィルタ3−1〜3−311Jlの損失の差異お
よびローパスフィルタ4−1〜4−3間の損失の差異が
補償される。
バッファ増幅器5.6の出力はサンプルアンドホールト
回路7.8に供給されて、キースイッチt5で指定され
た周波数のサンプリングパルスでサンプルアンドホール
ドされる。サンプルアンドホールド回路7.8の出力は
AID変換器9およびlOでPCM符合にそれぞれ各別
に変換され記憶回路13に記憶される。記憶回路13に
記憶されたPCM符合は所定の順序に従ってP検査ワー
ド発生回路11.Q検査ワード発生回路12に取込み演
算してP検査ワードおよびQ検査ワードが負荷されて、
記憶回路13に記憶される。キースイッチ15によって
PCM符合の非伝送ビット数を指定したときは非伝送ビ
ット“oパ制御回路23.24は制御回路14から伝送
しないビット数の指示を受けそれに対応して非伝送ビッ
トを“0″に制御する。この制御回路23.24はそれ
ぞれP検査ワードの生成およびQ検査ワードの生成に非
伝送ピッI・を”0″に制御してP検査ワードおよびQ
検査ワードを演算させると共にPCM符合の非伝送ビッ
トを“0パに制御する。
記憶回路13に記憶されたPCM符合はインクリーブさ
れて読み出され、デマルチプレクサ25に供給され、記
録部30−1〜30−12に供給される。記憶回路13
から読み出されたP検査ワード、Q検査ワードはデマル
チプレクサ25に供給され、記i部3013;FJよひ
3o−14記録部3゜−15および30−Iffに供給
される。
また一方、サイブリング周波数検知符合発生器19はシ
ステム制御回路14からキースイッチ15により指定さ
れたサンプリング周波数に対応した制御信号を受けてサ
ンプリング周波数に対応5した識別符合を出力し、この
識別符合はエラー訂正符合発生回路21に供給ξれてエ
ラー訂正符合が4−J加されセレクタ22に供給される
。また、サブ符合発生回路20はシステム制御回路14
からキースイッチ15により指定された制御信号を受け
てサブ符合を発生し、サブ信号はセレクタ22に供給さ
れる。セレクタ22に供給されたエラー訂正符合が付加
された識別符合およびサブ符合は、セレクタ2?により
選択され記憶回路13に記憶され、記憶回路13から読
み出されたエラー訂正符合が付加された識別符合および
サブ符合はデマルチプレクサ25に供給され、デマルチ
プレクサ25により記録部30−17に供給される。
記録部3o−1〜30−17に供給された符合はフレー
ム同期符合、CRC符合が付加され、所定の変調が変調
器34−1〜34−17によりなされて、れる。第1表
において、Wは左側チャンネルアナログ信号1こ対する
P CM符合を、Wは右側チャンネルアナログ信号1と
対するPCM符合を、PはP検査ワードを、QはQ検査
ワードを、Bはサンプリング周波数識別符合を、Sはサ
ブ符合を示している。
また一方、タイミングパルス発生器17はシステム制御
回路14からの制御信号およびヤスタ発振器16の発振
出力を受けサンプリング周波数1こ対応した各種タイミ
ングパルスを発生し、このタイミングパルスはA/Df
換器9およびlO,P検査ワード発生回路11.Q検査
ワード発生回路12、記憶回路13の出き込みアドレス
発生[【−回路および読み出1.アドレス発生回路、マ
ルチプレクサ25、CRC符合発生回路31−1〜31
〜17、フレーム同期符合発生回路32−1〜32−1
7.セレクタ33−1〜33−17、変調器34−1〜
34−17.サンプリング周波数識別符合発生回路I9
、サブ符合発生回路20.エラー訂正符合発生回路21
、セレクタ22に供給され、かつサンプリングパルスが
サンプルアンドホールド回路7および8に供給されるた
め、指定されたサンプリング周波数にしたがった信号処
理速度で信号処理がなされることになる。
ここで、キースイッチ15によるサンプリング周波数の
指定が変更された場合においても、磁気テープ46は新
たに指定されたサンプリング周波数に対応I7た走行速
度で駆動される。またロー)々スフイルタコ−1〜3−
4、ローノくスフイルタ4−1〜4−4.バアファ増幅
器5,6の利得は新たに指定されたサンプリング周波数
に対応して切替り、サンプルアンドホールド回路7.8
は新た番と指定された周波数のす/プリングツくルスに
よって7へ1.ファ増幅器5,6の出力をサンプルアン
ドホールドする。またさらに、磁気へ・ンド40−18
+こより新たに指定されたサンプリング周波数に比例し
たテープ走行基準信号15磁気テープ46に記録される
。−力、A/D変換器9および1O1P検査ワ−1’発
生回路11、Q検査ワード発生回路12゜記録回路13
の書き込みアドレス発生回路および読み出しアドレス発
生回路、マルチプレクサ25、CRC符合発生回路31
−1〜31−17. フレーム同1tfl符合発生回路
31−1〜32−7、セレクタ33−1〜33−17.
変調器34−1〜34−17゜サンプリング周波数識別
符合発生回路19、サブ符合発生回路21、セレクタ2
2は、タイミングパルス発生器17から出力される、新
たに指定されたサンプリング周波数に対応した各種タイ
ミングパルスにより動作させられるために、第1表に示
す記録フォーマットに変化はなく、かつ記録峠小波長に
も変化はないため、記録・m生【こ支障力く生ずること
は無い。
また第1表に示す記録フォーマットの場合、サンプリン
グ周波数がfsl = 48 kHzのとylフレーム
にはl m5ec分のPCM符合か収納され、fs2=
44.1k)lzのとさlフレームには160/147
 rnsec分のPCM符合が、 fs3 = 32k
Hzのとき′lフレームには1.5m5ec分のPCM
符合が収納されることになる。
つぎに再生系の動作について説明する。
再生に切替えたとき、すなわちキースイッチ15により
再生を指示したときはシステム制御回路14に再生の指
示がなされる。再生記録切替スイッチ28−1〜28−
3は再生指示と同期してシステム制゛御回路14の出力
により再生例、すなわち第1図(blに示した接点位置
から切替えられる。一方、キースイッチ15の再生指示
出力は制御回路116に供給され内生指示がなされる。
この時点では磁気テープ46はまだ駆動されていない。
内生指示がなされた制御回路116からは、再生指示パ
ルスがオア回路115−9〜115−11゜115−2
2に供給され、また同時にサンプリング周波数44.1
k)lzに対応した識別符合が所定期間(tl) 、強
制的にスイッチ回路115−15に供給される。前者の
再生指示パルスによりカウンタ115−1−115−3
.115−17.ラッチ回路115−8はリセットされ
、後者の識別符合の立上り検出回路114−4で検出さ
れこの検出出力によってカウンタ114−1〜114−
3がリセットされる(第5図のステップa)6また後者
の識別符号はスイッチ回路115−15を介してコント
ロール信号発生回路115の出力として出力される。
この出力はテープ走行参照信号発生回路102にシステ
ム制御回路14の制御信号に代って供給され、また速度
参照電圧発生器153に再生記録切替スイー、チ28−
1を介して供給され、同時にマスク発振器16にシステ
ム制御回路14の制御信号に代って供給される。この結
果、マスク発振器16はサンプリング周波数識別符号に
対応するサンプリング周波数に対応した周波数の発振を
する。コントロール信号発生回路115の出力およびマ
スク発振器16の発振出力を受けたテープ走行参照信号
発生回路102はサンプリング周波数に対応した周波数
の出力を発生し、コントロール信号発生回路115の出
力を受けた速度参照11i、圧発生器153はサンプリ
ング周波数に対応した電圧の出力を発生する。しかるに
キャプスタンモータ44は停止した状態でテープ走行基
準信号再生回路lotも出力を発生していない。これは
記録時のパルスゼネレータ154からの信号が基準信号
再生回路101の出力に置き代った状態であり、記録開
始の場合と同様にキャプスタンモータ44は最大トルク
で回転駆動され、磁気テープ46は走行を開始する。キ
ャプスタンモータ43が回転駆動されたことによりテー
プ走行基準信号再生回路101は磁気ヘッド50−18
が検出した出力を増幅し再生した出力を発生する。テー
プ走行基準信号再生回路101の出力はスイッチ28−
2を介して比較回路41および周波数−電圧変換器15
5に供給される。この結果キャプスタンモータはテープ
走行参照信号発生回路102の出力に位相周期しかつ速
度参照電圧発生器153の出力電圧と周波数−電圧変換
器155の出力との差が常々零に収束するよう常にキャ
プスタンモータ44が制御されるサンプリング周波数に
対応した同転速度で回転駆動させられる。またコントロ
ール信号発生器115の出力が他のサンプリング周波数
識別符号の出力を発生した場合もそのサンプリング周波
数識別符号の内容に対応した回転速度でキャプスタンモ
ータ44は回転し、磁気テープ46はサンプリング周波
数に対応した走行速度で走行する。
そこでステップaに引続いて1tJI間t1サンプリン
グ周波数fs2 = 44.1kHzに対応した速度に
磁気テープ46の走行速度で駆動される(ステップb)
。磁気ヘッド50−17で検出した出力は増幅器104
にて増幅され、増幅出力は波形等化回路105において
サンプリング周波数44.1kllzの識別符号の内容
に応答して等化され、波形整形回路106において波形
整形される。ここでイコライザ増幅器105−1は増幅
器104から供給される信号の所要周波数占有帯域の周
波数特性をIViJjl化する回路であり、パルススリ
ミング回IJ%105−2はイコライザ増幅器105−
1から供給された信号のパルス幅を必要とする幅まで狭
くする回路である増幅器104から供給される信号の所
要占有帯域やイっライザ増幅器105−1の出力信号の
パルス幅はサップリング周波数が異なれば、変化するた
めコントロール信号発生回路115からのコントロール
信号で・rコライザ増幅器の周波数特性やパルススリミ
ング回路105−2を構成する°遅延回路の存延時間を
サンプリング周波数識別符号の内容に応じて可変してや
る。また積分回路105−3を、i!tけであるのは磁
気テープの記録時の特性が微分特性を呈するためであっ
て、パルススリミングしたのち積分して前記微分特性を
補償するためである。また波形整形回路に直流再生回路
106−1を設けであるのは積分回路105−3の出力
信号のIFの半波と負のh波の直流レベルを比較してい
わゆる直流レベル再生を行なわしめるためである。
波形整形回路106において波形等化回路105の出力
は直流再生回路106−1との比較によって波形整形さ
れるため直液レベルの変動があっても確実に波形整形さ
れることになる。
波形整形回路106の出力からビット同期検出回路10
7、フレーム同期検出回路108によってビット同期信
号、フレーム同期信号が検出される。ビット同期信号の
検出は第3図に示す如く波形整形回路106の出力のエ
ツジとVCOI O7−3の出力を分周した分周器10
7−4から作った信号工・ノジとを位相比較して検出す
る。なおりC010’ 7−3の自走周波数はサンプリ
ング周波数識別符合によって切替えられる。
ピント同期信号およびフレーム同期信号が供給されて、
波形整形回路1.06の出力は復調器109により復調
される。この復調出力はサンプリング周波砂識別符合お
よびサブ符合であり、エラー訂正回路112で誤す訂正
がなぎれ、シリアル/パラレル変換器113−1に供給
されてパラレルデータに変換され、データ検出回路11
3−2〜113−3に供給される。いま仮に復調された
サンプリング周波数識別符すが44.1kHzのサンプ
リング周波数に対応しているものとすれば、データ検出
回路113−2の端子Gllに出力が発生しカウンタ1
.14−1はそれを少なくとも1回は計数し出力αを発
生する。出力αを受けた制御回路116はサップリング
周波数fs2 =44.1kHzのデータを所定期間(
tl)内に少なくとも1回検知したとしくステップC)
1制御回路116は出力αを受けたときから所定期間(
t2) 、テープ走行参照信号宅生回路102および速
度参照電圧発生器153にサンプリング周波数44.1
kHzに対応する符号の出力をスイッチ回路115−1
5を介して供給する。この結果磁気テープ46の速度は
所定期間(t2’) 、 F32 = 44.1kHz
 Lこ対応するテープ走行速度に固定される(ステップ
d)。この所定期間(t2)内にカウンタ115−1が
サンプリング周波数44.1kl+zの識別符号を計数
したときには、カウンタ115−1は出力を発生する。
カウンタ115−1のこの出力により切替スイッチ回路
115−5は切替えられてデータ検出回路113−2の
端子G12からの出jJすなわちサンプリング周波数4
4.1kHzの識別符号はラッチ回路115−8に供給
される。
−=一方カウンタ115−1の出力はオア回路115−
10 、 11511を介してカウンタ115−2.1
15〜3をリセットすると同 時に、オア回路115−
12を介して荏延回路 115−13に供給される。d
延回路11513はこれを受けてOR回路115−12
から供給された信号よりも所定の時間〃れた信号をその
出力に発生する制御回路116にはS延回路I L 5
−13の出力信号が供給されサンプリング周波数44.
1kHzの検知符りが8回検知された状態を知らせる(
ステ・ンブe)。遅延回路115−13の出力はう、・
、子回路115−8にも供給されたデータ検出回路11
3−2の端子G12からの出力はラッチ回路115−8
においてラー、チされる。同時に遅延回路115−13
の出力によってスイッチ回路115−14 、 1.1
5−15はvノ替えられて、ラッチ回路115−8のう
・ンチ出力すなわちサンプリング周波数44.、Ikl
(2の識別省号が制御回路116からの出力に代ってテ
ープ走行参照(i4号発生回路102および速度塾照’
1(5圧153に供給され、磁気テープ走行速度はサン
プリング周波数fs2 = 44.1kHzに対応した
速度に制御される(ステップf)。
一方、エラー訂正回路112からのエラー検出出力はオ
ア回路115−19を介してロフリ1.プフロッ、/ 
l 15−20 ニ供給aれ、ロフリップフロップ11
5−20の出力はカウンタ115−21で計数されて、
Fs2 =44.1kHzのサンプリング周波数の識別
符号の訂正回数が監視されている(ステップg)。エラ
ー検出出力がM回検出されるとカウンタ115−21は
出力を発生しくステップh)、カウンタl 1.5−2
1の出力は制御回路116へ供給されて自動再生は停(
トされ、同時にカウンタ115721の出力は自動停止
表示回路117に供給されて自動再生停止が表示される
(ステー、プI)。同時にカウンタ115−21の出力
はオフ回路1!、5−22.微分回路115−23を介
してラッチ回路115−8に供給され、ラッチ回路11
5−8はリセットされる。一方、ステップhにおいてエ
ラー検出回路112のエラー検出が無いときまたはM回
に達するまではステップf−hを繰返して磁気テープの
走行速度は44.1kHzのサンプリング周波数に対応
した速度に制御される。
なお」−記は磁気ヘッド50−17によってサンプリン
グ周波数44.1kHzの識別符号が検出された場合で
ある6磁気ヘツド50−17によってサンプリング周波
数44.1kHzの識別符号が検出されないときはステ
ップCからサンプリング周波数32kHzの識別符号を
検出しているかすなわちカウンタ114−3の出力を検
出しくステップC2)、サンプリング周波数32kHz
の識別符号が検t15されたときはステップC2に引き
続いてステー2プd2、e2、f2、g2、h2、iが
実行される。これはステップd、e、f、g、h、iと
同様である。またステップC2においてサンプリング周
波数32 kHzの識別符号が少なくとも1回検出され
なかったとき、またはステップeにおいてサンプリング
周波fi44.1kHzの識別符号がN回検知されなか
ったときは、ステップC2に続いて、またはステラブe
に続いて磁気テープの走行速度をサンプリング周波数4
8kHzに対応する速度に所定期間(tl)設定しくス
テップbl) 、ステップC1において所定期間(tl
)内にサンプリング周波数48 kHzの識別符号を少
なくとも1回検出したとき(ステップC1)、引き続イ
”Cスフー/ブdi、e1. fl、 gl、 iが実
行ぎれる。ステップC1においてサンプリング周波数4
8kHzの識別符号を所定期間(tl)内に1回も検出
されないとき、またはステップe1において所定期間(
t2)内にサンプリング周波数48 kHzの識別符号
をN回検出されないときは、ステップCt、またはステ
ップe1に引き続いて、制御回路116はコントロール
信号発生回路115の出力信号としてサンプリング周波
数32kHzに対応する符号を所定期間(tl)出力し
くステップb2)、所定期間(tl)内にサンプリング
周波数32kHzの検知符号が少なくとも1回検出され
たとき(ステップj)は、引き続いてステップd2を実
行する。ステップjにおいてサンプリング周波数32k
Hzの識別符号が1回も検出されなかったとき、または
ステップe2において所定期間(t2)内にN回すンプ
リング周披数32 kHzの識別符号が検出されなかっ
たときは、ステー2プkが実行される。すなわち制御回
路116から供給されたサンプリング周波数32 kH
zに対応した符号はパターン検出回路115−18で検
出され、カウンタ115−17で計数されている。カウ
ンタ115−17の計数値が“2゛°すなわち同し操作
を2回繰返してもサンプリング周波数識別符号が期待し
ただけ検出されなかった時はステップiが実行され、カ
ウンタ115−17の計数値が“2”未満のときはIヰ
びステップ6が実行される。
以りの如く、磁気テープ46の走行速度は制御されて、
磁気ヘッド50−17で検出されたサンプリング周波数
識別符号の内容すなわちサンプリング周波数に対応した
速度に制御される。
コントロール信号発生回路115の出力は波形等化回路
105、ビット同1111検出回路107、マスク発振
器16、夕・fミングバルス発生回路118に供給され
ているため、波形等化回路105の周波数特性、ビット
同期検波回路107のVCO107の−3の自走周波数
、マスク発振器16の発振周波数、タイミングパルス発
生回路118から出力されるタイミングパルスはサンプ
リング周波数に対応して切任えられることになる。
また、復調器109の出力は、ビット同期信号およびフ
レーム同期信号とともにサブ符号デコーダ119および
CRC検出回路120に供給され、復調器109の出力
中のサブ符号はサブ符号デコーダl L 9でデコード
され、デコード出力はサブ符号レジスタ122に置数さ
れる。またサブ符号中の誤りはCRC検出回路120で
検出され、そこで立てられたポインタはCRCポインタ
レジスタ121に供給される。CRCポインタ121は
サブ符号レジスタ122にコントロール信号を送りCR
Cポインタレジスタ121の中にポインタが存在する時
は、そのポインタが立つtiiJのサブ符号レジスタ1
22から出力する。またCRCポインタレジスタ121
にポインタが存在しない時はCRC検出回路120で検
査したサブ符号をサブ符号レジスタ122から出力する
。またCRCポインタレジスタ121からはエラー訂+
E回路112にもコントロール信号を送り、CRCポイ
ンタレジスタ121にポインタが存在しない時はエラー
訂正回路112にエラー訂正動作をさせないようなコン
トロール信号を送りポインタが存在する時はエラー訂正
回路112にエラー訂正動作をさせるコントロール4r
i;陣を送る。
ビット同期検出回路107で検出したビット同期信号お
よびフレーム同期検出回路108で検出したフレーム同
期信号を受けたタイミングパルス発生回路111からは
ビット検出回路107で検出したビット同期信号に対応
した各種タイミングパルスが出力され、フレーム同期検
出回路+08、復調器109、識別符号検出回路110
゜、エラー訂正回路112、符号判別回路1.13、コ
ントロール信号発生回路115はビット同期検出回路1
07で検出されたビット同期信号に対応して動作させら
れる。
一方、磁気へラド50−16により検出された行帰は増
幅器126−18により増幅され、波形等化回路127
−IEiにより等化され、波形等化回路127−16の
出力は波形整形回路128−16で波形整形される。波
形整形回路128−18の出力はビット同期検出回路1
29−18.、 フレーム同期検出回路130−18に
てビット同期信号、フレーム同期信号が検出され、復調
器13’1−16で復調されるつ復調′JjrL 31
−18の出力はレジスタ134−18に置数される。ま
た波形整形回路128−113の出力はフレーム毎にC
RC検出回路133−18にて誤りのチェ・ツクが行な
われ、CRC検査をした結果誤りが検出された時はポイ
ンタを立てレジスタ134−18にポインタを出力する
。ポインタはレジスタ134−IGにCRC検査をした
PCM符号と共に記憶するl/ジスタ134−18の置
数値は書き込みアドレス発生回路136−16のアドレ
ス指定にしたがって記憶回路135.1Bに記憶される
。また古き込みアドレス発生回路136−1+1の書き
込みアドレス発生タイミング信号は書き込み優先指示回
路137−18に供給されて読み出しアドレス発生回路
138からの読み出し指示時とit)さ込みアト1/ス
発生回路136−18からの書S込み指示時とか競合し
たときは書き込みが優先させられる。
またビ・ント同期検出回路129−18で検出したビッ
ト同期信号およびフレーム同期検出回路130−16で
検出したフレーム同期信号を受けたタイミングパルス発
生回路132−18から1±ビット同期検出回路129
−18で検出したピッI・同期信号に対応した各種タイ
ミング/(ルスが出力され、フレーム同期検出回路13
0−18、復調器131−18 、CRC検出回路13
3−IG、し・ンスタ134−113はビット同期信号
に対応して動作させられ、書き込みアドレス発生回路1
36−18の7トレス信号が出力させられる。
また、再生部125−1〜125−15の作用も再lt
部125−16の作用と同様である。
読み出し指示信号発生回路139は、→テンプ1ノング
周波数識別符号の内容にしたかったマスク発振器16の
発振出力を受けて、読み出し指示信けを読み出しアドレ
ス発生回路138に一供蕎一する。
読み出し指示信号を受けた読み出しアドレス発生1(1
1路13Bからは読み出しアドレスが記憶回路13’5
−1〜135−18に供給され、記憶回路135−1〜
135−18の記憶データは読み出されてディンタリー
ブ回路140に書き込まれる。デインタリーブ回路14
0に書き込まれたデータはエラー訂正回路156でエラ
ー訂正されディンタリーブ回路140にてディンタリー
ブされて読み出される。ディンタリニブされたPCMデ
ータはエラー訂正回路156で訂正できなかった時エラ
ー補lF回路141でエラー補正を受ける。エラーが無
かった時またはエラー訂正できた時はそのまま、左チヤ
ンネル音声のPCM符号はD/A変換器142に供給さ
れてアナログ信号に変換され、右側チャンネル音声のP
CM符号はD/A変換器143に供給されてアナログ信
号に変換される。
D/A変換器142から出力されたアナログ信号はデグ
リッチャ144に、D/A変換器143から出力された
アナログ信号はデグリッチャ145に供給されてグリッ
チが除去され、デグリッチャ144の出力はローパスフ
ィルタ146−1〜146−3に供給され、デグリッチ
ャ145の出力はローパスフィルタ147−1〜147
−3に供給される。ローパスフィルタ146−1〜14
6−317)出力は切替スイッチ回路Sl′によりその
1つが選択され、バッファ増幅器149で増幅されて出
力端子OLに供給され、再生された左側チャンネル音声
信号が出力される。ローパスフィルタ147−1−14
7−3の出力は切替スイッチ回路92′によりその1つ
が選択され、バッファ増幅器150で増幅されて出力端
子ORに供給され、再生された右側チャンネル音声信号
が出力される。
一方、コントロール信号発生回路115の出力はデコー
ダ148に供給されてデコードされ、このデコード出力
により切替スイッチ回路S1′、S2′は切替えられ、
バッファ増幅器149゜150の利得が制御される。す
なわちフィルタ146−1〜14.6−3.147−1
〜147−3は磁気テープに記録されているPCM符号
のサンプリング周波数に対応して切替えられることにな
り、D/A変換器142.143で変換されたアナログ
信号の高域成分がサンプリング周波数に対応して除去さ
れ、またバッファ増幅器149.150の利得もサンプ
リング周波数に対応して切替えられることになり、ロー
パスフィルタ146−1〜146−3の損失の差異およ
びローパスフィルタ147−1〜147−3の損失の差
異が補償される。
コントロール信号発生回路115の出力およびマスタ発
振器16の出力を受けたタイミングパルス発生回路11
8はサンプリング周波数に対応した各種タイミングパル
スを発生して、読み出し指示アドレス発生回路138.
読み出し指示信号発生回路139、デインタリーブ回路
140、エラー訂正回路156、D/A変換器142.
143、デグリッチャ144,145、エラー補正回路
141に供給されるため、磁気テープ46に記録された
PCM符号のサンプリング周波数にしたがった信号処理
速度で信号処理がなされることになる。
またコントロール信号発生回路115の出力は” 0 
” セy トpi1路151.152、D/A変換器1
42.143へ供給しあらかじめサンプリング周波数に
応じて非伝送ビットが決められている場合は非伝送ビッ
トに対応するビットを0″にセットする。
あらかじめサンプリング周波数側こ応じて非伝送ビット
が決められていない場合は、サブ符号で送られてくる非
伝送ピッ)lbを表わす符号をflJI 61回路12
4で判読し制御回路124から” o ”セット回路1
51.152およびD/A変換器142゜143へ図示
していないコントロール信号を送り該当する非伝送ビッ
トをO”にセットする。
以り説明した如く本発明によれば、磁気記録媒体の移動
速度を可変に構成し、磁気記録媒体に記録させるトノ、
り数、フレームを構成するトラック当りのソート数を変
えることなく、記録のときサンプリング周波数に応じて
磁気記録媒体の走行速度および信号処理系の処理速度を
制御するとともに磁気記録媒体I−にサンプリング周波
数に対応したサンプリング周波数情報を記録し、再生の
とき磁気記録媒体に記録されているサンプリング周波数
情報にしたがって磁気記録媒体の走行速度および信号処
理系の処理速度を制御するため、サンプリング周波数の
差異にかかわらず信号処理系を複数対没ける必要はなく
、かつ最小記録波長をほぼ同一にでき良好な信じ伝送が
可能となる。
また同一のパリティチェック系を使用するため、→J=
ンプリング周波数にかかわらずエラ訂11:能力もほぼ
同一にすることがてきる5、またA/D変換前のアナロ
グ信号増幅系の刊イ1、)、1)/へ友換後の7す1J
 O/’ G、j”r、’増幅系の利得4リップリング
周波数にしたがって制御したため、l’l−パスフィル
タを切換えて折り返し雑音ケ除去し、↑た出力アナ1−
Iグイ、;易−の11b域1戊分を除去する]:ツ合に
q−ハスフィルタの損失に差異があってもこわを補償す
ることができる。
第 1 表
【図面の簡単な説明】
第1図(a)、第1図(1))および第1図fclけ木
鎖明の一実施例を示すゾロツク図てあり、第1図(、l
)は記録系を、第1図(blおよび第1図+C+はり)
生糸を小している。 第2図は本発明の一実施例における等化回路および波形
整形回路のプロ、り図。 第3図は木うと明の一実施例におけるヒ、1・同期研出
回路のブロック図、。 第4図は本発明の一実施例における得易判別回路、検知
回数カウンタおよ0・コノ” ” 仏弓51:生回路の
プp7り図。 第5図は本発明の一実施例の作用の説明に11!する流
れ図。 1.2、+ 49 i6.3−、 iQ’ + !’i
 0 ハフ / /”I’j lv、i gsl、3−
1〜3−3.4−+ 〜4−3、+46−+〜146−
うおよび] 47−+〜] 47−3 ・・「ツーバス
7・rノト夕、7お5J二び8 ・リーフプル7ノトポ
−ルよび10・・−Al1)変換器、11およU’+2
−・I’およびQ検11fI/−1・発ノ1ー回W:’
+、13、1:う5−1〜1:(5−16・+iU恒回
路、]4・・・システム制御回路、16・・マスタつご
振器、17.111.118.132−+〜128−6
・・タイミングパルス発生回路、】8・・ケーノ走灯基
を信号発生回路、19・・・サンプリングJ閉波数識別
符号発生回路、20・・・サシrr弓発生回路、21・
・・エラー訂正得る発生回路、22.3:(−+〜33
−17・・・七ンクタ、 25・・・デマルチプレクサ
、26.35−1〜35−+e・・・記録増幅器、28
−1および28−2・・・再生記録功科スイッチ、30
−1〜30−17・・配録部、31−1〜3]−+6・
・・OR,0符号発生回路 32−1〜32−+7−・
・フレーム同期符号発生回路、34−1〜34−+7・
・・変調器、40−1〜4O−1sおよび50−1〜5
O−+8−・・磁気ヘッド、41・・・比牧回路、42
・・・サーホ増幅器、44・・・キャブズタノモーク、
45−・・キャノスタノ、101・・・テープ走イ:f
基(y+信号f11生回路、102・・テープ走行参照
信弓発生回路、105.127−+〜]、27f+6 
・・、波形等化回路、106.128−+〜128−1
6・・・波形整形回路、107.129−1〜129−
+6− ヒ、y )同期検出回r6、I()と、+3(
1−+ −130−+e・・フンーム同期検出回路、1
00.131−1〜131−+6・・・曳調器、110
・・識別T”f ’j W’Jh 出回11’3,11
3 =−(fシ」判別回&M、T I −1−検知回数
カワ/り、+15・・コノi c−−ル4tf ’3つ
C子回路、116・制御回路、117・・II動停止1
に示回路、+36−+〜136−16・−・書き込み〕
′ドンス発生回路、138・・読み出し71” l/ス
発子牛回路139・・・読み出し指示信υ発生回路−1
40−・・ディツタリーグ回路、142および143 
・・IJ / A変換器、153・・・速度参1((イ
成用発生器、154・・・パルスゼネレーク、155−
・・〕−dl皮截−屯j七変換器、156・・・エラー
訂)1:回路。 特肝出願人 トリオ株式全層 代理人 弁理1− 砂を信夫 手続補正書 昭和58年11月a日 特許庁長箋若杉和夫殿 1、事件の表示 昭和58年特許願第178988号 2、発明の名称 磁気記録再生装置 3、補正をする者 事件との関係 特許出願人 住所東京都渋谷区渋谷2丁目17番5号氏名 (359
))リオ株式会社 代表者 石 坂 −義 4、代理人 〒107 軍49B−1587住所東京都
港区南青山5丁目9番15号自 発 7、補正の内容 図面の第1図(a)、第1図(b)、第1図(C)、第
2図、第3図、第4図および第5図を添付の通り(内容
に変更はなくトレシングペーパーに描いたもの)補正し
ます。 以上 二) 手続補正書 昭和59年10月6日 特許庁長官 志 賀 学 殿 1、事件の表示 昭和58年特許願第178988号 2、発明の名称 磁気記録再生装置 3、補正をする者 事件との関係 特許出願人 住所東京都渋谷区渋谷2丁目17番5号氏名 (359
))リオ株式会社 代表者 石 坂 −義 4、代理人 〒107電498−1587住所東京都港
区南青山5丁目9番15号自 発 6、補正の対象 図 面 7、補正の内容 図面の第1回出)および第4図を添付の通り補正します
。 以上

Claims (1)

    【特許請求の範囲】
  1. 7ナ一グ信号なPCM符号に変換して磁気記録媒体Kt
    ピ録し、jL録i)CM符号を検出してχすpグ信号に
    再生ずる磁気、i[′8録再生装置において、磁気記録
    媒体に記録させるトラ、り数、フンームを構成するトラ
    ック配置dおよびトラック当りのワード数を変えること
    なく、6己企遺のときサンプリング周波数にI、+:;
    じてAl1)変換前の増幅系の利(()、磁気記録媒体
    の走行速度および信号処理系の信号処」(11速度を制
    御するとともに、磁気記録媒体にサンプリング周波数に
    対応したサンプリング周波数情報と磁気記録媒体の走行
    速度)、(幣情報とをi?emし、再生のとき磁気記録
    媒体に記録されているサンプリング周波数情報にしたが
    って磁気記録媒体の走行速度、信号処理系の信号処理速
    度およびD/A変換後の増幅系の利得を制御するように
    してなることを特徴とする磁気記録再生装置。
JP17898883A 1983-09-27 1983-09-27 磁気記録再生方式 Pending JPS6070505A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP17898883A JPS6070505A (ja) 1983-09-27 1983-09-27 磁気記録再生方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17898883A JPS6070505A (ja) 1983-09-27 1983-09-27 磁気記録再生方式

Publications (1)

Publication Number Publication Date
JPS6070505A true JPS6070505A (ja) 1985-04-22

Family

ID=16058146

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17898883A Pending JPS6070505A (ja) 1983-09-27 1983-09-27 磁気記録再生方式

Country Status (1)

Country Link
JP (1) JPS6070505A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0238194A2 (en) * 1986-02-18 1987-09-23 Sony Corporation Methods of and apparatus for recording signals on a disc-shaped recording medium

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS576415A (en) * 1980-06-11 1982-01-13 Matsushita Electric Ind Co Ltd Digital signal recording and reproducing device
JPS5727411A (en) * 1980-07-26 1982-02-13 Sony Corp Multichannel recording method
JPS57141005A (en) * 1981-02-24 1982-09-01 Sony Corp Magnetic recording method
JPS58125209A (ja) * 1982-01-20 1983-07-26 Mitsubishi Electric Corp Pcm記録再生装置
JPS58161117A (ja) * 1982-03-19 1983-09-24 Matsushita Electric Ind Co Ltd Pcm記録再生装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS576415A (en) * 1980-06-11 1982-01-13 Matsushita Electric Ind Co Ltd Digital signal recording and reproducing device
JPS5727411A (en) * 1980-07-26 1982-02-13 Sony Corp Multichannel recording method
JPS57141005A (en) * 1981-02-24 1982-09-01 Sony Corp Magnetic recording method
JPS58125209A (ja) * 1982-01-20 1983-07-26 Mitsubishi Electric Corp Pcm記録再生装置
JPS58161117A (ja) * 1982-03-19 1983-09-24 Matsushita Electric Ind Co Ltd Pcm記録再生装置

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP0238194A2 (en) * 1986-02-18 1987-09-23 Sony Corporation Methods of and apparatus for recording signals on a disc-shaped recording medium

Similar Documents

Publication Publication Date Title
JPS61236074A (ja) Pcm信号記録再生装置
EP0220033A2 (en) A PCM recording and reproducing apparatus
JPS6070505A (ja) 磁気記録再生方式
JPS6070552A (ja) 磁気記録再生方式
US7136420B2 (en) Recording of super-audio or like one-bit-per-sample signals on a PCM recorder
JPS6070551A (ja) 磁気記録再生方式
JPS6070554A (ja) 磁気記録再生方式
JPS6070553A (ja) 磁気記録再生方式
JPS5842522B2 (ja) Pcm ロクオンキ
JPS5818027B2 (ja) シンゴウデンソウホウシキ
JPS58105412A (ja) Pcm方式記録再生装置
JPS6070555A (ja) 磁気記録再生方式
JPS6390075A (ja) デイジタル信号復調装置
JPH01137466A (ja) ディジタル信号記録再生装置
JP3463371B2 (ja) ディジタル信号記録装置及びディジタル信号記録方法
JP2573245B2 (ja) 復調回路
JPH03156773A (ja) 記録装置・再生装置および記録再生装置
EP0488689B1 (en) Multi-channel data recorder
KR950013378B1 (ko) 디지탈 오디오 테이프 레코더의 서브코드 기록장치
JPS62152271A (ja) 画像記録再生装置
JPH07122963B2 (ja) 情報記録再生装置における記録装置
JPS62125578A (ja) 再生クロツク発生装置
JPS61230678A (ja) Pcm信号記録再生装置
JPH04355273A (ja) ディジタルデータの記録再生装置
JPH01113961A (ja) ディジタル磁気記録再生装置