JPS6070554A - 磁気記録再生方式 - Google Patents

磁気記録再生方式

Info

Publication number
JPS6070554A
JPS6070554A JP58178991A JP17899183A JPS6070554A JP S6070554 A JPS6070554 A JP S6070554A JP 58178991 A JP58178991 A JP 58178991A JP 17899183 A JP17899183 A JP 17899183A JP S6070554 A JPS6070554 A JP S6070554A
Authority
JP
Japan
Prior art keywords
circuit
output
sampling frequency
code
supplied
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58178991A
Other languages
English (en)
Inventor
Hirotaka Kurata
倉田 裕隆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TRIO KENWOOD CORP
Trio KK
Kenwood KK
Original Assignee
TRIO KENWOOD CORP
Trio KK
Kenwood KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TRIO KENWOOD CORP, Trio KK, Kenwood KK filed Critical TRIO KENWOOD CORP
Priority to JP58178991A priority Critical patent/JPS6070554A/ja
Publication of JPS6070554A publication Critical patent/JPS6070554A/ja
Pending legal-status Critical Current

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 不発1jjは固定ヘッドを備え、異なるサンプリング周
波数で符号化されたPCM信号を同一信号処理系で処理
し得るようにした磁気記録媒体装M1こ関する。
複数の固定ヘッドを備えて音声信号を変換したPCM信
号を記録、再生する磁気記録再生装置において、人力信
号を標本化する際のサンプリング周波数については種々
のものが存在し、サンプリング周波数に統一はない。
異なる周波数でサンプリングされ符号化されたPCM信
号を同一伝送系および信号処理系で処理し得れば極めて
好都合である6 (発明の目的) 本発明は上記にかんがみなされたもので、サンプリング
周波数の差異にかかわらず、同−信号処Jll系で処理
しIXIる磁気記録再生装置を提供することをLl的と
する。
(発明の構成) 未発IJIはアナログ信号をPCM符号に変換して磁気
記録媒体に記録し、記録PCM符号を検出してアナログ
信号に再生する磁気記録再生装置において、・磁気記録
媒体に記録させるトランク数、フレームを構成するトラ
ック配置およびトラック当りのクー1′:゛数を変える
ことなく、記録のときサンプリング周波数に応じて磁気
記録媒体の走行速度および信号処理系の信号処理速度を
制御するとともに、磁気記録媒体にサンプリング周波数
に対応したサンプリング周波数情報と磁気記録媒体の走
行速度基準情報とを記録し、再生のとき磁気記録媒体か
ら検出したサンプリング周波数情報が所定の複数回同一
であることを検知し、この検知したサンプリング周波数
情報にしたがって磁気記録媒体の走をa度およびイ菖略
処理系の信号処理速度を制御することを特徴とするもの
である。
以下1本発明を実施例により説明する。
第1図(鴫、((へ)および(C)は本発明の一実施例
の構成を示すブロック1Δであり、第1図(a)は記録
系を、第1図((へ)および(C)は再生系をそれぞれ
示しており、磁気テープ駆動系は同一であり11f生系
にのみ小しである。
本発明の一実施例において、2チヤンネルのアナログ音
声信号をPCM符合に変換して記録再生する場合を例に
説明する。
まず記録系について説明する。入力端子INL 。
JNRにそれぞれ供給された左、右チャンネルのアナロ
グ音声信号はバッファ増幅器1.2にそれぞれ供給し、
バッファ増幅器lの出力は折り返し雑音を防止するため
のリーブくスフィルタ3−1〜3−3に供給しである6
0−バスフィルタ3−1〜3−3はそれぞれサンプリン
グ招波数fsl 、fs2 、 fs3(たとえば48
 k)lz 、 44.1kHz 、32kHz)に対
応してその通過帯域特性が設定しである。同様に7へア
クア増幅器2の出力は同様にローパスフィルタ4−1〜
4−3に供給しである。ローパスフィルタ4−1〜4−
3はローパスフィルタ3−1〜3−3と同様に構成しで
ある。
ローパスフィルタ3−1〜3−3の出力はサンプリング
周波数に対応した切替信号により切替えられる!uJ!
スイッチ回路Slに供給し、サンプリング周波数に対応
してローパスフィルタ3−1.3−2.3−3の出力中
の1つを選択して利得可変のバッファ増幅器5に供給し
、バッファ増幅器5の出力はサンプルアンドホールド回
路7に供給しである。同様にローパスフィルタ4−1〜
4−3の出力はサンプリング周波数に対応した切替信号
により切替えられる切替スイッチ回路S2に供給し、サ
ンプリング周波数に対応してローパスフィルタ4−1.
4−2.4−3の出力中の1つを選択して利得可変のバ
ッファ増幅器6に供給し、バッファ増幅器6の出力はサ
ンプルアンドホールド回路8に供給しである。
バッファ増幅器5および6はサンプリング周波数に対応
してその利得が切替制御される。
サンプルアンドホールド回路7.8の出力はそれぞれ各
別にA/D変換器9.lOに供給しである。A/D変換
器9.10の出力は記憶回路13に供給して記憶させる
。記憶回路13に記憶されたデータは所定の順序でP検
査ワード発生器11及びQ検査ワード発生器12に送ら
れ、P検査ワード及びQ検査ワードを演′Q発生し、発
生されたP検査ワード及びQ検査ワードを記憶回路13
に供給して記憶させる。そして読み出し順序を変更する
ことによりPCM符合をインタリーブする。
ここでP検査ワード発生器11及びQ検査ワード発生器
12へ記憶回路13からデータを転送させるアドレス発
生回路及びP検査ワード発生’511及びQ検査ワード
発生器12から記憶回路13へゝ転送するだめのアドレ
ス発生回路および記憶回路13の書き込みアドレス発生
回路および読み出しアドレス発生回路は省略しである。
一方、19はサンプリング周波数に対応してシステム制
御回路14から出力される制御信号を受けてサンプリン
グ周波数に対応したサンプリング周波数情報ことしての
識別符合、たとえばfsl =48 kHzに対しては
” 01 ”の、 fs2 = 44.1)1zに対し
ては10′′の、fs3 ” 32 kHzに対しては
“”11”の識別符合を出力するサンプリング周波数識
別符合発生回路であり、20はシステム制御回路14か
ら出力される制御信号を受けてサブ符合、たとえばPC
M符合に対応する曲番号に対応させた符合PCM符合の
ビットaを示す符合および時間等に対応させた符合を出
力するサブ符合発生回路である。
サンプリング周波数識別符合発生回路19の出力はエラ
ー訂正符合を発生し識別符合に付加するエラー訂正符合
発生回路21に供給し、エラー訂正符合発生回路2■の
出力およびサブ符合発生回路20の出力はセレクタ22
に供給して時間的に選択のうえ記憶回路13に供給して
記憶させる。
記憶回路13から読み出したデータはデマルチプレクサ
25に供給し、記録部30−1〜30−17に配分供給
しである。本実施例においては磁気ヘッドが18)ラッ
クを有する場合を示しており、記録磁気へ、ドを40−
1〜40−18と記し、再生磁気ヘッドを50−1〜5
0−18 と記し同一サフィフクスの磁気ヘッドは対応
している。
デマルチプレクサ25から出力されたインタリーブされ
たPCM符合は記録部30−1〜30−12に、P検査
こワードは記録部30−13 、 30−14に、Q検
査ワードは記録部30−15 、30−16に、サンプ
リング周波数識別符合およびサブ符合とは記録部30−
17にそれぞれ供給しである。
記録部30−1はマルチプレクサ25からの出力を受け
てCRC符合を発生するCRC符合発生回路31−1、
フレーム同期符合を発生するフレーム同期符合発生回路
32−1.セレクタ33−1.記録のための変調をする
変調器34−1、記録増幅器35−1を備えており、フ
レーム同期符合発生回路32−1の出力、マルチプレク
サ25の出力およびCRC符合発生回路31−1の出力
はセレクタ33−1に供給して順次出力して変調器34
−1に供給し、変調する。変調器34−1の出力は記録
増幅器35−1に供給し、増幅器34−1の出力は磁気
ヘッド40−1に供給しである。記録部30−2〜30
−17は記録部30−1と同様に構成してあり、記録部
30−2〜30−17の出力はそれぞれ各別に磁気ヘッ
ド40−2〜40−17に供給しである。
したがって同期符合、インタリーブされたPCM符合お
よびCRC符合を変調した信号が磁気ヘッド40−1〜
4’0−12に供給され、同期符合、P検査ワードおよ
びCRC符合を変調した信号が磁気ヘッド40−13 
、40−14に供給され、同期符合、Q検査ワードおよ
びCRC符合を変調した信号が磁気ヘッド40−1.5
 、40−1ftに供給され、回期符合、サンプリング
周波数識別符合、サブ符合およびCRC符合を変調した
信号が磁気ヘッド40−17に供給されることになる。
磁気ヘッド40−18に供給する信号については後述す
る。
システム制御回路14はキースイッチ15がら供給され
たサンプリング周波数指定信号により。
サンプリング周波数に対応して定めた切替信号を切替ス
イッチ回路S1. S2におよび利得切替信号としてバ
ッファ増幅器5,6に供給する。システム制御回路14
はサンプリング周波数に対応して定めた制御信号をマス
ク発信器16、タイミングパルス発生器17、テープ走
行基準信号発生器18゜サンプリング周波a識別符号発
生回路19、後述するテープ走行参照信号発生器102
および再生記録切替スイッチ28−1を介して速瓜参照
電圧発生器153に供給する。
またシステム制御回路14はキースイッチ15から供給
されたサブ符号指定信号によりサブ符号発生信号を供給
する。
制御信号を受けたマスク発振器16はサンプリング周波
数に対応した周波数の発振をする。タイミングパルス発
生器17はマスタ発振器16の出力とシステム制御回路
14からの制御信号とを受けて指定されたサンプリング
周波1fsl 、 fs2またはfs3の出力をサンプ
ルアンドボールド回路7および8に出力するとともに、
サンプリング周波数に対応した所定のタイミングパルス
をA/D変換器9および10.P検査ワード発生回路1
1およびQ検査ワード発生回路12、記憶回路13の書
キ込みアドレス発生器および読み出L 7 トL/ ス
発生器、マルチプレクサ25、CRC符号発生回路31
−1〜31−1? 、フレーム同期符号発生回路32−
1〜32−17.セレクタ33−1〜33−17、変調
器34−1〜34−17サンプリング周波数識別符号発
生回路19、サブ符号発生回路2o、エラー訂正符号発
生回路21、セレクタ22に供給する。・ システム制御回路14からの制御信号とマスク発振器1
6の出力を受けたテープ走行基準信号発生回路18はサ
ンプリング周波数に比例した周波数のテープ走行基準信
号を出力し、テープ走行基準信号は記録増幅器26に供
給する。記録増幅器26の出力は磁気ヘッド40−18
に供給しである。
23および24は非伝送ピッ)”0”にする非伝送ビッ
ト制御回路であり、たとえばA/D変換器9およびlO
の出力がたとえば16ビツトのときにおいて、14ビツ
トの伝送をするときA/D変換器9および10の出力の
下位2ビツトを削除し、A/D変換器9および10の下
位2ビツトの出力に相当するビットのところに0゛を挿
入するように構成してあり、キースイ・ソチ15からの
ワード当りのビット数指示信号を受けたシステム制御回
路14の出力で制御される。
つぎに磁気テープ46の走行系について説明する(第1
図((へ)参照)。システム制御回路14からの制御信
号とマスク発振器16の発振出力とを受けてテープ走行
参照信号を発生するテープ走行参照信号発生回路102
は比較回路41に供給し、比較回路41の出力はサーボ
増幅器42に供給しである。サーボ増幅器42の出力は
駆動回路43に供給してあり、駆動回路43の出力はキ
ャプスタンモータ44に供給してあって、駆動回路43
の出力によりキャプスタンモータ44を駆動する。45
はキャプスタンである。キャプスタンモータ44にはパ
ルスゼネレータ154が機械的に連結してあり、パルス
ゼネレータ154の出力は1グ生録音切替スイッチ28
−2を介して比較回路41に供給しである。またパルス
ゼネレータ!54の出力は丹生録音切苔スイ・ンチ28
−2を介して周波数−電圧変換機155に供給してあり
、周波数−電圧変換機155の出力および速度参照電圧
発生器153の出力電圧はサーボ増幅器42に供給し、
円満の電圧が一致し、かつ比較回路41の両人力の位相
が一致するようにサーボ増幅器42でキャプスタンモー
タ44を制御する。
なお、再生記録切替スイッチは前記した再生記録切替ス
イッチ28−1.28−2以外は省略しである。
つぎに再生系について説明する。磁気ヘッド50−18
で検出した信号は、サンプリング周波数に比例した周波
数のテープ走行基準信号であり。
増幅器100に供給しである。増幅器100の出力はテ
ープ走行基準信号再生回路101に供給し、テープ走行
基準信号再生回路101の出力は+lj生記録スイッチ
28−2を介して比較回路41に供給しである。一方、
後述するコントロール信号発生回路115からの出力は
システム制御回路14からの出力に代ってテープ走行参
照発生回路102に供給してあり、コントワール信号発
生回路115からの出力は再生記録切替スイッチ28−
1を介して速度参照電圧発生器153に供給しである。
103はサンプリング周波数識別符合およびサブ符合復
調装置である。r磁気ヘツl”50−17で検出した信
号は増幅器104に供給しである。磁気ヘット50−1
7で検出した信り中にはサンプリング周波数識別符合お
よびサブ符合等が含まれている。増幅器104の出力は
波形等化回路105に供給してあり、波形等化回路10
5の出方は波形整形回路106に供給しである。波形整
形回路106の出力はビット同期検出回路107、フダ
ーム同期検出回路108および復調器109に供給しで
ある。
第2図は波形等化回路1o5.波形整形回路106の一
例を示している。波形等化回路105はコントロール信
号発生回路115がらの信号すなわちサンプリング周波
数識別符合の内容によってリニアフェイズを保持しなが
ら周波数特性を変えて磁気テープ信号伝送帯域内の周波
数を平坦にするイコライザ増幅器105−1と、サンプ
リング周波数識別符合の内容に下って遅延回路の遅延時
間を設可してイコライザ増幅器105−1の出力のパル
ス幅を必要とする幅まで挟ばめる。パルススリミンク回
路105−2、パルススリミング回路105−2の出力
を積分する積分回路105−3とからなっている。一方
、波形整形回路106は波形等化回路105の出力信号
から直流再生をするための直流再生回路106−1およ
び波形等化回路105の出力と直流再生回路106−1
の出力とを比較する電圧比較回路106−2とからなっ
ている。
第3図はビット同期検出回路107を示している。ビッ
ト同期検出回路107は波形整形回路106の出力を受
けてその出力のエツジ部発生のとき分周5107−4の
出力から作った信号のエツジ部を抽出するエツジ抽出回
路107−5と、波形整形回路106の出力のエツジと
エツジ抽出回路。
107−5で抽出した分周器107−4の出力から作っ
た信号のエツジとの位相を比較する位相比較回路107
−1、位相比較回路107−1の位相比較出力を増幅す
る誤差増幅器107−2.サンプリング周波数検知符合
の内容によって自走周波数が制御されかつ誤差増幅器1
07−2の出力で発振周波数が制御される電圧制御発振
器(VCO)107−3、VCO107−3の出力を分
周する分周回路107−4からなるPLLH路で構成し
である。
復調器109の出力およびビット同期検出回路107の
出力はサンプリング周波数識別符合検出回路110に供
給してあり、サンプリング周波数識別符合を検出する。
識別符合検出回路110の出力はエラー訂正回路112
に供給してあって、。
サンプリング周波数検知符合のエラー訂正をする。エラ
ー訂正回路112の出力はサンプリング周波数識別符合
を判別する符合判別回路113に供給し、符合判別回路
113の出力はサンプリング周波数検知符合に対応する
符合が少なくとも1回以上出力されたかを検出する検知
回数カウンタ114およびN回以上出力されたかを検出
してサンプリング周波数検知符合の内容に対応した出力
を発生するコントロール信号発生回路115に供給しで
ある。コントロール信号発生回路115の出力は波形等
化回路105.127−1〜127−I6、ビット回+
iJI検出回路107,129−1〜129−16.制
御回路116、マスタ発振器16、後述するデコーダ1
48、D/A変換器142.14・3゛0”ゝセット1
51,152およびタイミングパルス発生回路118に
供給しである。但しD/A変換器142.143および
”o”セ、ト151.152は制御回路124からコン
トロール信号を受ける方法もある。
第4図はコード判別回路113、検知回数カウンタ11
4およびコントロール信号発生回路115のブロック図
を示している。
コート判別回路113はエラー訂正回路112からの出
力をパラレルデータに変換するシリアル/パラレル変換
器113−1、シリアル/パラレル変換器113−1の
出力からサンプリング周波数fcl 、 fc2 、 
fc3に対応するサンプリング周波数識別符合をそれぞ
れ判別するデータ検出回路113−2〜113−4とか
らなっている。データ検出回路113−2〜113−4
はそれぞれサンプリング周波数識別符合゛01″′、“
1o″、°゛11°゛の高電位側を端子Gll側に、サ
ンプリング周波数識別符合°“01パ、”10’“、’
II”を端子G12側にそれぞれ出力する。
検知回数カウンタ114はデータ検出回路113−2.
 113−3.113−4のそれぞれの端子Gll側の
出力を少なくとも1回カウントするカウンタ114−1
,114−2.114−3、制御回路116から出力さ
れる強制的にテープ速度を指示するデータを受けてその
立」:りを検出しカラン多114−1−114−3をリ
セットする立−1スリ検出回路114−4とからなって
いるカウンタ114−1〜114−3の出力はそれぞれ
コントローラ116へ供給する。
コントロール信号発生回路115はデータ検出回路11
3−2.113−3.113−4のそれぞれの端子Gl
l側の出力をカウントするN進カウンタ115−INl
 l 5−3と、N進カウンタ115−1〜115−3
がNカウントしたときの出力で切替えられさ切替スイッ
チ回路115−5〜115−7と、切替スイッチ回路1
15−5〜115づを介して出力されたデータ検出回路
113−2〜113−4の端子G12側の出力をラッチ
するラッチ回路115−8とを備えている。コントロー
ル信号発生回路115はまた、制御回路116からの再
生指示パルスを受けるオア回路115−8〜115−1
1.115−22を備えており、オア回路115−9に
はさらにカウンタ115−2および115−3の出力が
供給してあり、オア回路115−10にはさらにカウン
タ115−1およ ひ115−3の出力が供給してあり
、オア回路 115−11 にはさらにカウンタ115
−1および 115−2の出力が供給してあって、オア
回路 115−11〜115−11の出力はそれぞれ各
別にカウンタ115−1〜115−3によりセンi・信
号として供給して出力を発生していないカウンタをリセ
ッI・する。カウンタ115−1〜115−3の出力は
オア回路115−12に供給し、オア回路115−12
の出力は遅延回路115−i3に供給しd延回路115
−13の出力はコントローラ116へ供給しまたラッチ
回路t t 5−eにう・ンチパルスとして供給すると
ともに、スイッチ回路115−14および115−15
に切科信吟として供給してラッチ回路115−8の出力
をス4 ンチ回路115−14を介してコントロール信
り発生回路115の出力として出力する。制御回路11
6から出力されたテープ速成を強制的に指小するデータ
はパターン検 出回路115−18に供給しパターン検
出回路 115−18に設定してパターンたとえばfs
’3 = 32 kHzに対するパターンを検出し、パ
ターン検出回路115−18の出力は状態力。
ウンタ115−17に供給して2回カウンI・出力をコ
ントローラ116および自動停止1−表示回路117に
供給する。制御回路116かもの再生指示パルスは微分
回路115−18で微分した出力でカウンタ115−1
7をリセットする。
エラー訂正回路112からのエラー検出出力はオア回路
115−1!IIを介してロフリップフロ、プ回路11
5−20にクロックパルスとして供給し、ロフリンプ回
路115−20の出力はエラー回数をカウントするM進
カウンタ115−21に供給する。エラー回数をM回カ
ウントしたカウンタ115−21の出力はオア回路11
5−221と供給し、オア回路115−22の出力を微
分回路115−23で微分し、この微分出力でう・ソチ
回路115−8をリセットする。
一方、フレーム回期検出回路108で検出したフレーム
回期出力と同じようにフレーム毎に発生する信号をロフ
リップフロツプ回路115−20にリセット信号として
供給してあり、状態カウントをフレーム毎にリセットす
る。フレーム同期出力と同じようにフレーム毎に発生す
る信号を同時にアンド回路115−24に供給し、アン
ド回路115−25の出力は微分回路115−25で微
分し、微分出力でカウンタ115−21を1ノセツトし
、フレーム41Fにカウンタ115−21の出力を1ノ
セツI・させる。一方、ロフリツプフロツ7” [i、
iJ 路115−20の出力を反転とだ出力はアンド回
路115−24に供給してあって、エラーが検出されて
いるときにフレーム毎に発生される信りによるカウンタ
115−21のリセットを禁11ニする。
復調器109の出力、ビット回期検出回路107の出力
(以下ビット同期信号)およびフレーム同期検出回路1
08の出力(以下フレーム同期信号)はサブ符合デコー
ダ119におよびCRC検出回路120に供給してあり
、復調器109の出力からサブ符合を検出し、サブ符合
はサブ符合レジスタ122に供給する。CRC検出回路
120−はサブ符合の誤りを検出して誤りが検出された
時にはCRCポインタレジスタ121に誤っていること
を示すポインタを供給しCRCポインタレジスタ121
はそのポインタを記憶するCRCポインタ121の出力
はサブ符合レジスタ122に供給してCRCポインタレ
ジスタにポインタが無ければサブ符合レジスタは誤り検
査したサブ符合を制御回路124及び表示回路123に
送り、ポインタが有ればポインタが立つ前の誤りが検出
されなかったサブ符合を制御回路124および表示回路
123に送る。サブ符合レジスタ122の出力は表示回
路123および制御回路124に供給してあって、サブ
符合レジスタ122に置数されたサブ符合の内容を表示
回路123で表示し、サブ符合の内容に応じて制御回路
124を制御し、制御回路124の出力で、たとえば曲
番号選択等を行なう。
また、タイミングパルス発生回路111は、ビット同期
検出回路107で検出されたビット同期信号およびフレ
ーム同期検出回路108で検出したフレーム同期信号を
受けてフレーム同期検出回路108.復調器109、識
別符合検出回路110、エラー訂正回路112、コード
判別回路113、コントロール信号発生回路115にそ
れぞれ、ビット同期検出回路107の出力に対応したタ
イミングパルスを供給する。
また、磁気ヘッド50−1〜50−18で検出した出力
は1q生部125−1−125−18にそれぞれ各別に
供給しである。
再生部125−16は磁気ヘッド50−18からの検出
出力を増幅する増幅器128−16増幅器126−16
の出力を等化する波形等化回路127−16、波形等化
回路127−18の出力を整形する波形回路128−1
6.波形整形回路128−16の出力からビット同期信
号、フレーム同期信号をそれぞれ検出するヒツト同期検
出回路129−16゜フレーム回期検出回路130−1
6.波形整形回路128−18の出力を復調する復調器
131−16、ビット回期検出回路129−18で検出
したビット同期信号およびフレーム同期信号検出回路1
30−16で検出したフレーム同期信号からタイミング
パルスを発生するタイミングパルス発生回路13’2−
ISを備えており、これらは符合復調装ど103と同様
である。波形整形回路12B−16の出力はCRC検出
回路133−ISに供給しである。一方、復調器131
−IEIの復調出力はレジスタ134−ISに供給して
あって、レジスタ104−16はCRC検出回路133
−16により誤り検査をしたデータを一時記憶すると共
にCRC検出回路133−IEiから出力されるポイン
タをそのデータと対に記憶し記憶回路135−18へデ
ータとポインタを送る。レジスタ134−18の出力は
記憶回路136−18に、書き込みアドレス発生回路1
36−16により指定されたアドレスに順次記憶させる
ようにしである。また再生部125−18には書き込み
アドレス発生回路136−18の発生アドレスを受けて
後述する読み出しアドレス発生回路138を制御して記
憶回路136−113に書き込みを優先させる書き込み
優先指示回路を備えている。タイミングパルス発生回路
132−18はフレーム回期検出回路130−16.復
調器131−IS、CHC検出回路133−16. レ
ジスタ134−16.書き込みアドレス発生回路136
−18にそれぞれ、ビット同期検出回路129−18で
検出したビット同期信号の周波数に対応したタイミング
パルスを供給する。
+r)生部125−+厄125−15は再生部125−
16と同様に構成してあり、再生部12−1〜125−
12はそれぞれ磁気ヘッド50−1〜5〇−12の検出
出力を受け、記憶回路135−1〜135−12にPC
M符合を記憶し、再生部125−13〜l 25−16
は磁気ヘッド50i3〜50−16の検出出力を受け、
記憶回路135−13〜135−16にそれぞれP検査
ワードデータ、Q検査ワードデータを記憶するようにし
である。
データ読み出し指示信号を発生しかつテインタリープ制
御信号を発生する読み出し指示性は発生回路139はそ
のデータ読み出し指示信号を読み出しアドレス発生回路
138に供給し、読み出しアドレス発生回路138はサ
ンプリング周波数に対応した周期で読み出しアドレスを
記憶回路135−1〜135−16に供給しである。記
憶回路135−1〜135−1ftから読み出したデー
タはデゝインタリーブ回路140に供給し、デインタリ
ーブ回路140に書き込まれたデータはエラー訂正回路
156に所定の順序で取り込まれエラー訂正を受けデイ
ンタリーブ回路140でテインタリーブされてエラー訂
lF回路141へ供給される。
一方、タイミングパルス発生器118はコントロール信
号発生回路115の出力およびマスク発信器16の出力
を受けて、読み出し指示アドレス発生回路138、読み
出し指示信号発生回路139、デインタリーブ回路14
0、エラー訂正回路156、エラー補正回路141、D
/A変換器142.143、デグリツチャ144.14
5にそれぞれ、サンプリング周波数に対応したタイミン
グパルスを出力する。
エラー訂正回路156でエラー訂正しきれなl/)状態
の時はエラー補正回路141にて補正し、補+Eを必要
としないときは補正せず、エラー補正回路141の出力
の左側音声に対するl’cM符合l±D/A変換器14
2に供給し、右側音声にり4するPCM符合はD/A変
換器143&こ4jj給しである。D/A変換器142
の出力11デグ1ノツチヤ144を介してローノくスフ
イルり146−1〜146−3に供給してあり、D/A
変換器143の出力はデグリッチャ145を介してロー
ノぐスフイルタl 47−1−147−3に供給しであ
る。ここでローパスフィルタ146−1−146−3.
 147−1〜147−3はサンプリング周波数に対応
してその周波数特性が設定しである。
コントロール信号発生回路115の出力1士デコータ1
48に供給してあって、デコーダ148の出力はローパ
スフィルタl 46−1−146−3のII力の1つを
選択するシJ替スイッチ回路S′lおよびローパスフィ
ルタ147−1〜l 47−3の出力の1つを選択する
切替スイッチ回路S’2に供給してあって、サンプリン
グ周波数識別符合に対応してローパスフィルタ146−
1〜146−3の出力全選択し、ローパスフィルタ14
7−1〜l 47−3の出力を選択する。
切替スイッチ回路S′、 S′2の出力はデコーダ14
8のデコード出力によりサンプ1ノングト問波数識別符
合に対応して利得が切替えられる利得可変のバッファ増
幅器149.150にそれぞれ供給して1!!I@のう
え、左、右チャンネルの出力端tOL 、ORに供給し
である。
またD/A変換器142および143に1まコントロー
ル信号発生回路115の出力を受けてコントロール信号
発生回路115の、出力がサンプ1ノング周波数32k
)Izに対応する出力のときPCM符合の1’ 4:1
2ヒツトを”0“に設定する非伝送ビット設定器の出力
が供給しである。
−力、非伝送ビット設定器151.152はコントロー
ル信号発生回路115の出力を受けてコンI・ロール信
号発生回路115の出力がサンプリング周波fi32k
Hzに対応する出力のとき、エラー訂正回路156にお
けるエラー訂正のときPCM符合の下位2ビツトが“0
゛であるとさせるための;没定器である。
(発明の作用) 以−1−の如く構成された本発明の一実施例におし)て
、■フレームのワード数Nuを89−トとじ力)つPC
M符合トラックを前記の如く12トランクとして作用を
説明する。
まず記録系について説明する。
記録のときにおいては、キースイ・ンチ15)こよりサ
ンプリング周波数指示およびサブ符合の4r1】曾が行
なわれ、システム制御回路144よりJ科スイッチ回路
31.S2にサンプリング周波数に対応した切替信号が
出力されて切替スイッチljU路S1、S2はサンプリ
ング周波数に対応してジノ持えられゝる。したがってサ
ンプリング周波数力く変えられても折り返し雑音が発生
することもなし)。システム制御回路14はまt−/’
−/ファ増幅器5.6にサンプリング周波数に対応した
利(す」替イ言−号力(Uj〕Jされて八ツファ増幅器
5.6の利1)カーサンプ0ング周波数にしたがって切
替えられる。した力くってローパスフィルタ3−1.3
−2.3.−3の1111の11失の差異、ローパスフ
ィルタ4−1.4−2.4−3の1141の1i失の差
異が補償されることになる。
一方、システム制御回路14からサンプリング周波数に
対応して定められた制御信号を受けたマスク発信器16
はサンプリング周波数に対応した周波数の出力を発生し
、この発振出力とシステム制御回路14からの制御信号
とを受けたテープ走行基べC;信号発生器18はサンプ
リング周波数に比例した周波数のテープ走行基準信号を
発生する。
このテープ走行基準信号は増幅器26で増幅されたうえ
、磁気ヘッド40−18に供給されて磁気テープに記録
される。
また一方、記録のときは1耳生記録切替スイッチ28−
1.28−2は第1図(Uに示す接点位置に切替えられ
ている。システム制御回路14からの制御信号およびマ
スタ発振器16からの発振出力を受けたテープ参照信号
発生回路102からはサンプリング周波数に対応した周
波数の出力が出力され、システム制御回路14からの制
御信号を受けた速度参照電圧発生器1′53からはサン
プリング周波数に対応した速度参照電圧が出力される。
またパルスジェネレータ154の出力は再生記録スイッ
チ28−2を介して比較回路41に供給されるとともに
周波数−電圧変換器155に供給される。最初は磁気テ
ープ46は走行していないため、比較回路41の一方の
入力および周波数〜電圧変換器155の出力電圧はなく
、サーボ増幅器42の出力は最大となり、ギヤブスタン
モータ44は最大トルクで駆動され、磁気テープ46は
走行させられる。この走行によりパルスゼネレータ15
4は出力パルスを発生し、パルスゼネレータ154の出
力は比較回路41に供給されテープ走行参照信号発生回
路102の出力と位相比較され、パルスゼネレータ15
4の出力周波数は周波数−゛重圧変換器155により電
圧に変換されてサーボ増幅器42に供給され、速度参照
電圧発生器153の出力電圧との差電圧および位相比較
器41の出力が加えられてサーボ増幅器42で増幅され
、サーボモータ44はサンプリング周波数に対応した走
行速度で磁気テープ46が駆動されることになる。
一力、入力端子INL、INHに供給された左、右チャ
ンネルのアナログ音声信号はバッファ増幅器1.2によ
り増幅され、ローパスフィルタ3−1〜3−3.4−1
〜4−3に供給され、サンプリング周波数に対応して高
域の制限がなされる。ローパスフィルタ3−1〜3−3
の出方、ローパスフィルタ4−1〜4−3の出方は切替
スイッチ回路s1、S2によりサンプリング周波数に対
応してそれぞれその1つの出力が選択され、バッファ増
幅器7.8で増幅される。この場合にバッファ増幅器7
.8の利得はサンプリング周波数に対応しており、ロー
パスフィルタ3−1〜3−3間の損失の差異およびロー
パスフィルタ4−1〜4−3間の損失の差異が補償され
る。
バッファ増幅器5.6の出力はサンプルアンドホールト
回路7.8に供給されて、キースイッチ15で指定され
た周波数のサンプリングパルスでサンプルアンドホール
ドされる。サンプルアントホールト回路7.8の出力は
A/p変換器9および10でPCM符合にそれぞれ各別
に変換され記憶回路13に記憶される。記憶回路13に
記憶されたPCM符合は所定の順序に従ってP検査ワー
ド発生回路11.Q検査ワード発生回路12に取込みm
′iしてP検査ワードおよびQ検査ワードが負荷されて
、記憶回路l−3に記憶される。キースイッチ15によ
ってPCM符合の非伝送ビット数を指定したときは非伝
送ビット°“o゛°制御回路23.24は制御回路14
から伝送しないビット数の指示を受けそれに対応して非
伝送ビットを0°′に制御する。この制御回路23.2
4はそれぞれP検査ワードの生成およびQ検査ワードの
生成に非伝送ビットを“0°゛に制御してP検査ラード
およびQ検査ワードを演算させると共にPCM符合の非
伝送ビットを°゛O”′に制御する。
記憶回路13に記憶されたPCM1合はインタリープさ
れて読み出され、デマルチプレクサ25に供給され、記
録部30−1〜30−12に供給される。記憶回路工3
から読み出されたP検査ワード、Q、検査ワードはデマ
ルチプレクサ25に供給され、記録部30−138JU
30−14記録部3゜−15および30−18に供給さ
れる。
また一方、サイズリング周波数検知符合発生器19はシ
ステム制御回路14からキースイッチ15により指定さ
れたサンプリング周波数に対応した制御信号を受けてサ
ンプリング周波数に対応した識別符合を出力し、この識
別符合はエラー打止符合発生回路21に供給されてエラ
ー訂正符合か付加されセレクタ22に供給される。また
、サブ符合発生回路20はシステム制御回路14からキ
ースイッチ15により指定された制御信号を受けてサブ
符合を発生し、サブ信号はセレクタ22に供給される。
セレクタ22に供給されたエラー訂IF符合が付加され
た識別符合およびサブ符合は、セレクタ22により選択
され記憶回路13に記憶され、記憶回路13から読み出
されたエラー訂正符合が伺加された識別符合およびサブ
符合はデマルチプレクサ25に供給され、デマルチプレ
クサ25により記録部30−17に供給される。
記録部30−1〜30−17に供給された符合はフレー
ム同期符合、CRC符合が付加され、所定の変調が変調
器34−1〜34−17によりなされて、れる。第1表
において、Wは左側チャンネルアナログ信号に対するP
CM符合を、Wは右側チャンネルアナログ信号に対する
PCM符合を、PはP検査ワードを、QはQ検査ワード
を、Bはサンプリング周波数識別符合を、Sはサブ符合
を示している。
また一方、タイミングパルス発生器17はシステム制御
回路14からの制御信号およびブスタ発振器16の発振
出力を受けサンプリング周波数に対応した各種タイミン
グパルスを発生し、このタイミングパルスはA/D変換
器9および10.P検査ワード発生回路11.Q検査ワ
ード発生回路12、記憶回路13の書き込みアドレス発
生回路および読み出しアドレス発生回路、マルチプレク
サ25、CRC符合発生回路31−1〜31−17、フ
レーム同期符合発生回路32−1〜32−17.セレク
タ33−1〜33−17.変調器34−1〜34−17
、サンプリング周波数識別符合発生回路19、サブ符合
発生回路20、エラー訂iE符合発生回路21、セレク
タ22に供給され、かつサンプリングパルスがサンプル
アンドホールト回路7および8に供給されるため、指定
されたサンプリング周波数にしたがった信号処理速度で
信号処理かなされることになる。
ここで、キースイッチ15によるサンプリング周波数の
指定が変更された場合においても、磁気テープ46は新
たに指定されたサンプリング周波数に対応した走行速度
で駆動される。またローパスフィルタ3−1〜3−4、
ローパスフィルタ4−1〜4−4、/へツファ増幅器5
.6の利得は新たに指定されたサンプリング周波数に対
応して切替り、サンプルアントホールト回路7.8は新
たに指定された周波数のサンプリングパルスによってバ
ッファ増幅器5.6の出力をサンプルアンドホールドす
る。またさらに、磁気ヘッド40−18により新たに指
定されたサンプリング周波数に比例したテープ走行基準
信号15m気テープ46に記録される。−力、A/D変
換器9およびlO,P検査ワード発生回路11.Q検査
ワード発生回路12、記録回路13の書き込みアドレス
発生回路および読み出しアドレス発生回路、マルチプレ
クサ25、CRC符合発生回路31−1〜31−17 
、フレーム同期符合発生回路31−1〜32−7、セレ
クタ33−1〜33−17.変調器34−1〜34−1
7、サンプリング周波数識別符合発生回路19、サブ符
合発生回路21、セレクタ22は、タイミングパルス発
生器17から出力される、新たに指定されたサンブリン
ク周波数に対応した各種タイミングパルスにより動作さ
せられるために、第1表に示す記録フォーマットに変化
はなく、かつ記録最小波長にも変化はないため、記録・
再生に支障が生ずることは無い。
また第1表に示す記録フォーマントの場合、サンプリン
グ周波数がfsl = 48 kHzのときlフレーム
にはl m5ec分のPCM0合が収納され、fs2=
44.1kHz(7)とき1−y レーAx ニは16
07147 m5ec分のPCM符合が、fs3 = 
32 kllZのときlフレームには1.5m5ec分
のPCM符合が収納されることになる。
つぎに再生系の動作について説明する。
ef生に切替えたとき、すなわちキースイッチ15によ
り+lr生を指示したときはシステム制御回路14に再
生の指示がなされる。再生記録切替スイッチ28−1〜
28−3は再生指示と同期してシステム制御回路14の
出力により再生例、すなわち第1図(鴎に示した接点位
置から切替えられる。一方、キースイッチ15の再生指
示出力は制御回路116に供給され再生指示がなされる
。この時点では磁気テープ46はまだ駆動されていない
再生指示がなされた制御回路116からは、再生指示パ
ルスがオア回路115−9〜115−11.115−2
2に供給され、また同時にサンプリング周波数44.1
k)Izに対応した識別符合が所定期間(tl)、強制
的にスイッチ回路115−15に供給される。前者の再
生指示パルスによりカウンタ115−1〜115−3.
115−1?、ラッチ回路115−8はリセットされ、
後者の識別符合の立、1ニリ検出回路114−4で検出
されこの検出出力によってカウンタ114−1〜114
−3がリセットされる(第5図のステップa)。また後
者の識別符号はスイッチ回路115−15を介してコン
トロール信号発生回路115の出力として出力される。
この出力はテープ走行参照信号発生回路102にシステ
ム制御回路14の制御信号に代って供給され、また速度
参照電圧発生器15’3に再生記録切替スイッチ28−
1を介して供給され、同時にマスク発振器16にシステ
ム制御回路14の制御信号に代って供給される。この結
果、マスク発振器16はサンプリング周波数識別符号に
対応するサンプリング周波数に対応した周波数の発振を
する。コントロール信号発生回路115の出力およびマ
スタ発振器16の発振出力を受けたテープ走行参照信号
発生回路102はサンプリング周波数に対応した周波数
の出力を発生し、コントロール信号発生回路115の出
力を受けた速度参照電圧発生器)53はサンプリング周
波数に対応した電圧の出力を発生する。しかるにキャプ
スタンモータ44は停止した状態でテープ走行基準信号
再生回路101も出力を発生していない。これは記録時
のパルスゼネレータ154からの信号が基準信号再生回
路101の出力に置き代った状態であり、記録開始の場
合と同様にキャプスタンモータ44は最大トルクで回転
駆動され、磁気テープ46は走行を開始する。キャプス
タンモータ43が回転駆動されたことによりテープ走行
基準信号再生回路Lotは磁気ヘッド50−18が検−
出した出力を増幅し再生した出力を発生する。テープ走
行基準信号再生回路101の出力はスイッチ28−2を
介して比較回路41および周波数−電圧変換器155に
供給される。この結果キャプスタンモータはテープ走行
参照信号発生回路102の出力に位相周期しかつ速度参
照電圧発生器153の出力電圧と同波数−電圧変換器1
55の出力との差が常々零に収束するよう常にキャプス
タンモータ44が制御されるサンプリング周波数に対応
した回転速度で回転駆動させられる。またコントロー波
数識別符号の出力を発生した場合もそのサンプリング周
波数識別符号の内容に対応した回転速度でキャプスタン
モータ44は回転し、磁気テープ46はサンプリング周
波数に対応した走行速度で走行する。
そこでステップaに引続いて期間t14)ンプリング周
波数fs2 = 44.1kHzに対応した速度に磁気
テープ46の走行速度で駆動される(ステップb)。磁
気へット50−17で検出した出力は増幅器104にて
増幅され、増幅出力は波形等化回路105においてサン
プリング周波数44.1kHzの識別符号の内容に応答
して等化され、波形整形回yA106において波形整形
される。ここでイコライザ増幅器105−1は増幅器1
04から供給される信号の所要周波数占有帯域の周波数
特性を平坦化する回路であり、パルススリミング回路1
05−2はイコライザ増幅器105−1から供給された
信号のパルス幅を必要とする幅まで狭くする回路である
増幅器104から供給される信号の所要占有帯ス幅はサ
ンプリング周波数が異なれば、変化するためコントロー
ル信号発生回路115からのコントロール信号でイコラ
イザ増幅器の周波数特性やパルススリミング回路105
−2を構成する遅延回路のiMK昨間をサンプリング周
波数識別符号の内容に応して+i(変してやる。また積
分回路105−3を設けであるのは磁気テープの記録時
の特性が微分特性を呈するためであって、パルススリミ
ングしたのも積分して前記微分特性を補償するためであ
る。また波形整形回路に直流再生回路106−1を設け
であるのは積分回路105−3の出力信号の正の半波と
負の半波の直流レベルを比較していわゆる直流1/ベル
再生を行なわしめるためである。
波形整形回路106において波形等化回路105の出力
は直流再生回路106−1との比較によって波形整形さ
れるため直流レベルの変動があっても確実に波形整形さ
れることになる。
波形整形回路106の出力からビット同期検出回路10
7、フレーム同期検出回路108によってビット同期信
号、フレーム同期信号が検出される。ビット同期信号の
検出は第3図に示す如く波形整形回路106の出力のエ
ツジどVCO107−3の出力を分周した分周器107
−4から作った信号エツジとを位相比較して検出する。
なおりC0107−3の自走周波数はサンプリング周波
数識別符合によって切替えられる。
ピット回期信号およびフレーム同期信号が供給されて、
波形整形回路106の出力は復調器109により復調さ
れる。この復調出力はサンプリング周波数識別符合およ
びサブ符合であり、エラー訂正回路112で誤り訂正が
なされ、シリアル/パラレル変換器113−1に供給さ
れてパラールデータに変換され、データ検出回路113
−2〜113−3に供給される。いま仮に復調されたサ
ンプリング周波数識別符号が44.1kHzのサンプリ
ング周波数に対応しているものとすれば、データ検出回
路113−2の端子G11に出力が発生しカウンタ11
4−1はそれを少なくとも1回は計数し出力αを発生す
る。出力αを受けた制御回路116はサンプリング周波
数fs2 = 44.1kHzのデータを所定期間(t
l)内に少なくとも1回検知したとしくステップC)、
制御回路116は出力αを受けたときから所定期間(t
2)、テープ走行参照信号発生回路102および速度参
照電圧発生器153にサンプリング周波数44.1kH
zに対応する符号の出力をスイッチ回路115−15を
介して供給する。・この結果磁気テープ46の速度は所
定期間(t2) 、 Fs2 = 44.1kHzに対
応するテープ走行速度に固定される(ステップd)。こ
の所定期間(t2)内にカウンタ115−1がサンプリ
ング周波数44.1kHzの識別符号を計数したときに
は、カラ/り115−1は出力を発生する。カウンタ1
15−1のこの出力により切替スイッチ回路115−5
は切替えられてデータ検出回路113−2の端子G12
からの出力すなわちサンプリング周波数44.1kHz
の識別符号はラッチ回路115−8に供給される。
一方カウンタ115−1の出力はオア回路115−10
 、 115−11を介してカウンタ115−2.11
5−3をリセットすると同 時に、オア回路115−1
2を介して遅延回路 115−13に供給される。遅延
回路115−13はこれを受けてOR回路115−12
から供給された信号よりも所定の時間遅れた信号をその
出力に発生ずる制御回路116には遅延回路115−1
3の出力信号が供給されサンプリング周波数44.1k
Hzの検知符号がN回検知された状態を知らせる(ステ
、プe)。〃延回路115−13の出力はラッチ回路1
15−8にも供給されたデータ検出回路113−2の端
一/−CI2からの出力はラッチ回路115−8におい
てラッチされる。同時に遅延回路115−13の出力に
よってスイッチ回路115−14 、l l 5−15
は切替えられて、ラッチ回路115−8のラッチ出力す
なわちサンプリング周波数44.1kl−1zの識別符
号が制御回路116からの出力に代ってテープ走行参照
信号発生回路102および速度参照電圧153に供給さ
れ、磁気テープ走行速度はサンプリング周波数fs2 
= 44.1k)lzに対応した速度に制御される(ス
テップf)。
一方、エラー訂正回路112からのエラー検出出力はオ
ア回路115−19を介してロフリンプフロー7プ11
5−20に供給され、ロフリッププロップ115−20
の出力はカウンタ115−21で計数されて、Fs2 
= 44.1kHzのサンプリング周波数の識別符号の
訂正回数が監視されている(ステップg)。エラー検出
出力がM回検出されるとカウンタ115−21は出力を
発生しくステップh)、カウンタ115−21の出力は
制御回路116へ供給されて自動再生は停止され、同時
にカウンタ115−21の出力は自動停[L表示回路1
17に供給されて自動再生停止Fが表示される(ステッ
プi)。同時にカウンタ115−21の出力はオア回路
115−22.微分回路115−23を介してラッチ回
路115−8に供給され、ラッチ回路115−8はリセ
ットされる。一方、ステップhにおいてエラー検出回路
112のエラー検出が無いときまたはM回に達するまで
はステップf−hを繰返して磁気テープの走行速度は4
4.1kHzのサンプリング周波数に対応した速度に制
御される。
なお上記は磁気ヘッド50−17によってサンプリング
周波数44.1kHzの識別符号が検出された場合であ
る。磁気ヘッド50−17によってサジブリング周波数
44.1kllzの識別符号が検出されないときはステ
ップCからサンプリング周波39.32 kHzの識別
符号を検出しているかすなわちカウンタ114−3の出
力を検出しくステップC2)、サンプリング周波数32
 kHzの識別符号が検出されたときはステップC2に
引き続いてステップd2、e2、f2、 g2. b2
、iが実行される。これはステップd、e、f、g、h
、iと同様である。またステップC2においてサンプリ
ング周波数32kHzの識別符号が少なくとも1回検出
されなかったとき、またはステップeにおいてサンプリ
ング周波数44.1kHzの識別符りがN回検知されな
かったときは、ステップC2に続いて、またはステップ
eに続いて磁気テープの走行速度をサンプリング周波数
48kHzに対応する速度に所定期間(ti)設定しく
ステップbl) 、ステップCIにおいて所定期間(t
l)内にサンプリング周波数48 kHzの識別符号を
少なくとも1回検出したとき(ス、テップC1)、引き
続いてステップdi、e1. fl、 gl、 iが実
行される。ステップC1においてサンプリング周波数4
8kllzの識別符号を所定期間(tり内に1回も検出
されないとき、またはステップelにおいて所定期間(
E2)内にサンプリング周波数48 kHzの識別&1
号をN回検出されないときは、ステップCI、またはス
テップelに引き続いて、制御回路116はコントロー
ル信号発生回路115の出力信号としてサンプリング周
波数32kHzに対応する符号を所定期間(tl)出力
しくステップb2)、所定期間(tl)内にサンプリン
グ周波数32 kHzの検知符号か少なくとも1回検出
されたとき(ステップj)は、引き続いてステップd2
を実行する。ステップjにおいてサンプリング周波数3
2kHzの識別符号が1回も検出されなかったとき、ま
たはステップe2において所定期間(t2)内にN回す
ンプリング周波数32 kHzの識別符号が検出されな
かったときは、ステー、ブkが実行される。すなわち制
御回路116から供給されたサンプリング周波数32 
kHzに対応した符号はパターン検出回路115−1f
lで検出され、カウンタ115−17で計数されている
。カ ンタ115−17の31数値が2°゛すなわち同
じ操作を2回繰返してもサンプリング周波数識別符号が
期待しただけ検出されなかった時はステップiが実行さ
れ、カウンタ115−17の計数値が“2″未満のとき
は再びステップ6が実行される。
以」二の如く、磁気テープ46の走行速度は制御されて
、磁気へラド5017で検出されたサンプリング周波数
識別符号の内容すなわちサンプリング周波数に対応した
速度に制御される。
コントロール信号発生回路115の出力は波形等化回路
105、ビット同期検出回路107、マスク発振器16
、タイミングパルス発生回路118に供給されているた
め、波形等化回路105の周波数特性、ビット同期検波
回路107のVCO107の−3の自走周波数、マスク
発振器16の発振周波数、タイミングパルス発生回路1
18から出力されるタイミングパルスはサジブリング周
波数に対応して切替えられることになる。
また、復調器109の出力は、ビ・ント同期信号および
フレーム同期信号とともにサブ符号デコーダ119およ
びCRC検出回路120に供給され、復調器109の出
力中のサブ符号はサブ符号デコーダ119でデコードさ
れ、デコード出力はサブ符号レジスタ122に置数され
る。またサブ符号中の誤りはCRC検出回路120で検
出され、そこで立てられたポインタはCRCポインタレ
ジスタ121に供給される。CRCポインタ121はサ
ブ符号レジスタ122にコントロール信号を送りCRC
ポインタレジスタ121の中にポインタが存在する時は
、そのポインタが立つ前のサブ符号レジスタ122から
出力する。またCRCポインタレジスタ121にポイン
タが存在しない時はCRC検出回路120で検査したサ
ブ符壮をサブ91号レジスタ122から出力する。また
CRCポインタレジスタ121からはエラー訂正lF’
J路112にもコントロール信号を送り、CRCポイン
タレジスタ121にボイ/りが存在しない時はエラー訂
正回路112にエラー訂正動作をさせないようなコント
ロール信号を送りポインタが存在する時はエラー訂正回
路112にエラー訂正動作をさせるコントロール信号ヲ
送る。
ビン)開明検出回路107で検出したビット同期信号お
よびフレーム同期検出回路108で検出したフレーム同
期信号を受けたタイミングパルス発生回路111からは
ビット検出回路107で検出したビット同期信号に対応
した各種タイミングパルスが出力され、フレーム回期検
出回路108、復調器109、識別符号検出回路110
、エラー訂1[回路112、符号判別回路113、コン
トロール信号発生回路115はピント同期検出回路10
7で検出されたビット同期信号に対応して動作させられ
る。
一方、磁気ヘラ+;5o−teにより検出された符号は
増幅器126−IEiにより増幅され、波形等化回路1
27−ISにより等化され、波形等化回路127−18
の出力は波形整形回路128−IEiで波形整形される
。波形整形回路12B−IBの出力はピント同期検出回
路129−113、フレーム同期検出回路1301[1
にてビット同期信号、フレーム同期信号が検出され、復
調器131−18で復調される。復調器131−16の
出力はレジスタ134−16に置数される。また波形整
形回路128−18の出力はフレーム毎にCRC検出回
路133−18にて誤りのチェックが行なわれ、CRC
検査をした結果誤りが検出された時はポインタを立てレ
ジスタ134−1fiにポインタを出力する。ポインタ
はレジスタ134−18にCRC検査をしたPCM符吋
と共に記憶するレジスタ134−16の置数値は書き込
みアドレス発生回路136−16のアドレス指定にした
がって記憶回路135−IBに記憶される。また書き込
みアドレス発生回路136−18の書き込みアドレス発
生タイミング信号は書き込み優先指示回路137−18
に供給されて読み出しアドレス発生回路138からの読
み出し指示時と占き込みアドレス発生回路136−18
からの占き込み指示Bjrとが競合したときは書き込み
が優先させられる。
またビット同期検出回路129−16で検出したビット
同期信号およびフレーム回期検出回路130−’1Gで
検出したフレーム同期信号を受けたタイミングパルス発
生回路132−16からはビ。
ト同期検出回路129−16で検出したビット同期信号
に対18した各種タイミングパルスが出力され、フレー
ム同期検出回路130−18.復調器131−16i 
、 CRC検出回路133−16. レジスタ134−
18はビット同期信号に対応して動作させられ、書き込
みアドレス発生回路136−1[1のアドレス信号が出
力させられる。
また、再生部125−1−125−15の作用も再生i
’fl! 125−IBの作用と同様である。
読み出し指示信号発生回路139は、サンプリング周波
数識別符号の内容にしたがったマスク発振器16の発振
出力を受けて、読み出し指示信号を読み出しアドレス発
生回路138に供給する。
読み出し指示信号を受けた読み出しアドレス発生回路1
38からは読み出しアドレスが記憶回路135−1〜l
 35−16に供給され、記憶回路135−1〜135
−18の記憶データは読み出されてデインタリーブ回路
140に書き込まれる。デ・rンタリーブ回路140に
書き込まれたデータはエラー訂正回路156でエラー訂
正されデインタリーブ回路140にてデインタリープさ
れて読み出される。デインタリーブされたPCMデータ
はエラー訂正回路156で訂正できなかった時エラー補
正回路141でエラー補正を受ける。エラーが無かった
時またはエラー訂正できた時はそのまま、左チヤンネル
音声のPCM符号はD/A変換器142に供給されてア
ナログ信号に変換され、右側チャンネル音声のPCM符
号はD/A変換器143に供給されてアナログ信号に変
換される。
D/A変換器142から出力されたアナログ信号はデグ
リッチャ144に、D/A変換器143から出力された
アナログ信号はデグリンチャ145に供給されてグリッ
チが除去され、デグリッチャ144の出力はローパスフ
ィルタ146−1〜146−3に供給され、デグリンチ
ャ145の出力はローパスフィルタ147−1−147
−3に供給される。ローパスフィルタ146−1〜14
6−3の出力は切替スイッチ回路Sl′によりその1つ
が選択され、バッファ増幅器149で増幅されて出力端
子OLに供給され、再生された左側チャンネル音声信号
が出力される。ローパスフィルタ147−1〜147−
3の出力は切替スイッチ回路S2’によりその1つが選
択され、バッファ増幅器150で増幅されて出力端子O
Rに供給され、再生された右側チャンネル陛j5信号が
出力される。
一方、コノトロール信号発生回路115の出力はデコー
ダ148に供給されてデコーIζされ、このデコード出
力によ゛り切替スイッチ回路81′。
S2′は切替えられ、バッファ増幅器x49:150の
利得が制御される。すなわちフィルタ146−1−14
6−3、l 47−1−147−3は磁気テープに記録
されているPCM符号のサンプリング周波数に対応して
切替えられることになり、D/A変換器142,143
で変換されたアナログ信号の高域成分がサンプリング周
波数に対応して除去され、またバッファ増幅器149.
150の利得もサンプリング周波数に対応して切替えら
れることになり、ローパスフィルタ146−1〜146
−3の損失の差異およびローパスフィルタ147−1〜
147−3の損失の差異が補償される。
コントロール信号発生回路115の出力およびマスク発
振器16の出力を受けたタイミングパルス発生回路11
Bはサンプリング周波数に対応した各種タイミングパル
スを発生して、読み出し指示アドレス発生回路138、
読み出し指示信号発生回路139、デインタリーブ回路
140、エラー訂1F回路156、D/A変換器142
.143、デグリッチャ144,145、エラー補正回
路141に供給されるため、磁気テープ46に記録され
たPCM符号のサンプリング周波数にしたがった信号処
理速度で信号処理がなされることになる。
またコントロール信号発生回路115の出力は°“0°
′セット回路151.152、D/A変換器142.1
43へ供給しあらかじめサンプリング周波数に応じて非
伝送ビットが決められている場合は非伝送ビットに対応
するビットを“O′”にセラ ト す る 。
あらかじめサンプリング周波数4こ応してノド伝送ビッ
トが決められていなし1場合t±、サブ符号で送られて
くる非伝送ビット数を表わす91号をmln回路124
で判読し制御回路124力)ら゛O″セクト回路151
,152およびD/A変換器142.143へ図示して
いないコントロー1145号を送り該当する非伝送ビッ
トをo”+こセットする。
以上説明した如く本発明によれば、磁気記録媒体の移動
速度を可変に構成し、磁気記録媒体に記録させるトラッ
ク数、フレームを構成するトラック当りのワード数を変
えることなく、記録のときサンプリング周波数に応じて
磁気記録媒体の走行速度および信号処理系の処理速度を
制御するとともに磁気記録媒体」二にサンプリング周波
数に対応したサンプリング周波数情報を記録し、再生の
とき磁気記録媒体に記録されているサンプリング周波数
情報にしたがって磁気記録媒体の走行速度料よび信号″
処理系の処理速度を制御するため、サンプリング周波数
の差異にかかわらず信号処理系を複数対設ける必要はな
く、かつ最小記録波長をほぼ同一にでき良好な信号伝送
が可能となる。
また同一のパリティチェック系を使用するため、 サン
プリング周波数にかかわらずエラ訂正能力もほぼ同一に
することができる。
また、サンプリング周波数情報が所定回数同一であるこ
とを検知するようにしたため、サンプリング周波数情報
の検知が確実となり、誤検知することが無く、再生作用
が不安疋になることがない。
第 l 衣
【図面の簡単な説明】
第1図(a)、iS1図(blおよび第1図(clは本
発明の一実施例を示ずプp7り図であり、第1図(a)
は記録系を、第1図(b)および第1図(c)は(J)
生糸をjJ’くしている。 第2図は本発明の一実施例における等化回路および波形
整形回路のプロ、り図。 第3図は本発明の一実施例におけるピノ[・同期検出回
路の7゛口、り図。 第4図は本発明の一実施例における?〕弓判別回路、検
知回数カラ/りおよびコントロール伯弓光生回路のプロ
、り図。 第5図は本発明の一実施例の作用の説明にilする流れ
図。 1.2.149および150・・−バッフ7 JVI幅
器、;3−1〜3−3.4−1〜4−3、]4G−+〜
14G−aおよびl 47−+〜147−3・・ローバ
フ、フィルタ、7および8・・・す/プル7ンドポール
ドよび10・・・A/D変換器、11.および12−・
・■)およびQ検査ワード発生回路、13、135−+
〜135−16・・・記憶回路、14−・・システム制
御回路、16・・・マスク発振器、17.111.11
8.132−1〜132−ts・・・タイミングパルス
発生回路、18・・・テープ走行基準信号発生回路、1
9・・・サンプリング周波数識別符号発生回路、20・
・・サブ何月発生回路、21・・・エラー訂正符号発生
回路、22.33−1〜33−17・・セレクタ、25
・・・デマルチプレクサ、26.35−1〜35−16
・・・記録増幅器、28−1および28−2・・・再生
記録切替スイッチ、30−1〜30−17・・・gd録
部、3】−1〜31−16・・・ORO符号発生回路、
32−t〜32−17・・・フレーム同期打上発生回路
、34−1〜:j4−17・・・変調圏、40−1〜4
0−ts および50−1〜50−ts・・・磁気ヘッ
ド、41・・・比較回メロ、42・・・ザーボ増幅器、
44・・・キャブスタン上5−タ、45・・・キヤプス
タン、101・・・テープ走イ丁ノ、(早信号再生回路
、102・・・テープ走行参照信号発生回路、105.
127−1〜127−16 ・・・波形等化回路、10
6.128−+〜128−16・・・波形整形回路、1
07.12 ’9−+ −129−ts・・・ビット同
4υ」検出lul路、108,130−1〜130−1
6・・・フレーム同期構出回路、109゜131−i〜
131−ts・・・復調イ3+1o・・・識別(丁1j
検出回y+’l、l I 3−・・符シ」判別回路、1
14−検知回数カウンタ、115・・・コントロール信
号発生回路、116・・・制御回路、117・・・目動
停止表示回路、136−1〜136−16・・・書き込
みアドレス発生回路、138・・・読み出しアドレス発
生回路、139・・・読み出し指示信号発生回路、]4
0・・・デインタリーブ回路、142および143 ・
・・1)/A変侠浦、153・・・速度#照電圧発生器
、154・・・パルスゼネレータ、155・・・周波数
−′屯圧変換器、156・・・エラー訂正回路。 特許出願人 トリオ株式会社 代理人 弁理士 砂子信夫 手続補正書 昭和58月11月2日 特許庁長官若杉和夫殿 1、事件の表示 昭和58年特許願第178991号 2、発明の名称 磁気記録再生装置 3、補正をする者 事件との関係 特許出願人 住所東京都渋谷区渋谷2丁目17番5号氏名 (359
)トリオ株式会社 代表者 石 坂 −義 4、代理人 〒107電 498−1587住所東京都
港区南青山5丁目9番15号自 発 7、補正の内容 図面の第1図(a)、第1図(b)、第1図(c)、第
2図、第3図、第4図および第5図を添付の通り(内容
に変更はなくトレシングペーパーに描いたもの)補正し
ます。 以上 手続補正書 昭和59年io月 6日 特許庁長官 志 賀 学 殿 1、事件の表示 昭和58年特許願第178991号 2、発明の名称 磁気記録再生装置 3、補正をする者 事件との関係 特許出願人 住所東京都渋谷区渋谷2丁目17番5号氏名 (359
))リオ株式会社 代表者 石 坂 −義 4、代理人 〒107電498−1587住所東京都港
区南青山5丁目9番15号自 発 6、補正の対象 図 面 7、補正の内容 図面の第1図(b)および第4図を添付の通り補正しま
す。 以上

Claims (1)

    【特許請求の範囲】
  1. アナログ信号ftP OM符号に便換して磁気記録媒体
    に記録し、記録1)CM符号を検出してアナログ信号に
    再生する磁気記録再生装置において、磁気8C録媒体に
    記録させるトラック数、フレームを構成するトラック配
    置およびトラック当lノのワード数を友えることなく、
    記録のときサップリング周波数に応じて磁気記録媒体の
    走行速度および信号処理系の信号処理速度を制御すると
    ともに、磁気8録媒体にサップリング周波数に対応した
    サンプリング周波数情報と磁気記録媒体の走行速度基準
    情報とを記録し、再生のとき磁気記録媒体から検出した
    サンプリング周波数情報が所定の複数回同一であること
    を検知し、この検知したサンプ1ノング周波数情報にし
    たがって磁気記録媒体の走行速度および信号処理系の信
    号処理速度を制御することを特徴とする磁気記録出生装
    置。
JP58178991A 1983-09-27 1983-09-27 磁気記録再生方式 Pending JPS6070554A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58178991A JPS6070554A (ja) 1983-09-27 1983-09-27 磁気記録再生方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58178991A JPS6070554A (ja) 1983-09-27 1983-09-27 磁気記録再生方式

Publications (1)

Publication Number Publication Date
JPS6070554A true JPS6070554A (ja) 1985-04-22

Family

ID=16058201

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58178991A Pending JPS6070554A (ja) 1983-09-27 1983-09-27 磁気記録再生方式

Country Status (1)

Country Link
JP (1) JPS6070554A (ja)

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS576415A (en) * 1980-06-11 1982-01-13 Matsushita Electric Ind Co Ltd Digital signal recording and reproducing device
JPS5727411A (en) * 1980-07-26 1982-02-13 Sony Corp Multichannel recording method
JPS5753802A (en) * 1980-09-16 1982-03-31 Toshiba Corp Processor of digital signal
JPS57141005A (en) * 1981-02-24 1982-09-01 Sony Corp Magnetic recording method

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS576415A (en) * 1980-06-11 1982-01-13 Matsushita Electric Ind Co Ltd Digital signal recording and reproducing device
JPS5727411A (en) * 1980-07-26 1982-02-13 Sony Corp Multichannel recording method
JPS5753802A (en) * 1980-09-16 1982-03-31 Toshiba Corp Processor of digital signal
JPS57141005A (en) * 1981-02-24 1982-09-01 Sony Corp Magnetic recording method

Similar Documents

Publication Publication Date Title
DK151742B (da) Kode- og korrektionskredsloeb til en enkeltsporet digital lydoptager
KR920008110B1 (ko) 디지탈신호기록재생장치
EP0395125A2 (en) A PCM recording and reproducing apparatus
JPS58139317A (ja) メモリ装置
JPS61168173A (ja) 記録再生方式
JPH036694B2 (ja)
JPS6070554A (ja) 磁気記録再生方式
JPH07220398A (ja) 記録信号再生方法及びその装置
JPS6070552A (ja) 磁気記録再生方式
JPS6070553A (ja) 磁気記録再生方式
JPS6070505A (ja) 磁気記録再生方式
KR900007373B1 (ko) 디지탈 신호 복조장치
JPS6070555A (ja) 磁気記録再生方式
EP0336624B1 (en) Data reproducing apparatus
JPS5842522B2 (ja) Pcm ロクオンキ
JPS6070551A (ja) 磁気記録再生方式
JPH0311010B2 (ja)
JPH1049997A (ja) 記録媒体およびその記録装置ならびに再生装置
JPS6117057B2 (ja)
JP2573245B2 (ja) 復調回路
JP2570074B2 (ja) ディジタルオーディオテープ再生装置
JPS63308766A (ja) 自動利得制御装置
KR100265446B1 (ko) 복수 채널 데이타 레코더
JPS61142576A (ja) デジタル信号再生装置
JPH081735B2 (ja) ディジタル信号記録再生装置