JPS6066839A - 半導体装置 - Google Patents

半導体装置

Info

Publication number
JPS6066839A
JPS6066839A JP58177415A JP17741583A JPS6066839A JP S6066839 A JPS6066839 A JP S6066839A JP 58177415 A JP58177415 A JP 58177415A JP 17741583 A JP17741583 A JP 17741583A JP S6066839 A JPS6066839 A JP S6066839A
Authority
JP
Japan
Prior art keywords
semiconductor element
semiconductor
leads
lead frame
resin
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP58177415A
Other languages
English (en)
Inventor
Hideo Sakauchi
坂内 英雄
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
NEC Corp
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Corp, Nippon Electric Co Ltd filed Critical NEC Corp
Priority to JP58177415A priority Critical patent/JPS6066839A/ja
Publication of JPS6066839A publication Critical patent/JPS6066839A/ja
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • H01L23/433Auxiliary members in containers characterised by their shape, e.g. pistons
    • H01L23/4334Auxiliary members in encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32245Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1532Connection portion the connection portion being formed on the die mounting surface of the substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 本発明は小型半導体パッケージの構造に関し、特に熱放
散を考慮した樹脂封止型の半導体装置の改良に関するも
のである。
近年電子機器の小型化に伴い、電子部品の実装密度金玉
けるため、半導体装置も当然小型化の要求が強い。又、
半導体装置がその動作時大きな電力を消費する様々素子
である場合には、素子に発生した熱全効果的に放散させ
る事が要求される。
従来、半導体素子用小型パッケージとして第1図(a)
 l (b)に示されるものがあり、リードフレーム1
に半導体チップ2が固着され、半導体チップ2の電極と
リードフレームのり一ド4とは金属細線3を介して接続
され、更に樹脂5で封止し、電子部品を搭載する回路基
板に実装し易くするため、リード4を整形していた。第
1図(a)は半導体チップ2をリードフレームの下面に
固着した場合の従来例を示したもので、同図(b)はリ
ードフレーム1の上面に半導体チップ2を固着した場合
を示したものである。
一般に、小型パッケージを回路基板に実装する場合、樹
脂部5を回路基板に接着剤で固着し、リード4を回路基
板の回路配線に半田付けしている。
この場合半導体チップ2からの熱放散径路を考えた場合
、■樹脂5を介して回路基板へ達する、■半導体チップ
2の固着されているリード1よ多回路基板へ達する、■
樹脂5を介して空気中に放散するの3通シが考えられる
。従来構造に於ける半導体小型パンケージの熱放散の最
も寄与する径路としては、上述した■の半導体チップ2
の固着されたり−ド1からの熱放散が最も太きいと考え
られるが、それでも放熱効果としては極めて悪く所望の
性能が得られなかった。
本発明は電子部品を搭載する回路基板に実装した場合に
、半導体チップよシ発生する熱を効果的に放散させ得る
ように改良された半導体小型パッケージを備えた半導体
装置(!−提供することを目的とする。
本発明によれば、リードフレームの素子載置部が厚く形
成された樹脂封止型の半導体装置を得る。
以下図面を参照して、本発明を説明する。第2図(al
は本発明の一実施例を示すもので、半導体小型パッケー
ジの放熱効果を高める為に改良されたリードフレーム1
1に半導体チップ12が固着され、半導体チップ12の
電極とリードフレーム11のり一ド14とを金属細線1
3を介して接続し、更に樹脂15で封止し、リード14
を折シ曲げ整形したものである。又、用途によっては第
2図(b)の様にリード14は折り曲げ整形をしない直
線状のものであってもよい。又、第2図(C1の様にチ
ップを搭載したリードフレーム部分の直下にわずかの厚
さの樹脂15を樹脂封止時に同時に被覆してもよい。こ
の場合厚さとしては、約20ミクロンから200ミクロ
ンぐらいの範囲で形成する刀が好ましく、厚過ぎると放
熱効果が失われ薄過ぎると薄部にクラックが入り易く絶
縁効果が失われる。
本発明に係る半導体小pJIJパッケージは以」二説明
した様に電子部品を搭載する回路基板に実装する場合半
導体チップ12を搭載したリー ドフレームの部分14
を半田向けによって回路基板に固着するか、又は熱伝導
性の良好な接着剤にて固着することによシ、放熱効果を
飛躍的に高めることがb」能である。前述した様に、半
2み体チップ12からの熱放散の径路としては、チップ
12から直接ジップ12直下のリードフレーム部11を
介して、実装基板へ達するので良好な放熱効果が得られ
ることは明白である。特に本発明を比較的消費fli力
の大きい集積回路素子に採用した場合には集f?i1度
及び性能向上、高信頼度に著しい効果が得られるもので
ある。
【図面の簡単な説明】
第1図(a) 、 (b)は従来の樹脂封止型半導体小
型パッケージの断面図、第2図(al 、 (b) 、
 (C1本発明の各夾流側に係る樹脂封止型半導体小型
パッケージの断面図である。 1.11・・半導体チップ搭載部リードフレーム、2.
12 ・半導体チップ、3,13・・・・ リード線、
4.14 ・・・リード、5.]5 ・ ・樹脂代理人
 弁理士 内 原 晋

Claims (1)

    【特許請求の範囲】
  1. リードフレームの半導体素子を固着する部分を厚くして
    、この厚い部分に半導体素子を固着するとともに樹脂で
    封止したことを特徴とする半導体装置・
JP58177415A 1983-09-24 1983-09-24 半導体装置 Pending JPS6066839A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP58177415A JPS6066839A (ja) 1983-09-24 1983-09-24 半導体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP58177415A JPS6066839A (ja) 1983-09-24 1983-09-24 半導体装置

Publications (1)

Publication Number Publication Date
JPS6066839A true JPS6066839A (ja) 1985-04-17

Family

ID=16030521

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58177415A Pending JPS6066839A (ja) 1983-09-24 1983-09-24 半導体装置

Country Status (1)

Country Link
JP (1) JPS6066839A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6133444U (ja) * 1984-07-30 1986-02-28 沖電気工業株式会社 樹脂封止ic

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6133444U (ja) * 1984-07-30 1986-02-28 沖電気工業株式会社 樹脂封止ic
JPH0135477Y2 (ja) * 1984-07-30 1989-10-30

Similar Documents

Publication Publication Date Title
US5800958A (en) Electrically enhanced power quad flat pack arrangement
US6559525B2 (en) Semiconductor package having heat sink at the outer surface
US6876069B2 (en) Ground plane for exposed package
EP1143514A2 (en) Resin-sealed power semiconductor device including substrate with all electronic components for control circuit mounted thereon
EP0488783A2 (en) Lead frame for semiconductor device comprising a heat sink
US5488254A (en) Plastic-molded-type semiconductor device
JPH0621276A (ja) 熱強化型半導体素子およびその製造方法
JP3209977B2 (ja) 半導体モジュ−ル
JP2905609B2 (ja) 樹脂封止型半導体装置
JPS6066839A (ja) 半導体装置
JPS60160639A (ja) 半導体装置
JP2737332B2 (ja) 集積回路装置
JPS61144834A (ja) 樹脂封止型半導体装置
JPH04219966A (ja) 半導体素子
JPH02205056A (ja) 集積回路パッケージ
JPH0320067B2 (ja)
JPS6193654A (ja) 樹脂封止型半導体装置
JPS6245159A (ja) 半導体装置
JPH04168753A (ja) 半導体装置
JP2005150693A (ja) チップパッケージ構造
JP2629461B2 (ja) 樹脂封止形半導体装置
JP2504262Y2 (ja) 半導体モジュ―ル
JPH06163749A (ja) 樹脂封止型半導体装置の平面実装形態
JPH03276649A (ja) 電子装置
JPS6066840A (ja) 半導体装置