JPS6050094B2 - データバス方式 - Google Patents

データバス方式

Info

Publication number
JPS6050094B2
JPS6050094B2 JP14342377A JP14342377A JPS6050094B2 JP S6050094 B2 JPS6050094 B2 JP S6050094B2 JP 14342377 A JP14342377 A JP 14342377A JP 14342377 A JP14342377 A JP 14342377A JP S6050094 B2 JPS6050094 B2 JP S6050094B2
Authority
JP
Japan
Prior art keywords
data
terminal
time slot
priority
data bus
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP14342377A
Other languages
English (en)
Other versions
JPS5475907A (en
Inventor
昭 万袋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP14342377A priority Critical patent/JPS6050094B2/ja
Publication of JPS5475907A publication Critical patent/JPS5475907A/ja
Publication of JPS6050094B2 publication Critical patent/JPS6050094B2/ja
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L12/00Data switching networks
    • H04L12/28Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
    • H04L12/42Loop networks
    • H04L12/427Loop networks with decentralised control
    • H04L12/43Loop networks with decentralised control with synchronous transmission, e.g. time division multiplex [TDM], slotted rings

Landscapes

  • Small-Scale Networks (AREA)
  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)

Description

【発明の詳細な説明】 本発明は共通の高速データバスを使用して複数のデータ
端末相互にデータ転送する方式に関する。
従来、高速データバスを使用したデータ伝送方式として
は、時分割多重伝送方式にみられる完全にタイムスロッ
トを端未対応に分割する方式、及び全く逆にRANDO
MALOHASLOTTED川一ω情にみられるデータ
の衝突が起り得る方式もよく知られている。
前者の方式ては、不特定多数の端末と通信するためには
、データ中から自己アドレスヘのものかどうかの判定を
常に判定しなければならないか、あるいは交換機に類す
る装置が必要となつてくる。
また、後者の方式では、データの衝突がある確率で必す
発生し制御上も複雑であり能率面からもデータ数が多く
なるなどの問題がある。
本発明は、受信データに対して該当する装置は、自己タ
イムスロットデータを全て受信すれば良く、又、送信デ
ータに対しては、送信に際しフラグを立て優先回路によ
り、データの衝突が起こり得ないように構成されたデー
タバス伝送方式を提供するものである。
本発明は上記目的を達成するため、端未対応に受信用タ
イムスロットを割り当て、受信に際してはデータバス上
の該当タイムスロットのデータを全て受信データとして
受信する。
一方、送信に際しては相手端末に対応するタイムスロッ
ト中にフラグを立て、1フレーム後、自己より優先度の
高い端末から該当相手端末への通信要求がなされていな
い場合にのみデータ転送が可能なように構成したもので
ある。さらに、データ転送終了後はフラグをoにすると
同時に、次のデータ転送要求は前に要求を出した時点に
上つていたフラグが全て0になつてからでないと受けつ
けられないように構成しているため、端末においていつ
までもデータ転送できないという事は起こり得ないよう
に構成している。次に本発明の実施例について図面を参
照して説明する。
第1図は一般的なバス結線図であり、データ端末A上ま
での5端末が共通のデータバスを介して接続されている
。このように接続された端末のうち、いま端末A(5C
の間でデータ送受がなされる場合を一例に説明する。ま
ず、受信側に着目してみれは、第2図に示すように端末
AはAタイムスロットのデータを無条件に受信し、また
端末CはCタイムスロットのデータを無条件に受信すれ
は旧已に対するデータを受信できる。次にCタイムスロ
ット中のデータをより詳細に第3図に示す。端末A上に
対応して、フラグa−eが1ビットづつ割り当てられて
おり、今仮りに優先順位をa>b>c>d>eとするフ
ラグaが1であるから、端末Cに対するデータとして端
末aよりデータを受信している事を示している。次に第
4図も同じくCタイムスロットを示しているが、フラグ
はa(5dが1となつており、この場合、aがdよりも
優先されるため、データは端末Aからのデータである事
が判る。そして、端末Aからのデータ終了すれば、端末
Aはフラグを0におとすため、フラグaは消滅し、次に
フラグd1つまり端,末Dのデータが受けつけられるこ
とになる。この時、端末Aはフラグdが完全に消滅する
まで次のフラグaを立てても受けつけられない。第5図
は端末Dにおけるデータバスとのインタフェイス部分を
示すブロック図であり、受信側に関してはDタイムスロ
ットでバス上のデータをゲートすることにより他端末か
らD端末へのデータを受信することができる。
また、送信側に関しては、端末Cへデータを送出する場
合は、まずフラグを立てると同時にフラグレジスタにデ
ータバス上のフラグを記憶し、優先演算回路においてそ
のフラグレジスタの値をみて、自已の優先順位を知る。
自已の優先順位のときゲートを開きデータを送出する。
本発明は以上説明したように送信側にフラグシーケンス
回路を設けることにより、簡単なデータバス伝送方式を
可能にしている。
【図面の簡単な説明】
第1図は一般的な構成のデータバス接続図、第2図は端
末の受信概念図、第3図第4図は各タイムスロット中の
フラグ、データの一例を示す図、第5図は各端末のバス
インタフェイス回路を示すブロック図である。

Claims (1)

    【特許請求の範囲】
  1. 1 高速データバスに複数個のデータ端末が接続され、
    該高速データバス上のデータは端末個数対応にタイムス
    ロットが分割され、各端末に対し受信タイムスロットが
    一義的に割り得てられ、該タイムスロットはデータとし
    て使用するタイムスロットと優先制御に使用するタイム
    スロットより成り、該優先制御用タイムスロットには各
    端末対応に優先度が定められた対応ビットが設けられ、
    送信に当つては、送信すべき相手端末の該当タイムスロ
    ット中の該当優先ビットを立て、自己該当ビットより優
    先度の高い要求がない場合に、データ転送を行ない、さ
    らに、前回送出時における他の端末からの要求ビットが
    全て受けつけられた後で、はじめて次のデータを送出す
    ることを特徴とするデータバス方式。
JP14342377A 1977-11-29 1977-11-29 データバス方式 Expired JPS6050094B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14342377A JPS6050094B2 (ja) 1977-11-29 1977-11-29 データバス方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14342377A JPS6050094B2 (ja) 1977-11-29 1977-11-29 データバス方式

Publications (2)

Publication Number Publication Date
JPS5475907A JPS5475907A (en) 1979-06-18
JPS6050094B2 true JPS6050094B2 (ja) 1985-11-06

Family

ID=15338387

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14342377A Expired JPS6050094B2 (ja) 1977-11-29 1977-11-29 データバス方式

Country Status (1)

Country Link
JP (1) JPS6050094B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4802728B2 (ja) * 2006-01-23 2011-10-26 トヨタ自動車株式会社 リソース管理装置、リソース負荷制御装置、リソース管理システムおよびリソース管理方法

Also Published As

Publication number Publication date
JPS5475907A (en) 1979-06-18

Similar Documents

Publication Publication Date Title
EP0082200B1 (en) Processor facilities for integrated packet and voice switching
US3963870A (en) Time-division multiplex switching system
US3331055A (en) Data communication system with matrix selection of line terminals
JPS6048638A (ja) サ−ビス要求を探知するためのポ−リング方法
US4642630A (en) Method and apparatus for bus contention resolution
US4672604A (en) Time slot polling arrangement for multiple stage time division switch
JPH0239144B2 (ja)
US4811339A (en) Non-coded information and companion data switching mechanism
JPS6050094B2 (ja) データバス方式
US4633461A (en) Switching control for multiple stage time division switch
US4751698A (en) Serial link adapter for a communication controller
JPS58225756A (ja) 直列デ−タ通信装置
JPH0125464B2 (ja)
SU1538172A1 (ru) Устройство дл сопр жени оконечного устройства с мультиплексным каналом передачи информации
JP2758750B2 (ja) セル多重バス通信制御システム
JP2725713B2 (ja) 信号伝送方法
SU1367018A1 (ru) Устройство дл сопр жени магистрали микроЭВМ с магистралью периферийных устройств
JPS62221238A (ja) パケツト転送処理装置
JPH0234518B2 (ja)
KR100427764B1 (ko) 서로 다른 데이터 버스를 가지는 디바이스들의 정합 장치
SU922713A1 (ru) Мультиплексный канал
JPS58144273A (ja) プロセツサ間通信方式
JPS6132629A (ja) 多回線通信制御方法
JPH0548982B2 (ja)
JPH0650869B2 (ja) 回線交換型ネツトワ−クの同一ノ−ドステ−シヨン内通信方法