JPS6028465B2 - 多局インタ−フオンの選局回路 - Google Patents

多局インタ−フオンの選局回路

Info

Publication number
JPS6028465B2
JPS6028465B2 JP8949479A JP8949479A JPS6028465B2 JP S6028465 B2 JPS6028465 B2 JP S6028465B2 JP 8949479 A JP8949479 A JP 8949479A JP 8949479 A JP8949479 A JP 8949479A JP S6028465 B2 JPS6028465 B2 JP S6028465B2
Authority
JP
Japan
Prior art keywords
station
channel selection
signal
circuit
selection circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
JP8949479A
Other languages
English (en)
Other versions
JPS5613844A (en
Inventor
義春 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Electric Works Co Ltd
Original Assignee
Matsushita Electric Works Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Works Ltd filed Critical Matsushita Electric Works Ltd
Priority to JP8949479A priority Critical patent/JPS6028465B2/ja
Publication of JPS5613844A publication Critical patent/JPS5613844A/ja
Publication of JPS6028465B2 publication Critical patent/JPS6028465B2/ja
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/24Time-division multiplex systems in which the allocation is indicated by an address the different channels being transmitted sequentially
    • H04J3/245Time-division multiplex systems in which the allocation is indicated by an address the different channels being transmitted sequentially in which the allocation protocols between more than two stations share the same transmission medium

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Astronomy & Astrophysics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Interconnected Communication Systems, Intercoms, And Interphones (AREA)

Description

【発明の詳細な説明】 本発明は多数設けられたインターフオン局同志で相互に
個別に呼び出して通話するのに使用する多局インターフ
オンの選局回路に関するものである。
第1図は従来の多局インターフオンの回路例を示すもの
であって、かかる従来例にあってはインターフオン局4
.,42…の数N‘こ対してN+1本の選局信号線6を
配線してこれらN十1本の選局信号線6の全てを各イン
ターフオン局4,,42 に導入接続し、インターフオ
ン局4.,42・・・において信号を送出すべき選局信
号線6を選択することにより各インターフオン局4,,
42・・・の個別呼び出しを行なうようにしていた。
従って上記のような多局インターフオンにおいては、イ
ンターフオン局の数の増大に従って選局信号線6の数が
極めて多くなり、配線施工に要する費用が極めて増大し
、またインターフオン局に入線される選局信号線数が増
大して設置工事にも手数を要することになる問題があっ
た。本発明は上述の真に鑑みて提供したものであって、
選局に要する信号線の数を低減してインターフオン用の
音声信号伝送用の信号線としては1対の信号線だけで良
く、配線配設施工が大中に容易化され、しかも通話中の
インターフオンの局間のみにおいて他のインターフオン
局から妨害されることなく通話を行なうことができてし
かも所要のインターフオン局を確実に選択して通話を行
なうこことができる多局インターフオンの選局回路を提
供することを目的とするものである。
以下本発明の一実施例を図面により詳述する。
第2図は本発明一実施例の概略構成例を示し、各インタ
ーフオン局4,,42・・・を夫々通話スイッチ8・,
82…を介して音声信号伝送用の信号線5に接続してあ
る。3は親機1と他数の子機2,,22・・・とを専用
2芯線7を介して接続した多重制御装置であって、サィ
クリックな時分割多重方式により親機1と各子機2,,
22…との間で相互にデータを送受するようにしてあり
、これにより実質的に子機2,,22・・・相互間にお
ける呼び出し制御を可能としてある。
しかして多重制御装置3においては、例えば各子機2,
,22…に1番から順次アドレスを設定して第3図aに
示すように各子機2,,22・・・を順次サイクリツク
にポーリングし、ベースバンド伝送により親機1から各
呼び出された子機2,,22・・・に電力と制御データ
とを伝送し、電流モードの信号により上記呼び出された
子機2,,22・・・から監視信号を親機1に返送する
ようにしてある。
また各子機2,,22・・・の呼び出し時間帯において
は、第3図bに示すように最中パルスよりなるスタート
信号期間、例えば8ビットの信号よりなる各子機2,,
22・・・を個別に呼び出すための番地信号期間、親機
1から被呼出子機2,,22・・・への制御データを伝
送する4ビットの制御信号期間、被呼出子機2,,22
・・・から親機1へ電流モードの信号として返送する4
ビットの監視信号期間に区分されている。第4図及び第
5図は親機1及び子機2,,22・・・のシステム構成
例を示し、親機1はフィル夕36及び直流低電圧電源9
を蚤源して動作し、CPU10を中心としてクロック発
振器11、プログラムメモリ12、データメモリ13、
入出力ィンタフェィス14、外部制御リレー15、パタ
ーンスイッチ16、キーボードスイッチ17、キースィ
ッチ18、アドレス表示19、監視表示20、インター
フェイス21、並びに結合器22を有して構成され、プ
ログラムメモリ12に記憶されたプログラムに従って動
作し、受信された監視データを記憶するデータメモリ1
3の記憶内容や、入出力ィンタフェィス14を介して入
力される各種データの内容に基き各子機2,,22・・
・に対する制御データをCPUIOで作成し、各子機2
,,22の呼び出し時間帯に制御信号として結合器22
から送出する。一方子機2,,22・・・においては、
結合器22を介し専用2芯線7に接続されており、論理
回路24を中心として返債ドライブ回路25、信号検出
回路26、リレードライブ回路27を有し、監視負荷か
らの監視データを論理回路24に入力して監視信号を作
成し、返信ドライブ回路25及び結合部23を介して監
視信号を親機1に返送し、またリレ・‐ドライブ回路2
7によりリレー28を作動し、商用電源により制御負荷
を作動するようにしてある。本発明は上述のような多重
制御装置3を利用して選局回路を構成したものであり、
第6図は上記多重制御装置3の子機2,,22・・・を
用いて構成した各インターフオン局4,,42付設の選
局回路の回路図である。
第6図回路中29はICにより構成されたェンコーダで
あって、n個の入力スイッチSWa〜SWnの操作デー
タをバィナリコードーこ変換するものであり、図示実施
例では8個の入力を3ビットの並列デー外こ変換すると
ともにSWC端子に入力スイッチSWa〜SWnの操作
期間中nH″の信号を出力する。24は前述の第5図回
路の論理回路に相当する論理回路で、前記ヱンコーダ2
9からの信号を監視データとして入力し、また前述の結
合器23、返信ドライブ回路25、信号検出回路26に
相当する伝送ィンタフェィス30を介して専用2芯線7
上の信号を入力するようにしてあり、この論理回路24
により全体の回路動作を制御する。
しかしてこの論理回路24は…,〜IN4のデータを直
列データに変換し、時分割のタイミングに合わせてRE
Tへ出力し、またSjgから入力した時分割直列データ
をOUT,〜OUT4へ出力する。31はデコーダでバ
イナリコードの入力をデコードするものであり、この実
施例では3ビットの並列データをデコードして3個の出
力を得るようにしてあり、この出力を局設定スイッチ3
2により切換えるようにしてある。
33はDタイプフリツブフロツプで、C入力の立上り毎
に○端子の状態をサンプリングしてQ端子へ出力するも
のであり、R端子にH信号が入力されると、Q出力は無
条件にLになる。かくして第6図実施例回路にあっては
、今どこのインターフオン局4,,42…も使っていな
いとすると、トランジスタTr,がオフで使用中表示灯
34は消灯している。
従っててダイオードD,を通してコンデンサC,がHレ
ベルに充電されている。いずれの呼び出されるべき子機
2,,22・・・を選択する入力スイッチSWa〜SW
nのうちいずれか1個が押し操作されると、ェンコーダ
29はそのデータをバイナリ変換して論理回路24に入
力する。さらにェンコーダ29のSWG端子の立上りに
より○タイプフリップフロップ33が動作し、そのとき
HレベルにあるD端子の状態をQ端子へ出力し、同時に
論理回路24のIN4にHレベル信号が入力される。従
って伝送デー外ま“1×××”(×××は入力スイッチ
SWa〜SWnの操作入力状態をバィナリコードで表現
した値)の形で監視信号として親機1に向け伝送される
。このような監視信号は親機1内で信号処理された後、
親機1から制御信号として各子機2,,22・・・に送
出される。かくてこの制御信号を受信した各子機2,,
22・・・において論理回路24のOUT4〜,出力が
“1×××”に変化する。かくてこの04出力によりト
ランジスタTで,がオンするので、ダイオードD,を介
してコンデンサC,の充電電圧がなくなるため、このコ
ンデンサC,の電流は抵抗R,を介し放電され、その後
は入力スイッチSWa〜SWnを押してもェンコーダ2
9の入力はLレベルのままとなり、この状態では他のイ
ンターフオン局4,,42…からの呼び出しには応じな
くなるので、選局は最初に入力スイッチSWa〜SWn
を押した人のみが優先的に扱われるこことになる。次に
論理回路24の0,〜03の出力をデコーダ31でデコ
ーダしたデータQ.〜Q8を各インターフオン局4,,
42・・・毎に個有に設定されている局設定スイッチ3
2を介してゲート回路35に入力する。このゲート回路
35はオアゲートでDタイプフリツプフロツプ33が“
H”(この局が発信局であるとき)か又は局設定スイッ
チ32が“H”(この局が受信局であるとき)であれば
、トランジスタTr2がオンし前述通話スイッチ8・,
82・・・をオン、オフするりレー37を作動し、発信
局及び受信局たるインターフオン局4・,42・・・を
信号線5に接続する。次に上記選局されたインターフオ
ン局4,,42・・・間の通話が終了すると、リセット
ボタン38を操作するものであり、これによりRET端
からの監視信号が伝送ィンタフェィス30を介して親機
1に伝送されるが、このときエンコーダ29のSW.○
出力はLレベルもどっているので今回の監視信号として
の伝送データは“0×××”となる。この後親機1で処
理された監視データが戻ってくるとOUT4〜OUT,
は‘‘0×××”となり、トランジスタTr,はオフと
なり、回線使用中を示す使用中表示灯34が消灯する。
また上述のようにリセットボタン38をオンした時点で
Dタイプフリップフロップ33はリセットされていてか
つゲート回路39のトランジスタTr,ベース側がLレ
ベルであるため、ゲート回路35の入力は両方ともLレ
ベルとなり、リレー37が消勢されて通話スイッチ8,
,82・・・が開かれ、次の操作入力を待つことになる
。第7図は第6図回路において、ゲート回路40及びコ
ンデンサC2、抵抗R2を追加し、リセットボタン38
の一端をゲート回路35の出力からとるようにした本発
明の第2の実施例回路を示すものである。
即ち第6図実施例回路においては、発信局及び受信局に
関係なくいずれかのインターフオン局4,,42・・・
でその対応する子機2,,22…のりセットボタン38
をオン操作すると選局回路の全体がリセット状態となり
、発受信局間における通話が他のインターフオン局から
妨害される場合が生じる問題があった。これに対し第7
図実施例回路においては、ゲート回路40を追加してリ
セット信号をゲート回路35の出力端から取るようにす
ることにより、リレー37が励磁されて通話スイッチ8
,,82…がオンしている局、即ち送受信局のみがリセ
ット操作を行なうことができるようにしてある。なお第
7図回路において受信局側でリセットボタン38をオン
操作し場合、ゲート回路40のリセットボタン38側か
らでなく、トランジスタTr.のコレクタ側からコンデ
ンサC2及び抵抗虫2を介してゲ−ト回路4川こ入力す
る信号によりDタイプフリツプフロツプ33がリセット
されることになる。本発明は上述のように親機と各子機
との間のデータの送受に使用する複数ビットのうち特定
の1ビットを回線使用中の表示ビットとし、この表示用
ビットに信号があることを検出する検出手段と、この検
出手段の出力により発信局以外の他局の操作を無視する
操作抑制手段と、上記検出手段の出力により回線使用中
を評示する評示手段とを具備するものであるから、任意
のインターフオン局間において通話状態にあるときこれ
が適確に検出でき、この検出出力により操作抑制手段や
表示手段を作動させることができるものであって、操作
抑制手段を有するため、通話中の局以外の局から通話に
対して妨害が与えられるようなことがなく、また発信局
及び受信局間においてのみ通話が行なわれて秘話機能が
得られる効果を有し、表示手段により通話中の状態にあ
ることを適確に表示できる効果を有するものである。
【図面の簡単な説明】
第1図は従来例の多局インターフオンのブロック図、第
2図は本発明一実施例の多局インターフオンのブロック
図、第3図はa,bは本発明実施例に使用する多重制御
装置の動作説明図、第4図は同上多重制御装置の親機の
ブロック図、第5図は同上多重制御装置の子機ブロック
図、第6図は本発明実施例の選局回路を構成する子機の
回路図、第7図は本発明の他の実施例の選局回路を構成
する子機の回路図あり、1は親機、2,,22・・・は
子機、3は多重制御装置、4・,42・・・はインター
フオン局、5は信号線である。 第1図 第2図 第3図 第4図 第5図 第6図 第7図

Claims (1)

  1. 【特許請求の範囲】 1 サイクリツクな時分割多重方式により親機と各子機
    との間で相互にデータを送受することにより実質的に子
    機相互間の呼び出し制御を可能とした多重制御装置を形
    成し、この多重制御装置の各子機を夫々各インターフオ
    ン局に付設してこれら子機により対応するインターフオ
    ン局のインターフオン信号伝送用の信号線への接続を制
    御するようにした多局インターフオンの選局回路におい
    て、親機と各子機との間のデータの送受に使用する複数
    ビツトのうち特定の1ビツトを回線使用中の表示用ビツ
    トとし、この表示用ビツトに信号があることを検出する
    検出手段と、この検出手段の出力により発信局以外の他
    局の操作を無視する操作抑制手段と、上記検出手段の出
    力により回線使用中を表示する表示手段とを具備して成
    ることを特徴とする多局インターフオンの選局回路。 2 検出手段の出力状態を発信局又は受信局においての
    みリセツトできるようにして成ることを特徴とする特許
    請求の範囲第1項記載の多局インターフオンの選局回路
JP8949479A 1979-07-14 1979-07-14 多局インタ−フオンの選局回路 Expired JPS6028465B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8949479A JPS6028465B2 (ja) 1979-07-14 1979-07-14 多局インタ−フオンの選局回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8949479A JPS6028465B2 (ja) 1979-07-14 1979-07-14 多局インタ−フオンの選局回路

Publications (2)

Publication Number Publication Date
JPS5613844A JPS5613844A (en) 1981-02-10
JPS6028465B2 true JPS6028465B2 (ja) 1985-07-04

Family

ID=13972301

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8949479A Expired JPS6028465B2 (ja) 1979-07-14 1979-07-14 多局インタ−フオンの選局回路

Country Status (1)

Country Link
JP (1) JPS6028465B2 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0532653B2 (ja) * 1985-10-26 1993-05-17 Rinnai Kk

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5887953A (ja) * 1981-11-19 1983-05-25 Matsushita Electric Ind Co Ltd インタ−ホン装置用呼出回路
JPS59112757A (ja) * 1982-12-17 1984-06-29 Matsushita Electric Works Ltd 集合住宅用インタ−ホンシステム

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0532653B2 (ja) * 1985-10-26 1993-05-17 Rinnai Kk

Also Published As

Publication number Publication date
JPS5613844A (en) 1981-02-10

Similar Documents

Publication Publication Date Title
US4427980A (en) Encoder for transmitted message activation code
JP2009049889A (ja) 無線データ通信システム
JPS6028465B2 (ja) 多局インタ−フオンの選局回路
KR950002707B1 (ko) Ic 장치
KR900701105A (ko) 무선 통신 장치 및 그 제어 방법
JP4449624B2 (ja) 通話システム、共用端末、制御装置、および住戸端末
JPS581591B2 (ja) デ−タ集収装置
US6049696A (en) Radio selective calling receiver having an auto-dialer function
JPS5671358A (en) Control system for button telephone
JPH0475715B2 (ja)
KR100430229B1 (ko) 엘리베이터의 신호전송장치
JPS611135A (ja) 負荷監視制御システム
JP3463763B2 (ja) ボタン電話システム
JPH0129893Y2 (ja)
SU720771A1 (ru) Устройство дл контрол телеграфного тракта
JPH0352280B2 (ja)
JPH0337347B2 (ja)
JPH07245771A (ja) 電話装置の可視表示方式
JPS6057757B2 (ja) 遠隔監視制御装置
JPH0666794B2 (ja) 多重伝送システム
JPH0122300Y2 (ja)
JPS61230547A (ja) デ−タ伝送用網制御装置のアダプタ
JP3131928B2 (ja) コードレス電話装置
JPH0332151A (ja) 通信装置
JPH063906B2 (ja) 時分割多重伝送装置の端末器のアドレス設定方法