JPS5990140A - 符号変換装置 - Google Patents

符号変換装置

Info

Publication number
JPS5990140A
JPS5990140A JP57201319A JP20131982A JPS5990140A JP S5990140 A JPS5990140 A JP S5990140A JP 57201319 A JP57201319 A JP 57201319A JP 20131982 A JP20131982 A JP 20131982A JP S5990140 A JPS5990140 A JP S5990140A
Authority
JP
Japan
Prior art keywords
code
conversion
data
input
conversion table
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57201319A
Other languages
English (en)
Inventor
Fumio Suzuki
文雄 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Electric Corp
Original Assignee
Mitsubishi Electric Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Electric Corp filed Critical Mitsubishi Electric Corp
Priority to JP57201319A priority Critical patent/JPS5990140A/ja
Publication of JPS5990140A publication Critical patent/JPS5990140A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F9/00Arrangements for program control, e.g. control units
    • G06F9/06Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
    • G06F9/30Arrangements for executing machine instructions, e.g. instruction decode
    • G06F9/30003Arrangements for executing specific machine instructions
    • G06F9/30007Arrangements for executing specific machine instructions to perform operations on data operands
    • G06F9/30025Format conversion instructions, e.g. Floating-Point to Integer, decimal conversion

Landscapes

  • Engineering & Computer Science (AREA)
  • Software Systems (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Communication Control (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 一般に、周辺端末装置の処理速度と、同装置にデータを
転送する速度がIIぼ同速でしかも高速の場合、端末装
置側での符号変換は難し、い。
この発明は、線間(チャネルの中間)で符号を変換し、
端末装置側で符号変換をなくするようにした符号変換装
置に関するものである。
従来、この種の装置の機能として第1図、第2図に示す
よ5なものがあった。第1図は、ホスト計算機側でA符
号データ(101)をプログラム(102)によシ、B
符号データ(108)に変換するようにしたホスト計算
機側での符号変換方式である。
第2図は、周辺装置側の制御部(104)でホスト側か
ら人符号データ(101)を受信し、テーブル(105
)によ、DA符号データをB符号系に変換し、B符号デ
ータ処理(106)を実施するようにしだ周送装置側で
の符号変換方式である。
第1図に示すホスト計算機での符号変換方式は処理件数
が多大な時は、1バイト、2バイト単位で全データを比
較し、変換しなければならず、計算機時間が多くか\蝋
費用、及び無駄な操作(変換だけという操作)が多くか
がるという欠点があった。
第2図に示す周辺装置側での符号変換方式は、チャネル
速度と処理速度(106)が高速の場合、がっ、罠換テ
ーブルが数10にバイトという容量の場合、実際上変換
時間がなく処理が出来なかった。
この発明は、上記のような従来のものの欠点を除去する
ためになされたもので、計最機と周辺装置のデータ母線
の中間(線間)に容量の大きな変換テーブルを持った交
換装置を挿入し、データを変換することにより、計算機
側かA符号系で、周辺装置にデータを送出しても、周辺
装置側は、B符号系で処理を可能とするようKした符号
変換装置を提供することを目的としている。
以下、この発明の一実施例を図について説明する。第8
図において、(1)はこの発明の特徴とする線間挿入型
の符号変換装置、(2)は入力端子(以下入力端子側へ
の入力を1次側と言う) 、(3]は入力バッファ、(
4)はデータの中から機能コードを解読するデコーダ部
である。(5)は系のゲート及びタイミングを制御する
ゲート及びタイミング制御部である。(6)は複数台の
符号変換装置(1)を相互接続した場合、もしくは外部
から制御信号を入力する複数台符号変換器間制御入力端
子である。(7)は複数台(この図では2台)の変換テ
ーブルを選択する変換テーブル選択回路である。(8)
及び(9)は、符号変換テーブルであり、(8)を−#
0.(9)を#1とする。Qdは変換テーブルから出て
来たデータを一時保持する変換テーブル読み出しバッフ
ァ部である。θυは呂カパツファである。(2)は出力
端子(以下出力端子側へのデータ出力を2次側と言う)
、(2)は1次側入力データ、α荀はコード変換を不要
とする時のバイパスデータ、(+51は、符号もしくは
テーブル内容を初期値化する時の変更データである。0
0はテーブルを選択する変換テーブル選択信号、0η、
θ→は、各々#O、#1の変換テーブル選択信号、 (
1句は入力バッファのゲート信号、(財)は変換テーブ
ル内容み出し及び書き込みするときの、変換テーブルR
EAD/M’RI TE 信号f ’) ル。(21)
 tri 装置ノ+) セラ)信号、(財)は、ゲート
及び側脚の為の制御タイミング(複数)、(ロ)は変換
テーブル出力データもしくはバイパスデータ、(24]
は、変換テーブルバッファ部ゲート信号、(イ)は、出
力バッファゲート信号である、し6)は変換テーブルバ
ッファ部出力データである。 (271は入力データ、
(281は出力データ、翰はタイミングを発生させる制
御タイミング発生回路、Cll0)は1次側入力データ
である。0◇は変換器セット・リセット信号、倣は2次
側出力データ、@渇はアドレスセット信号である。
第4図は、線間を転送するデータフォーマットを示し、
(a)はテーブル初期化、(b)は符号変換要求、(c
)は符号変換不要をそれぞれ示し、(200)は、テー
ブル初期化フォーマット、(201)は符号変換要求フ
ォーマット、(202)は、符号変換不要フォーマット
(バイパス)である。
テーブル初期化フォーマツ) (200)はC3−C3
コードから成りC8−1の時変換テーブル転送指令であ
り、CIは転送バイト数、C2は交換コード(この例で
は、A符号系)、C3は被変換コード(この例では、B
符号系)である。
符号変換要求フォーマツ) (201)は、co−Cn
コードから成JCo=2の時符号変換を要求指命であシ
、C1は転送バイト数、C2〜Cnは変換コード(A符
号系)である。
符号変換不要フォーマツ)、 (202)は、Co−C
nコードから成りco−8の時、符号変換不要指令であ
シ(バイパス指令)、C1は転送バイト数である。
02〜Cnはジャンプデータである。
次に本発明の装置の動作を説明する。線間を通るデータ
は、第4図に示すデータフォーマットから成る。本装置
の動作は変換器セット・リセット信号0])からの開始
・終了信号によシ装置を稼動もしくは停止・終了状態に
セットする。最初に開始状態にゲートタイミング制徂部
(5)をセットする。
次にテーブル初期化データを第4図(a)のフォーマツ
) (200)に従って、入力データーを入力する。
入力データ(2)は、入力バッファ(3)で受信され、
入力データ03として、デコーダ部(4)にラッチされ
る。
デコーダ部(4)は、テーブル初期化フォーマット(2
00)のC6−1(この説明例ではC3=1とする)を
解読し、テーブルを以下の様に初期化する。即ち、ゲー
ト及びタイミング制御回路部(5)から、変換テーブル
選択回路(7)へ変換テーブル選択信号QQを発生させ
、符号変換テーブル#0(8)(通常#0を選択)を選
択させると同時に、変換テーブルBE AD/WRIT
E信号翰を″書き込み″状態にする。次にデコーダ部は
テーブル初期化フォーマツ) (200)のコードC1
から転送バイト数を知シ、目的とするC2n+c2fi
+l (n :整数)のコードを02n番地(テーブル
)にCttl + lをセットする。系で必要な変換符
号の数(n)だけ変換テ・−プルをセットして、テーブ
ル初期化は終了する。
初期化を終了後、ゲート及びタイミング制御部(5)は
、符号変換可能状態()LEADY状態)となシ、置換
符号データ待ちとなる。符号変換データは、第4図(b
)の符号変換要求フォーマツ) (201)のデータ形
式で転送されて来る。データは、初期値セットの時と同
様にして、入力/くソファ(3)にセットされる。デコ
ーダ部(4)は、符号変換要求フォーマット(201)
のコードcoを解読し、コードC2〜Cn間のデータを
符号変換する状態とする。
ゲート及びタイミング制御部(5)は、コードC1によ
υ受信するバイトの数だけ入カッくソファ(3)から呼
びだす。ゲート及びタイミング制御部(5)は#0選選
択量07)をONにし、変換テーブルREAD/WRI
TE信号処を”読み出し“状態にする。入カッ(ソファ
(3)からの呼び出しデータ(C2〜Cn)は、アドレ
スセット信号姫により、順次、変換テーブル#0(8)
に読み出しアドレス(Cn)としてセットされる。
第4図(b)のCnは第4図(a)のC2j1の内容C
2n+lに変換されて、変換テーブル出力データ(2)
として、読み出しバッファQ(Iに読み出され、セット
信号(財)によって、読み出しバッファ部αOにセット
される。
その内容(変換された符号)は、出カッ(ソファゲート
信号(2均によシ、出力バツファ部α復よ多出力データ
f219として、出力端子(2)よ多出力@りされる。
次に、符号を変換する必要がないデータの場合は・第4
図(C)の符号変換不要フォーマツ) (208)で転
送を行う・ 前記と同様にして転送されて来たデータは、デコーダ部
(4)で解読され、第4−8図Co=8であれば、符号
変換不要指令でめることがわかシ、C2〜Cnを符号変
換を中止する。ゲート及びタイミング制御部(5)は、
C2〜Cnデータをデコーダ部(4)からバイパスデー
タQ4として、ゲート信号(財)にょシ、符号テーブル
読み出しバッファ(10にセットする。データは出力バ
ッファQ◇よ多出力データ(ハ)として、出力端子(2
)よシ、出力ロクされる。
−万、変換するコードが多い場合、符号の初期化に時間
を必要とする為にあらかじめ、他のテーブル(ここでは
、符号変換テーブル−11(0) )に初期化を行って
おくと便利である。この初期化は、変換器セット・リセ
ット信号0◇にょシ、端子(6)を経由して、ゲート及
びタイミング制御回路(5)に#1選択信号を要求し、
変換テーブル選択回路(7)にょシ、符号変換テーブル
#1(9)を選択し、初期化を行なう。初期化の方法は
、#0の方法と同様である。
以上の方法によυ、#O,#1の符号変換テーブルを使
用して目的とする信号に変換する。
尚、以上述べた実施例では符号変換テーブルを#0と#
1の2個にしであるが、更に有効的な活用として (1)、  #0 + #1に拡大し、テーブルを大き
くする方法 (2λ #0〜#n(現実上n中10程度)に巨大テー
ブル化する方法 等も可能である。
(1) 、 (2)とも、高速処理化には、役に立つと
考えられる。
以上のように、この発明によれば、符号変換器を、計算
機と周辺端末機のケーブル中間に挿入し、変換テーブル
を参照することによシ、計算機側、周辺端末機側の両側
負荷を軽減すZ)ことによシ、特に巨大データや変換符
号系の数が多い場合、もしくは端末側での符号変換に余
裕がないほど、高速処理を要求される場合には、当装置
は非常に有効な手段で、また処理費用(計算機側符号変
換費用)の低減化が得られる。
【図面の簡単な説明】
第1図及び第2図は従来の装置の説明図、第3図はこの
発明の一実施による装置のブロック図、第4図は、その
説明図である。 +21−°°入力端子、(3)・・・入力バッファ、(
4)・・・デコーダ部、(5)・・・ゲート及びタイミ
ング制御部、(6)・・・複数台符号変換器間制御入出
力端子、(7)・・・変換テーブル選択回路、(8)・
・・符号変換テーブル#0、(9)・・・符号変換テー
ブル#1、(ld・・・変換テーブル読み出しバッファ
部、Ql)・・・出力バッファ、(ロ)・・・出力端子
、(至)゛°°入カデカデータ→゛・°バイパスデータ
、Q51・・・変更データ、Qf)・・・変換テーブル
選択信号、Qη・・・変換テーブル#0選択信号、(+
81・・・変換テーブル#1選択信号、(田°°・入カ
パツファゲート信号、(ハ)・・・変換テーブルR,E
AD/WRITE信号、Ql・・リセット信号、(社)
・・・制御タイミング(複数)、(2)・・・変換テー
ブル出力データもしくはバイパスデータ、(財)・・・
変換テーブルバッファ部ゲート信号、(26・・・出力
バッファゲート信号、(至)・・・変換テーブルバッフ
ァ部出力データ、伐η・・・入力データ、(ハ)・・・
出力データ、四゛゛制御タイミング発生回路、−・・・
入力データ、0υ゛°°変換器セツト・リセット信号、
(3)・・・出力データ、□□□゛°°アドレスセット
信号、(200)・・・テーブル初期化フォーマット、
(201)・・・符号変換要求フォーマット、(202
)・・・符号変換不要フォーマットである。 代理人 葛野信− 第1図 第2図 第3図 ノ 手続補正書(自発) 1.事件の表示   特願昭57−11819号2、発
明の名称 符号変換装置 3、補正をする者 代表者片山仁へ部 4、代理人 6、補正の対象 (1)明細71をつぎのとおり訂正する。 (2)図面中、第4図を別紙の通り訂正する。 7. 添付書類 (1)図面(第4図)         1通以上(0
) (b) (C) 第414 ■−−C6−2ゴ…奸出令 (バイへ〇又)

Claims (3)

    【特許請求の範囲】
  1. (1)線間に装置を挿入するための入力端子及び出力端
    子と、符号を受信する入カバッ7゛アと、上記符号の中
    から制御コードを解読するデコーダ部と、上記符号を目
    的とする他の符号に変換する符号変換テーブルと、この
    符号変換テーブルの出力を外部に出力するためのバッフ
    ァ部と、これらのゲートとタイミングを制御する制御回
    路とを備え、線間において目的とする他の符号系に変換
    するよう処したことを特徴とする符号変換装置。
  2. (2)符号変換テーブルは、目的とする符号系を初期化
    する(格納する)機能と、変換せずに分岐させる機能と
    、変換の開始・終了機能を有することを特徴とする特許
    請求の範囲第1項に記載の符号変換装置。
  3. (3)複数台の符号変換装置を相互接続するため、又は
    1台であっても、線間もしくは、他の系がら当該符号変
    換装置に開始・終了・停止等の制御を可能とするための
    制御入出力端子を備えた事を特徴とする特許請求第1項
    又は第2項に記載の符号変換装置。
JP57201319A 1982-11-15 1982-11-15 符号変換装置 Pending JPS5990140A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57201319A JPS5990140A (ja) 1982-11-15 1982-11-15 符号変換装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57201319A JPS5990140A (ja) 1982-11-15 1982-11-15 符号変換装置

Publications (1)

Publication Number Publication Date
JPS5990140A true JPS5990140A (ja) 1984-05-24

Family

ID=16439031

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57201319A Pending JPS5990140A (ja) 1982-11-15 1982-11-15 符号変換装置

Country Status (1)

Country Link
JP (1) JPS5990140A (ja)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03182850A (ja) * 1989-12-09 1991-08-08 Isuzu Motors Ltd 車両用電源装置
JP2006304515A (ja) * 2005-04-21 2006-11-02 Nissan Motor Co Ltd 電力供給システム及び電力供給方法
JP2013095343A (ja) * 2011-11-04 2013-05-20 Sanden Corp 空調装置

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03182850A (ja) * 1989-12-09 1991-08-08 Isuzu Motors Ltd 車両用電源装置
JP2006304515A (ja) * 2005-04-21 2006-11-02 Nissan Motor Co Ltd 電力供給システム及び電力供給方法
JP2013095343A (ja) * 2011-11-04 2013-05-20 Sanden Corp 空調装置

Similar Documents

Publication Publication Date Title
US4458313A (en) Memory access control system
US4330847A (en) Store and forward type of text processing unit
US3618031A (en) Data communication system
JPS6069746A (ja) ベクトル・デ−タ処理装置の制御方式
US8429314B2 (en) FIFO system and operating method thereof
US3812475A (en) Data synchronizer
US5685010A (en) Data transfer control device for controlling data transfer between shared memories of network clusters
KR920003180B1 (ko) 바이패스(bypass)회로를 갖는 데이타 처리장치
JPS5990140A (ja) 符号変換装置
US5416745A (en) Parallel data transfer circuit
US4747066A (en) Arithmetic unit
JP2695790B2 (ja) イメージ処理システム
JP2597457B2 (ja) 信号入力装置及び信号入力方法
SU955016A1 (ru) Устройство дл сопр жени канала ввода-вывода с периферийными устройствами
JPH0451720A (ja) 可変長符号復号装置
JPS6240538A (ja) デ−タ処理装置
JPS63247858A (ja) デ−タ転送方法及び装置
JP2933560B2 (ja) 多重パイプラインを有する情報処理装置
KR100192960B1 (ko) 컴퓨터시스템의 디엠에이인터페이스방법
JPS5812187A (ja) 情報処理装置
JPS6045862A (ja) 共有メモリ装置
JPS5812053A (ja) 情報処理装置
JP2550605B2 (ja) ベクトル命令処理システム
KR930005709B1 (ko) Plc의 랙 어드레스라인 복수기능 구현 시스템
JPS59109929A (ja) 入出力制御装置