JPS598062A - 情報処理装置の状態復帰方式 - Google Patents

情報処理装置の状態復帰方式

Info

Publication number
JPS598062A
JPS598062A JP57115683A JP11568382A JPS598062A JP S598062 A JPS598062 A JP S598062A JP 57115683 A JP57115683 A JP 57115683A JP 11568382 A JP11568382 A JP 11568382A JP S598062 A JPS598062 A JP S598062A
Authority
JP
Japan
Prior art keywords
information
signal
reset
processor
key
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP57115683A
Other languages
English (en)
Inventor
Hideyuki Saso
秀幸 佐相
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP57115683A priority Critical patent/JPS598062A/ja
Publication of JPS598062A publication Critical patent/JPS598062A/ja
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0706Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment
    • G06F11/0721Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation the processing taking place on a specific hardware platform or in a specific software environment within a central processing unit [CPU]
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/14Error detection or correction of the data by redundancy in operation

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Retry When Errors Occur (AREA)

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (11発明の技術分野 本発明は簡単なハードウェアの付加で情報処理装置の異
常時に適確な情報収集のできるリセット状態Y:得る方
式に関する。
(2;  従来技術と問題点 一般的に計算機システムにおいてはプログラムのデバッ
グのとさや、障害発生時の―査χするときなどは、メモ
リ内容の参照、プログラム。
走行アドレスのトレース、P8W(プログラム・)、1
ステータス・ワード)り参照、レジスタの状態参照等の
ハードウェア情報収集χサービスフロセッサ或いはパネ
ルで行なりている。しかし、低価格化のため前述のよう
な機能ケ持たせてない計算機システムにおいては10グ
2ム暴走時やハードウェア障害発生時において適確な情
報収集のできない欠点があった。
+31  発明の目的 本発明の目的は前述の欠点ケ改!し比較的簡易なハード
ウェアケ付加することでt11報収集のできる状態にリ
セットさせる方式ン提供することにある。
+41  発明の構成 前述の目的音達成するだめの本発明の構成は、プログラ
ムにより制御される中央処理装置ン、初期状態とは!I
6なり装置の動作に関連する情報を保持し又いる所定の
状態に戻る手段r1初期状態に戻す通常のリセット手段
とは別個に具備することである。
(51発明の夾施例 第1図は本発明の一実施例を示すブロック構成図で、D
()Kは情報収集指示キー、RBKは通常のリセットキ
ー、FW−RFIは寛諒投入時のリセット信号端%R8
0+エリセット動作制御部、PGOはプログラムカウン
タ、OT8はグ四グラムカランタ偵設定器、MEMは主
記憶装置、RGはレジスタン示す。
装置のt源投入のときその操作信号pw−Rsはリセッ
ト動作制御部R80により通常はフログラムカウンタP
GOに全“0″ヲ与える信号ケ印加する。そのため主記
憶装置MEMはアドレスrOJの正常時プログラムから
スタートする。
またレジスタRGはリセット動作制御部Rh。
かものリセット信号によりリセットされ、図示しない中
央処理f2激からの信号により新たなデータの格納・続
出しが行なわれる。処理動作の途中に障豐発生があり装
置が停止すると、オペレータは′dA61な機械的1l
lili書以外の場合、リセットキーR8にン押下して
見る。そQ)操作信号は前述のvILlj!、投入PW
−Reと同様の信号となって装@を初期状愈にする。、
装償停止が異常であり、装饅欠W期状態にすると原因繊
査が田畑になることが考えられろとき、+f4−ル:収
集指示キーDGKを押下する。この操作信号はリセット
動作信号部REIOにおい℃グログラノ、カウンタIl
a設足器08TVC悟号ン与え、その他レジスタR4等
に対するり〜ヒツト信号を発する。、プログラムカウン
タPGOには設定器CATの設定値が印加され、配憶装
置AJ E! MのアドレスA−DTη)ら読出しを開
始する。またレジスタRGについては前記浦富のリセッ
ト16号が、ゲート回路Gにおい℃情り収集指示キーD
GK信号のため遮断され、レジスタRGのデータが消え
ない。その他へのリセットキーは1〜報収臭の対象外の
時は通常どおりとなる。したかつ1M+、;償装首M究
Mカ・らは′rA株収集]従の70グラムが読出され壬
、レジスタRGのデータ馨使用するブjど装W停止のj
車内と1よった情f#、’y収集するブこめの動作か進
行″j/8゜ 42凶は本発明の実施例を示す70−チャ−トである。
リセットキーにより情報収集の対象となるレジスタなど
のハードウェアがリセットされないような構成としたも
のである。リセットmlc開始されるプログラムの先頭
で情報収集指示キーの操作ケ検知し、それが有効か否か
により動作ン2つに分けるものである。この時ノー−ド
ウエアエラー状態すなわちエラー停止状態はりセグトキ
ーにより解除される。その後、一方は通常のリセット処
理、他方は情報処理操作となる。本実施例によればプロ
グラムから8N4できるキーケ追加するのみで%別なノ
\−ドウェアケ必要としない。
1B+  発明の効果 このようにして本発明によると装置の異常停止のときの
情報収集が指示できるように、操作キーとそれにより1
9′I冗状L![R1ための構成ン若干付加するのみで
簡単に1に報収集ができる。
【図面の簡単な説明】
第1崗は本発明の一実施例を示すブロック構成図、 第2図は第1図の動作フローチャート欠示す。 DGK・・・・・・情報収集指示キー R8K・・・・・・リセ・ノドキー R190・・・・・・リセット劉作制ff111部PG
C・・・・・・フログラムカウンタCT8・・・・・・
プログラムカウンタ値設足器MBM・・・・・・記憶鋲
@    RG・・・・・・レジスタF W−REl・
・・・・・を諒投入時のリセット信号端子峙許出願人 
富士通株式会社 代塊人 力埋土 鈴木宋祐 nGK 第2図 325−

Claims (1)

    【特許請求の範囲】
  1. プログラムにより制御される中央処理装置ン、初期状態
    とは異なりf2黄の動作に関連する情報を保持している
    所定の状態に戻る手段ケ、初期状態に戻す通常のリセッ
    ト手段とは別伊に具備することを特徴とする情報処理装
    置の状態復帰方式。
JP57115683A 1982-07-03 1982-07-03 情報処理装置の状態復帰方式 Pending JPS598062A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP57115683A JPS598062A (ja) 1982-07-03 1982-07-03 情報処理装置の状態復帰方式

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57115683A JPS598062A (ja) 1982-07-03 1982-07-03 情報処理装置の状態復帰方式

Publications (1)

Publication Number Publication Date
JPS598062A true JPS598062A (ja) 1984-01-17

Family

ID=14668679

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57115683A Pending JPS598062A (ja) 1982-07-03 1982-07-03 情報処理装置の状態復帰方式

Country Status (1)

Country Link
JP (1) JPS598062A (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6868510B1 (en) 1999-09-24 2005-03-15 Nec Corporation Terminal with corrective maintenance in accordance with selected mode

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5755454A (en) * 1980-09-19 1982-04-02 Hitachi Ltd Failure recovery system
JPS5779535A (en) * 1980-11-06 1982-05-18 Canon Inc Information processor

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5755454A (en) * 1980-09-19 1982-04-02 Hitachi Ltd Failure recovery system
JPS5779535A (en) * 1980-11-06 1982-05-18 Canon Inc Information processor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6868510B1 (en) 1999-09-24 2005-03-15 Nec Corporation Terminal with corrective maintenance in accordance with selected mode

Similar Documents

Publication Publication Date Title
JPS598062A (ja) 情報処理装置の状態復帰方式
JPS60159951A (ja) 情報処理装置におけるトレ−ス方式
US3618028A (en) Local storage facility
EP4386536A1 (en) Data processing method and apparatus
JPS603223B2 (ja) 中央処理装置のエラ−収集方式
JP3357958B2 (ja) データ処理装置
JP3171289B2 (ja) 情報処理装置
JPS626341A (ja) 情報処理装置
SU643873A1 (ru) Устройство дл защиты пам ти
JPS6045853A (ja) 履歴診断方式
JPS63118964A (ja) 情報処理装置
JP3220060B2 (ja) メモリの試験方式
JP3036449B2 (ja) メモリ診断装置
JPS60235252A (ja) 状態履歴記憶装置
JPH0326416B2 (ja)
JPS6273345A (ja) 情報処理装置
JPH04105140A (ja) スイッチ操作履歴の収集方式
JPS60549A (ja) メモリ試験方式
JPS6072044A (ja) パックアップメモリの検査方式
JPS586572A (ja) デバグ割り込み方式
JPS59165158A (ja) デバツグ装置
JPS581467B2 (ja) フアイル アクセススイイキロクソウチ
JPS61208150A (ja) 障害デ−タ収集装置
JPS58196681A (ja) 仮想マシンシステムにおけるアドレス変換方式
JPH0355640A (ja) 周辺制御装置の障害解析情報採取方式