SU643873A1 - Устройство дл защиты пам ти - Google Patents

Устройство дл защиты пам ти

Info

Publication number
SU643873A1
SU643873A1 SU762420827A SU2420827A SU643873A1 SU 643873 A1 SU643873 A1 SU 643873A1 SU 762420827 A SU762420827 A SU 762420827A SU 2420827 A SU2420827 A SU 2420827A SU 643873 A1 SU643873 A1 SU 643873A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
register
elements
group
Prior art date
Application number
SU762420827A
Other languages
English (en)
Inventor
Владимир Александрович Тафинцев
Евгений Афанасьевич Дроздов
Станислав Викторович Назаров
Original Assignee
Военная Орденов Ленина ,Октябрьской Революции И Суворова Академия Им. Ф.Э.Дзержинского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная Орденов Ленина ,Октябрьской Революции И Суворова Академия Им. Ф.Э.Дзержинского filed Critical Военная Орденов Ленина ,Октябрьской Революции И Суворова Академия Им. Ф.Э.Дзержинского
Priority to SU762420827A priority Critical patent/SU643873A1/ru
Application granted granted Critical
Publication of SU643873A1 publication Critical patent/SU643873A1/ru

Links

Landscapes

  • Storage Device Security (AREA)

Description

1
Изобретение относигс  к запоминающим устройствам.
Известно устройство дл  защиты пам ти .
Однадо данное устройство содержит большое количество аппаратуры.
Наиболее близким к данному изобретению техническим решением  вл етс  устройство дл  защиты пам ти, содержащее блок оперативной пам ти, первый регистр числа, первую, вторую и третью группы элементов И; регистр ключей защиты, вход которого  вл етс  входом устройства по ключам защиты, а выход соединен с первыми входами элементов И первой группы, первый выход блока оперативной пам ти соединен с первым входом первого регистра числа, первый выход которого соединен с первыми вдюдами элементов И второй группы, а второй выход - с первыми входами элементов И третьей группы, выход которой соединен с первым входом блока оперативной пам ти 21.
Однако данное устройство обладает малым быстродействием и не позвол ет производить защиту отдельных  чеек пам ти или групп  чеек размерами, отличающихс  от страницы или строки.
Цель устройства - повыщение гибкости защиты пам ти и быстродействи .
Это достигаетс  тем, что устройство содержит блок контрол  информации, блок управлени , второй регистр числа, вход которого соединен с первым выходом блока оперативной пам ти, а выход со вторым входом блока оперативной пам ти, вход блока контрол  информации соединен с третьим выходом первого регистра числа, а выход - с первым входом блока управлени , первый, второй и третий выходы которого соединены со вторыми входами элементов И. соответственно второй, третьей и первой групп, выход элементов И первой группы соединен со вторым входом первого регистра числа, выходы элементов И второй группы  вл ютс  информационным
выходом устройства, третий вход первого регистра числа  вл етс  информационным входом устройства, четвертый выход блока управлени   вл етс  управл юшим выходом устройства.
На чертеже представлена блок-схема устройства дл  зажиты пам ти.
Устройство содержит блок 1 оперативной пам ти, первый регистр 2 числа, регистр 3 ключей защиты, первую, вторую и третью группы 4, 5, 6 элементов 7 контрол  .информации,второй регистр 8 числа, блок 9 управлени . Кроме того, на чертеже обозначены информационный выход устройства 10, управл ющий выход устройства 11 и информационный вход устройства 12.
Работает устройство следующим образом .
Перед началом обработки программ по сигналам от блока управлени  9 ключи страниц поступают через первую группу элементов И 4 на счетные входы триггеров первого регистра числа 2, где поразр дно складываютс  с содержимым этого регистра и записываютс  в блок оперативной пам ти по.сигналу из блока управлени  9,, поступающему на второй вход третьей группы элементов И 6. Причем одинаковый ключ страницы поступает на те  чейки пам ти, которые отвод тс  дл  пользовани  одно программой. Перед поразр дным сложением кода числа и кода ключа страницы производитс  формирование значени  контрольных разр дов. Следовательно, перед началом обработки программ в  чейках блока оперативной пам ти 1 хран тс  коды, сформированные путем поразр дного сложени  кодов чисел и кодов ключей.
Перед началом обработки некоторой программы ее ключ заноситс  на регист ключей защиты 3. Предположим, что требуетс  счвтать некоторое число из блока оперативной пам ти 1. н щийс  в блоке 1, считываетс  и поступает на первый и второй регистры чисел 2 и 8. Дл  проверки- правильности обращени  к отведенной дл  работающей программы зоне пам ти по сигналу из блока управлени  9, поступающему на второй вход первой группы элементов И 4, ключ защиты пам ти поступит на счетные входы триггеров первого регЬстра числа 2, в результате чего произойдет поразр дное сложение считанного кода и кода ключа зашиты пам ти.
В этом случае, если код ключа защиты пам ти совпадает с кодом ключа страницы , который ранее был поразр дно сложен с кодом числа, то произойдет восстановление значени  кода числа и блок контрол  информации 7 не выработает сигнала ошибки, а блок управлени  9 выработает сигнал, разрешающий передачу считанного кода числа через вторую группу элементов И 5 на информационный выход устройства 10. Одновременно произойдет регенераци  числа. Дл  регенерации числа используетс  код, хран щийс  во втором регистре числа 8. Если же код ключа защиты пам ти не совпадает с кодом ключа страницы, то восстановлени  кода числа не произойдет и блок контрол  7 выработает сигнал ошибки, по которому из блока управлени  9 поступит сигнал программного прерывани  на управл ющий выход устройства 11. Восстановление содержимого считанной  чейки осуществитс  за счет регенерации кода, хран щегос  во втором регистре числа 8.
При записи числа в блок оперативной пам ти- 1 перед поступлением кода числа на третий вход первого регистра числа по информационному входу устройства 12 осуществл етс  считывание числа из той  чейки дам ти, в которую требуетс  записать число.
Дальнейша  работа по проверке правильности обращени  к пам ти осуществл етс  аналогично работе при считывании . Исключение составл ет лишь то, что отсутствует регенераци , а осуществл етс  запись кода совместно с контрольными разр дами из первого регистра числа 2 через группу элементов И 6 в .блок оперативной пам ти 1. Записываемое число по информационному входу устройства 12 поступает на первый регистр числа 2. Ни первом регистре числа 2 осуществл етс  формирование контрольных разр дов, а затем поразр дное сложение кода ключа зашиты пам ти , который соответствует коду ключа страницы, с кодом числа.

Claims (2)

  1. В случае нарушени  обращени  к накопителю при записи числа, запись числа из первого регистра числа 2 в блок оперативной пам ти 1 не проводитс , а осуществл етс  регенераци  ранее считанного кода из второго регистра числа 8 в блок оперативной пам ти 1. Таким образом, устройство позвол ет организовать защиту не только строго фиксированных по размерности страниц пам ти, но и страниц пам ти с переменными границами, что обеспечивает большую гибкость защиты пам ти и ее быстродействие . Формула изобретени  Устройство дл  защиты пам ти, содержащее блок оперативной пам ти, первый регистр числа, первую, вторую и третью группы элементов И, регистр клю чей защиты, вход которого  вл етс  входом устройства по ключам защиты, а выход соединен с первыми входами элементов И первой группы, первый выход блока оперативной пам ти соединен с первым входом первого регистра числа, первый выход которого соединен с первыми входами элементов И второй груп пы, а второй выход - с первыми входами элементов И третьей труппы, выход которой соединен с первым входом блока оперативной пам ти, о т л и ч а ющ е е с   тем, что, с целью повышени  гибкости защиты пам ти и быстродействи  устройства, оно содержит блок контрол  информации, блок управлени , второй регистр числа, вход которого соединен с первым выходом блока оперативной пам ти, а выход - со вторым входом блока оперативной пам ти, вход блока контрол  информации соединен с третьим выходом первого регистра числа , а выход - с первым входом блока управлени , первый второй и третий выходы которого соединены со вторыми входами элементов И второй группы, второй выход блока управлени  соединен со вторыми входами элементов И третьей группы, третий выход блока управлени  соединен со вторыми входами элементов И первой группы, выход которых соединен со вторым входом первого регистра числа, выходы элементов И второй группы  вл ютс  информационным выходом устройства, третий вход первого регистра числа  вл етс  информационным входом устройства, четвертый выход блока управлени   вл етс  управл ющим выходом устройства. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № 523457, кл. Q- И С 29/00, 1976.
  2. 2.Процессор ЭВМ ЕС-1020. Под редакцией А. М. Ларионова Статисти . 1975.
SU762420827A 1976-11-15 1976-11-15 Устройство дл защиты пам ти SU643873A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762420827A SU643873A1 (ru) 1976-11-15 1976-11-15 Устройство дл защиты пам ти

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762420827A SU643873A1 (ru) 1976-11-15 1976-11-15 Устройство дл защиты пам ти

Publications (1)

Publication Number Publication Date
SU643873A1 true SU643873A1 (ru) 1979-01-25

Family

ID=20683115

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762420827A SU643873A1 (ru) 1976-11-15 1976-11-15 Устройство дл защиты пам ти

Country Status (1)

Country Link
SU (1) SU643873A1 (ru)

Similar Documents

Publication Publication Date Title
KR840003857A (ko) 디지탈 신호 처리장치
KR850003619A (ko) 디지탈형 보호 계전장치
DE3483418D1 (de) Parallelverarbeitender rechner.
SU643873A1 (ru) Устройство дл защиты пам ти
GB1536933A (en) Array processors
SU913458A1 (ru) Устройство для защиты памяти 1
JPS57130150A (en) Register control system
SU622173A1 (ru) Оперативное запоминающее устройство с блокировкой неисправных элементов пам ти
SU587510A1 (ru) Оперативное запоминающее устройство с защитой информации
JPS55105719A (en) Buffer device
SU934466A1 (ru) Устройство микропроцессорной св зи
SU809182A1 (ru) Устройство управлени пам тью
SU438014A1 (ru) Устройство дл формировани адресов
SU733020A1 (ru) Запоминающее устройство
SU583435A1 (ru) Устройство микропрограммного управлени
SU523457A1 (ru) Устройство дл защиты пам ти
SU881876A1 (ru) Запоминающее устройство с обнаружением ошибок
SU1564620A2 (ru) Устройство дл управлени микропроцессорной системой
SU803014A1 (ru) Резервированное запоминающееуСТРОйСТВО
SU849194A1 (ru) Устройство дл ввода информации
SU769619A1 (ru) Устройство дл формировани адресных сигналов
JPS57137936A (en) File system of data
SU1211735A1 (ru) Устройство дл контрол хода программы
SU951315A1 (ru) Устройство дл сопр жени процессора с многоблочной пам тью
SU611257A1 (ru) Устройство дл контрол оперативной пам ти