JPS597396A - ストロ−クcrtデイスプレイ用可変リフレツシユレ−ト装置 - Google Patents

ストロ−クcrtデイスプレイ用可変リフレツシユレ−ト装置

Info

Publication number
JPS597396A
JPS597396A JP58102518A JP10251883A JPS597396A JP S597396 A JPS597396 A JP S597396A JP 58102518 A JP58102518 A JP 58102518A JP 10251883 A JP10251883 A JP 10251883A JP S597396 A JPS597396 A JP S597396A
Authority
JP
Japan
Prior art keywords
stroke
time interval
information
rate
ray tube
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP58102518A
Other languages
English (en)
Other versions
JPH0673060B2 (ja
Inventor
ステイ−ブン・ポ−ル・グロス
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sperry Corp
Original Assignee
Sperry Rand Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sperry Rand Corp filed Critical Sperry Rand Corp
Publication of JPS597396A publication Critical patent/JPS597396A/ja
Publication of JPH0673060B2 publication Critical patent/JPH0673060B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/06Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
    • G09G1/08Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows the beam directly tracing characters, the information to be displayed controlling the deflection and the intensity as a function of time in two spatial co-ordinates, e.g. according to a cartesian co-ordinate system
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G1/00Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data
    • G09G1/06Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows
    • G09G1/07Control arrangements or circuits, of interest only in connection with cathode-ray tube indicators; General aspects or details, e.g. selection emphasis on particular characters, dashed line or dotted line generation; Preprocessing of data using single beam tubes, e.g. three-dimensional or perspective representation, rotation or translation of display pattern, hidden lines, shadows with combined raster scan and calligraphic display

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 (1)  発明の技術分野 本発明は合成的に発生されるティスプレィ、特にストロ
ーク(キャリグラフィ)技術を利用する陰極#!管(C
RT)ディスフレイ用11変り。
レツシュレート装置に関するものである。
(2)  先行技術についての説明 ストロークで各かオ]たC J< ’J’−フイスプレ
イは一茂示しようとする数字の形を実際に描くような態
様で電子ビームを偏向させるものである。この点がラス
ク型システトと異なる点であるが、ラスク型ンスデムて
は、前記ビートは走査線σ)不変パターンをたどり、各
侍(ライン)に沿′−りで適当な点で前記ヒームを照射
することによ−9て情報が表示され;り。−ラスlシス
テムに特]1γλ点ハ、ティスグレイリフレノンユレ−
トカ表示シようとする情報用と無関係7,1″ことであ
る。ストロークシス゛デムにおいでは、全情報を表示す
るのに必要な時間は、情@量と直接比例している。
リソレッ/ユレートは1秒当りの度数として定メラれ、
ディスプレイフォーマットが可視のために俵示される。
十分高いりクレーノノユレートは、フリッカのような影
響を避けるこさが望tbい。一定のリフレッシュレート
が利用される場合、このことは全情報が示される一定の
時間間隔を意味する。与えられたライティングスピード
で前記の一定の時間間隔内に書かかれうるよりも多くの
情報が必要な場合、追加の情報はディスプレイから打ち
切られることがあった。
多くの用途において、航空機の飛行計器の場合には特に
そのような情報の損失は容認されない。
ストロークライティングスピードを増すことは、与えら
れた間隔内で表示されうる情報量を増加させるのによく
用いられた方法である。この方法はいくつかの欠点を有
している。まず、書込み速度(ライティングスピード)
を増すことによって、CRTディスプレイの偏向帯域中
が限界を越えてしまうことがある。このことは、表示さ
れた情報の質および完全性に激しい劣下をきたすことに
なる。また、ワット損が臨界にある環境下では高ライテ
ィングスピードによって、偏向電力が受は入れられない
ほど増加することがある。
(3)  本発明の概要 本発明は、いかなるディスプレイ情報も損失されること
−のないように無制限に延長されうる基本最小ディスプ
レイ周期を与えることによって、上記の問題に対する解
決法を提供することを目的としている。
ディスプレイの総合制御はタイミングモジュールで達成
される。ディスプレイのリフレッシュサイクルが開始さ
れる吉りイミングモジュール内のカウンターがリセット
され、該カウンターはクロック発振器によって決定され
たレートでシルケンスを開始する。前記カウンターは制
御Pl(0Mランチにシーケンス入力を与える。
前記制御ブロムラッチは特定のシステトに必要とされる
ような制御信号を発生する。ある信号が発生されるが、
該信号はストロークベクトル発生器に対してそのディプ
レイ発生プロセスが開始することを示す。ストロークベ
クトル発生器は、CI(′rVcよって使用される水平
および垂直の偏向波形ならびにビテメ(もしくはカラー
)制御信号を発生し、画像を発生ずる。
所定の最小リフレッシュ時間間隔が終了すると、タイミ
ングモジュール内の制御FROM  ラッチによって前
記カウンターの動作を停止させる信号が送られるが゛、
該カウンタはそのディスプレイが終了したというストロ
ークベクトル発生器からの指示を待っている。前記スト
ロークベクトル発生器は、テイヌプレイ画像を描き終え
ると、更新を完了したことをタイミ゛、ノブモジュール
に表示する信号を発生する。前記タイミングモジュール
は、最小リフレッシュ時間間隔が満たされ、ストローク
ベクトル発生器が完全なディスプレイ更新を完了するま
で新しいりフレッシュサイクルを開始しない。この態様
でディスプレイのりフレッシュレートは最大値に維持さ
れるが、全ての画像情報を表示するのに必要なだけ無制
限に減少することができる。
(4)  良好な実施例についての説明第1図において
、無限のリフレッシュ時間間隔延長に対する所定の最大
111および能力を有する可eリフレッシュレートは、
タイミンクモジュール52および通常のストロークベク
トル発生器33間の一路通信を利用することによって達
成される。
タイミンクモジュール32はクロック発振器1によって
発生された規則的なりコックパルスに基づいて作動きれ
る。クロック発振器σ)周波数は、ある特定のシステム
に対して光信するのに必要な制御信号6の解像度(時間
における)によって決定される。前記クロックパルスは
カウンター3、および制御FROM (プログラム可能
なり一ドアてフトオンリメモリ)ラッチ5に送信され、
制御機能を発揮する。前記カウンター6は充分な数の段
を有しており、与えられたクロック発振器1の周波数に
対して前記/スデムが必要とする制御信号6・7・8に
対して充分な時間範囲を与える。前記カウンター6は前
記制御F1く0M5をアドレスする二進力ウソトンーη
ンスを発生ずる。前記tlill If ]’ H(、
) M 5は、前記カウントシーケンス4が進行する&
7一つれて前記制御信号6・7・8が適当な順序と時間
で発生されるようにプログラムされている。1つの制御
信号8が、前記ストロークベクトル発生器33に送信さ
れ、ディスプレイフォーマットの発生を開始することを
示す。前記リフレノシュレートに対する最大限度とは、
ディスプレイ更新に対して、ある最小の時間間隔を与え
るこ吉である。前記の最小時間間隔が満たされると前記
制御PI(UM 5 iオ信号ライン7を高レベルに設
定する。このこきによって、ヌトロークベクトル発生器
53がディスプレイ更新を終了するとアノ)・ケー1−
9を介して作動されるカウンタ6にリセソ)・機能を与
える作動信号10が発信され、pl 力r’7 ン/j
 iオ前記信号ライン11を高レベルに設定するこ(!
−VCよってそのように出力する。この同じ信号7は前
記カウンタ6を凍結し、前記ストロークベクトル発生器
33が終了するまでいかなる追加制御動作も発生しない
前記ストローク情報[・ル発住器63は読み/■゛きス
トローク命令記憶装置19に記憶された命令によって導
かれる水平23および垂直24の偏向波形ならひにビデ
オ(もしくはカラー)制沼1債号25を発生する。前記
コンピュータは、アドレス多重変換装置崖14およびデ
ータ緩衝器17を介してコンピュータアドレスバス15
お工びコンピュータデークバス16を備えた記憶装[1
9のアクセスを得るこさによって命令を記憶する。命令
は順次記憶され、表示しようとする画像を完全に画定す
る。記憶装置内の最終命令によってディスプレイが完了
したことが示される。
前記タイミングモジュール62からの信号ライン8が高
1ノベルになると、ストローク制御論理回路はストロー
ク命令記憶装置19のアクセスを得て、ディスプレイの
更新を開始する。ベクトル発生器20への制御ライン2
1を介して、ストローク制御論理回路12は命令バス1
8を介して命令をロードする。ベク]・ル発生器20は
、これらの命令を利用し、ディスプレイを表示するのに
<Jl−費f、f偏向25.24およびビテ第25苓発
生ずる。最終命令がストローク命令記憶装置19からロ
ードされた場合、信号ライン11は高レベルに設定され
、ストロークベクトル発生器63がナイスプレイの更新
が終了したことを表示する。
ストロークベクトル発生器63がライン11上の信号に
よって表示されたように完了され、最小11フレノゾ:
1時間間隔が7ラインZ上の信号によって表示されたよ
うに満たされた場合、アットゲート9はカラン13を再
開始させるリセット信号10を発1生する。従って新し
い11フレツシユサイクルが開始される。垂直水平偏向
増幅器26ならびにビデオ増幅器29はCRT(陰極線
管)ナイスプレイ31を作動するのに必要な信号27,
28.30に対して軍、@レベルを発生するために利用
される。
さて第4a図および筆4bり1を参H<くすると、築1
図の装置の動作がより一層Lll!解されることだろう
。ス1−ロークディスプレイ時間は、’3% 43図に
示きれたように最小リフI/ノブ、:L時間間隔よす少
すい場合、リフレノンニーレーI・を延長する心安はf
fい。リフレノノコーし・−トは1jフレッシュ時間′
I″に逆比例し、その結果リフレノ・/ユ時時間 fJ
s増分するにつれて1)フ1,7ノシユレートが減少す
ることに注意されたい。第41)図において、ストロー
クディスプレイ時間が最小リフレソンユ時iH1間隔を
超過する場合は、リフレノユ時間′1゛はリフレッシュ
レートの附1!llj的減少七共に延長される。
さて第2図および第6図を参照すると、本発明は他の実
施例によって!・イブリッドディスプレイシステムもし
くはデュアルディスプレイ/ステムのどちらにも利用さ
れることが判るが、その両システムが@2図および第6
図のフロック図に各々描かれている。ノ・イブリッドデ
ィスプレイシステムは、単−CR’l’ 131 K→
スタおよびストロ り画情報を含む画像を父互に、かつ
、連続的に供給する通常のヌトロークベクトル発生器1
33お工び通常のラスタ記号発生器134を備えている
。テユアルテイスブレインステム(オ、第1のCR1’
 231にラスタ情報を供給するのと同時に第2 (7
) CI<’L’ 232にストローク情報を供給する
(逆の場合も同じ)通常のストロークベクトル タ記号発才器234を備えている。実際に、本質的に同
じハードウェアでは、デュアルディスプレイシスデムに
よって時分割されたラスタおよびストローク情報が2つ
の(,1くT2ろ1・232に表示されるのが可能とf
、ばυ共に7・イフリフドデイスプし・イ/スi−A 
/ Wよってラスタおよびストローク情報がJl+、、
−の(’ R’J” 131にのみ表示寧fするυ)が
凸丁肖ト(!:な2)。
ラスタ菖已号光牛ン(1ろ4および234(寸、197
8年1月24日に発行さ!1、本出願人の譲受人に譲渡
された米国!時的、[可01イーイスプレイ)+1デソ
タルラスタディスプレイ発4’F 5 jにh1述され
た型式のものであってもよい。ストロークベクトルの出
力は、多11i変換装置138r.cらひに関連する偏
向p77ヤ1器126およびヒjーオ増幅器129苓介
してハイフ11ノトシスデ/・内のl<i’ + 3 
1Vこ惧信1さシ]、Z〕、デュアルシステ/・テ4−
1、、:’lト0−り発生器236およびラスタ発生器
264の出力は、各市−変換装置238t;らびに関連
する偏向増幅器226およびビデオ増幅器229を介し
て(コI<T 2 3 1・262に供給される。
ハイフリソドシステムでは、リフレッシュサイクル開始
時にタイミングモヂュール152がラスク偏向ヒテオイ
バ号165・166・137 の発生を指示する制御イ
ハ号106を発生ずる。前記ラスタの波形は多重変換装
置138を介して選択され、(’RTティスプレィ 1
31を駆動1− ル。
その結果生したスl−o−り偏向ビテーオー波形126
・124・125は多重変換装置168を介して(コR
i”ティスプレィ131 vC与えられる。 ストロー
クベクトル発生器153の動作開始後は上に述べた第1
図の1オールストローク」システムお同じ手順が続けら
れる。
ハイブリッドディスプレイシステムの動作は第5a図お
よび第5b図を参四することによってより十分に理解さ
れよう。ラスタ時間間隔は一定の周期となっており、最
小ストローク時間間隔が確立されている。表示しようと
するストローク情報が最小ストローク時間間隔より少な
い時間のみだけ曹する場合、+1フレッシュ時間′Vは
一定のラスタ時間間隔および最小ストローク時間間隔に
等しくなり、リフレッシュレートli肌5 a図におけ
るように最大値上f,fる。表示しようきするストロー
ク情報が最小ストローク間隔より多くの時間を要する場
合は 11フレノ/ユ時間は全ストローク情報を表示す
るために延長され、リフレッシュレート(オ第5b図に
おけるように減少する。
第6a図および6b図に描かれているようにデュアルシ
ステムの動作はハイフリソドシステムのそれに幾分類似
している。し力)シナがら、デュアル/ステムおよびハ
イフリソドンステムの主な相違は、第2のl<’1”2
32を備えているということと、ストロークおよびラス
タ情報両方をCl<’J”231および232ンこ同時
に表示する能力があるということである。C C7) 
CHi’ 2 3 1・232上てのi[1]11mの
同時表示は、ストロークベクトル発生器233およびラ
スタ記号発生器264によって与えられた情報を時分割
操作することによってなされる。例えは、第6a図では
、ラスタ情報が(’H’J’ 2 3 1上に表示され
るにつれて、ストローク情報が(月<T232上に表示
されるのが理解きれることだろう、第6a図では、スト
ローク情報を(”R1’2ろ2上に表示するのに必四′
lI′時間は最小ストローク時間間隔より少ないので、
リフレッシュ時間の延長は不要でアリ、リフレツンユレ
ートi′i4犬1[r1々f,f Z>。しかしt、C
がら、第61〕図におけるように、(’ l−( ’J
”232に対するスl−ロ−り時間間隔が(”R’l’
231に対するラスタ時間間隔を越える場合は、リフレ
ッシュ時間′1゛は231および252両(” +< 
’J’ に対するリフレノ/スレートの間隙的減少と共
して延長される。
本発明について、その良好な実細例で説明してきたが、
使用された用語は説明のための用語であって何ら制限す
るものでIifj<、本発明の真の範囲、および希神か
ら逸脱するこさfλくぞの広い観、点において添付の特
W(−請求のイ[F]渾H内で種々の変更がなされうろ
ことを理解されたい。
【図面の簡単な説明】
舅1図はストローク技術を利用した陰惨組肯ティスプレ
ィシス戸ム、および本発明の装置のフロック図であり、
駆2図ならひに第6図はスl−ロークおよびラスク両技
術を利用した陰極線管ナイスプレイシステムおよび本発
明の装部のフロック図であり、筆4図、氾5図および第
6図は本発明の詳細な説明するのに有用なタイミング図
である。 図中、1(iクロック発振器、6はカリンク、4はカウ
ントシーツ1ンス、5は1lilJ u P H(、)
 M (プロクラム可能リード刈ンリーメーモリ)ラッ
チ、9(まアンドゲート、10はリセット信号、12(
iストローク制イ卸論理回路、14はアドレス多重変換
装置、15はコンヒュータアドレスバス、16はコンヒ
ュークテークバス、17はテータ緩衝器、19は読みV
4きストローク命令記憶装置、20(fベクトル発生器
、26は垂直水平偏向増幅器、29はビデオ増幅器、6
1 は(月<′1゛(陰極線管)ディスプレイ、32は
タイミンク−モジュール、63はストロークベクトル発
生器を示す。 特許出願人代理人  飯  1) 伸  行スト「]−
り/スデ13 スl−ry−り/ス)ノ、 FIG、4b。 ・・fブリット/スーテl、 FIG、5a。 ・・1ノリノド/ツ“j、 FIG、5b。 ノー  1  ノ“ ル / ス 7 ノ・−j−1−
アバ/スラブ1

Claims (1)

  1. 【特許請求の範囲】 (1)  少なく否も第1の陰極m管にストローク情報
    を与えるためのストロークベクトルディスプレイ発生装
    置を有する型式のディノブ1/イシステl−において、
    該ディスプレイシステムは前記の第1の@極線管上に表
    示しようとするストローク情報に対して最小リフレッシ
    ュ時間間隔を確立する装置と、ストローク情報を表示す
    るのに要する時間が最小リフレッシュ時間間隔を越える
    場合、およびその場合にのみ、ストローク情報に対する
    最小リフレッシュ時間間隔を延長し、それによって前記
    の第1の陰極線管に対するリフレッシュレートが可変と
    なる装置とを備えていることを特徴とする可変リフレッ
    シュレート装置。 (2、特許請求の範囲第1項に記載のレート装置におい
    て、該装置は、前記の第1の陰極線管にラス〃情報を与
    えるラスク記号発生装置と、前記第1の陰極線管上に表
    示しようとするラス〃情報に対して一定のリフレッシュ
    時間間隔を確立し、それによって前記第1の陰極線管に
    対するリフレッシュレートが、前記の一定のラスク時間
    間隔と前記の可変ストローク時間間隔との関数となって
    いる装置とを更に備えていることを特徴とする上記可変
    リフレッシュレ−ト装置。 (3)特許請求の範囲第1項に記載のし〜1−装置にお
    いて、該レート装置は、第2の陰極線管と、前記ストロ
    ークベクトル発生装置が前記の第1の陰極線管にストロ
    ーク情報を与える際、前記の第2の陰極線管にラス〃情
    報を与え、前記ストロークベクトル発生装置が前記第2
    の陰極脚管にストローク情報を与える際前記の第1の陰
    極線管にラス〃情報を与えるラスク記号発生装置ト、ラ
    ス〃情報に対して一定のりフレッシュ時間間隔を確立し
    、それによって前記の第1および第2の陰極線管に対す
    るリフレノンユレートが前記の第1のラスク時間間隔と
    i1f記の可変ストローク時間間隔との関数と1xつで
    いる装置とを更に備えていることを![¥徴吉する上記
    レート装置。 (4)特許請求の範囲第1項に記載のレート装置におい
    て、最小リフレッシュ時間間隔を確立する前記装置およ
    び最小リフレ′ノ/ユ時[…間隔を延長する前記装置は
    、クロック発振器と、該クロック発振器の出力に応答的
    な計算装置と、該計算装置および該クロック発振器に応
    答し前記ストロークベクトル発生装置ならびに前記計算
    装置に制御信号を発生する記憶装置と、前記記憶装置お
    よび前記スト[コークベクトル発生器からの前記制御信
    号に応答する論理装置とを備えていることを特y>Iと
    する上記レート装置。 (5)特許請求の範囲第2項に記載のレート装置におい
    て、ストローク情報に対して最小リフレノンユ時間間隔
    を確立する装置、最小リフレッシュ時間間隔を延長する
    装置、およびラスク情報に対して一定のりフレッシュ時
    間間隔を確立する装\装置は、クロック発振器と、該ク
    ロック発振器の出力に応答する計算装置さ、前記計n装
    置および前記クロック発振器に応答し前記ストロークベ
    クトル発生装置、前記ラヌタ記号発生装置および前配計
    麹装置に制御信号を発生ずる記憶装置と、前記記憶装置
    およびストロークベクトル発生装置からの制御信号に応
    答的な論理装置とを備えていることを特徴さする一ヒ記
    レート装置。 (6)%許梢求の範囲第5項に記載のレート装置におい
    て、ストローク情報に対して最小1)フレッシュ時間間
    隔を確立する装置、該最小リルノシュ時間間隔を延長す
    る装置、および′ラスク情報に対して一定のりフレフッ
    ユ時間間隔を確立する装置は、クロック発振器と、該ク
    ロック発S器の出力に応答する計算装置と、該計算装置
    および前記クロック発振器に応答し、M′lJ記ストロ
    ークベクトル発生装置、前記ラスク記号発生装置および
    ?iJ記計算装置に制御信号を発生ずる記憶装置と、前
    記記憶装置および前記ストロークベクトル発生装置から
    の制御信号に応答する論理装置とを備えていることを特
    徴とする上記レート装置。 (7)特許請求の範囲第4項、第5項もしくは第6項に
    記載のレート装置(Cおいて、前記記憶装置ハブログラ
    ム可能リードオンリーメモリを備えていることを特徴さ
    する上記レート装置。 (8)特許請求の範囲第7項に記載のレート装置におい
    て、前記論理装置はア:ノFゲートを備えているCとを
    特徴とする上記1/−)−装置。
JP58102518A 1982-06-25 1983-06-08 可変リフレッシェレートストロークcrtディスプレイ装置 Expired - Lifetime JPH0673060B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US06/392,206 US4511892A (en) 1982-06-25 1982-06-25 Variable refresh rate for stroke CRT displays
US392206 1995-02-21

Publications (2)

Publication Number Publication Date
JPS597396A true JPS597396A (ja) 1984-01-14
JPH0673060B2 JPH0673060B2 (ja) 1994-09-14

Family

ID=23549699

Family Applications (1)

Application Number Title Priority Date Filing Date
JP58102518A Expired - Lifetime JPH0673060B2 (ja) 1982-06-25 1983-06-08 可変リフレッシェレートストロークcrtディスプレイ装置

Country Status (4)

Country Link
US (1) US4511892A (ja)
EP (1) EP0099644B1 (ja)
JP (1) JPH0673060B2 (ja)
DE (1) DE3382084D1 (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5212334A (en) * 1986-05-02 1993-05-18 Yamaha Corporation Digital signal processing using closed waveguide networks

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6070486A (ja) * 1983-09-28 1985-04-22 株式会社日立製作所 Crt画像表示装置
JPS60113395A (ja) * 1983-11-25 1985-06-19 Hitachi Ltd メモリ制御回路
US4631532A (en) * 1984-04-02 1986-12-23 Sperry Corporation Raster display generator for hybrid display system
US4635050A (en) * 1984-04-10 1987-01-06 Sperry Corporation Dynamic stroke priority generator for hybrid display
CA2035393A1 (en) * 1990-03-28 1991-09-29 Evelyn J. Patty Symbology display method
US7127631B2 (en) * 2002-03-28 2006-10-24 Advanced Analogic Technologies, Inc. Single wire serial interface utilizing count of encoded clock pulses with reset

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3047851A (en) * 1958-03-21 1962-07-31 Marquardt Corp Electronic character generating and displaying apparatus
US3090041A (en) * 1959-11-02 1963-05-14 Link Aviation Inc Character generation and display
US3434135A (en) * 1966-08-01 1969-03-18 Sperry Rand Corp Constant velocity beam deflection control responsive to digital signals defining length and end points of vectors
US3706906A (en) * 1970-06-08 1972-12-19 Hughes Aircraft Co Beam intensity control for different writing rates in a display system
US3930250A (en) * 1974-05-06 1975-12-30 Vydec Inc Synchronizing system for refresh memory
US4032768A (en) * 1975-10-24 1977-06-28 Tektronix, Inc. Constant velocity vector generator
US4001806A (en) * 1976-01-07 1977-01-04 United Technologies Corporation Deflection signal pre-start circuit for a constant speed, stroke-write vector display system
US4074359A (en) * 1976-10-01 1978-02-14 Vector General, Inc. Vector generator
US4366476A (en) * 1980-07-03 1982-12-28 General Electric Company Raster display generating system
US4365305A (en) * 1981-01-05 1982-12-21 Western Electric Company, Inc. Vector generator for computer graphics

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5212334A (en) * 1986-05-02 1993-05-18 Yamaha Corporation Digital signal processing using closed waveguide networks
US5448010A (en) * 1986-05-02 1995-09-05 The Board Of Trustees Of The Leland Stanford Junior University Digital signal processing using closed waveguide networks

Also Published As

Publication number Publication date
EP0099644B1 (en) 1990-12-27
JPH0673060B2 (ja) 1994-09-14
US4511892A (en) 1985-04-16
DE3382084D1 (de) 1991-02-07
EP0099644A3 (en) 1987-07-15
EP0099644A2 (en) 1984-02-01

Similar Documents

Publication Publication Date Title
KR100274838B1 (ko) 공간 광 변조기 디스플레이 시스템을 제어하는 방법 및 시스템 제어기
JPS6012578A (ja) ディスプレイコントローラ及び図形表示装置
US5714878A (en) Method and system for storing waveform data of digital oscilloscope as well as method and system for displaying waveform data thereof
JPS597396A (ja) ストロ−クcrtデイスプレイ用可変リフレツシユレ−ト装置
GB2214763A (en) Odd-integer magnification for an interlaced image display apparatus
US5028917A (en) Image display device
US5678037A (en) Hardware graphics accelerator system and method therefor
US5448257A (en) Frame buffer with matched frame rate
JP3059302B2 (ja) 映像混合装置
US4956640A (en) Method and apparatus for controlling video display priority
WO2024065678A1 (zh) 一种面板显示方法、装置、系统、设备及存储介质
JPS5866989A (ja) リフレツシユメモリのアクセス方式
JPH01293427A (ja) 表示データ転送制御装置
JP3075425B2 (ja) デジタルオシロスコープ
SU739583A1 (ru) Устройство дл отображени информации
JPS62113193A (ja) 記憶回路
JPH0474797B2 (ja)
JPS63225288A (ja) 文字表示装置
SU1334141A1 (ru) Устройство дл отображени информации
CN117831486A (zh) 一种基于可变刷新率实现的帧存调度系统
JPS6198385A (ja) 表示制御装置
JPS6154535A (ja) 最大値最小値演算回路
Herndon Time-shared Cathode Ray Tube
JPS60253094A (ja) メモリ制御装置
JPH0916142A (ja) 表示装置