JPS5965372A - 複数画像信号を記憶するバツフア−メモリ装置の使用方法 - Google Patents

複数画像信号を記憶するバツフア−メモリ装置の使用方法

Info

Publication number
JPS5965372A
JPS5965372A JP57174976A JP17497682A JPS5965372A JP S5965372 A JPS5965372 A JP S5965372A JP 57174976 A JP57174976 A JP 57174976A JP 17497682 A JP17497682 A JP 17497682A JP S5965372 A JPS5965372 A JP S5965372A
Authority
JP
Japan
Prior art keywords
memory device
data
address
color
signals
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP57174976A
Other languages
English (en)
Other versions
JPH0588031B2 (ja
Inventor
Mitsuhiko Yamada
光彦 山田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Dainippon Screen Manufacturing Co Ltd
Original Assignee
Dainippon Screen Manufacturing Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dainippon Screen Manufacturing Co Ltd filed Critical Dainippon Screen Manufacturing Co Ltd
Priority to JP57174976A priority Critical patent/JPS5965372A/ja
Priority to US06/532,106 priority patent/US4625234A/en
Priority to DE19833334190 priority patent/DE3334190A1/de
Priority to GB08325736A priority patent/GB2131647B/en
Priority to FR838315811A priority patent/FR2534047B1/fr
Publication of JPS5965372A publication Critical patent/JPS5965372A/ja
Publication of JPH0588031B2 publication Critical patent/JPH0588031B2/ja
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N1/00Scanning, transmission or reproduction of documents or the like, e.g. facsimile transmission; Details thereof
    • H04N1/46Colour picture communication systems
    • H04N1/64Systems for the transmission or the storage of the colour picture signal; Details therefor, e.g. coding or decoding means therefor
    • H04N1/648Transmitting or storing the primary (additive or subtractive) colour signals; Compression thereof

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【発明の詳細な説明】 板数の色分解版並びにマスク版等の同時記録を容易とす
るために、複数画像信号を記憶するバッファーメモリ装
置の使用方法に関する。
従来、ある種のカラースキャナは、色分解版を作製する
場合に、カラースキャナの稼動効率を向上させるため、
作製する色分解版の大きさに応じて、2色同時又は4色
同時の記録モードで、1枚の記録フィルム上に複数種の
色分解版を、同時に記録できるようになっている。
このような記録モードで色分解版を作製できるようにす
るためKは、同時記録が行なわれる複数様の色分解版そ
れぞれの記録用画像信号を、メモリ装置に予め記憶させ
ておき、その記憶された谷色分解画1家信号を、画像複
製記録装置が分割記録するのに必要とするタイミングで
、所要の色分解画像信号をめC出すようにした、バソフ
ァーメモリ装置σ−が8吸となる。
この目的のために、従来は、紀1図により説明するよう
なバッファーメモリ装置の使用方法が実施されている。
すなわち、原画を走査して得られる画像信号を、予め、
シアン、マゼンタ、イエロー、墨等のインキ色に対応し
た各色分解信号に分解し、かつ、色分解版作製のために
、必要とされる各種の補正、修正、並びに、その他の調
整項目の調整制御を施し、それぞれを修正筒の色分解画
像信号(C)(IVJ (Y)(6)として、バッファ
ーメモリ装置の前後に送る。
バッファーメモリ装置において、各色分解画像48号(
C)〜(6)は、記録モードに応じて適宜開閉制御Ai
されるアナログスイッチ回路(A)’(を介して、4’
〜第4の//(アナログ・ディジタル)変換器(B、)
〜(B4)のいずれかに送られる。
たとえば、第1のり変換器CB、]飢メモリ装置(乃に
おいて、4つに分割された第1−第4のメモリブロック
CP、 ’)〜(B4)のいずれにも、データが書込め
るように接続されている。
ロック(B2)、CP、)にデータが噛込めるように接
続されている。
第3の、/変換器(B3)は、第3のメモリブロック(
B3)へ、また第4の2変換器(B、)は、第4のメモ
リブロックCP4)へ、それぞれにデータが畳込めるよ
うに接続されている。
メモリ装置(P)は、記録画像の解像力と1止定畳長(
記録シリンダの周長)に応じたメモリ容量とアドレス空
間を有し、そのアドレス空間は、各メモリブロック(P
l)〜(P、)’tもって、それぞれに4等分されてい
る。このアドレス空間は、記録モードに応じて、ブロッ
ク個々の谷アドレス空間ごとにそれぞれのアドレス番号
を定めることができ、かつブロック間に、連番のアドレ
ス番号を定めることもできる。
このようなアドレス制御は、記録モードに応じて制御さ
れる簀込み、並びに読出し用アドレス切替回路(Ew)
 (ER)と、アドレス発生器(目によって行なわれる
各メモリブロック(P、)〜(B4)から市り出された
データは、記録モード切替用出力ゲート回路(G)を介
して、/(フイノタル・アナログ)変換器(ロ)に送入 られる。
上述の構成からなるバッファーメモリ手段においては、
色分解信号(q〜(Kのいずれか1つが、単色モードで
記録される場合、第1の/変換器(B1)に必要な画像
信号を入力するように、アナログスイッチ(A)を制御
し、そのン変換器(B1)の出力デーりは、全メモリブ
ロック(Pl)〜(B4)に対して、−運の連番のアド
レス空間をもって、メモリ装置(Plに記憶される。
2色同時記録モードの場合、第1と第2の4変換器(B
、 ) (B、 )へ、それぞれ所載の画像信号を入力
し、かつ、第1の4変換器(B、)の出力データを、第
1と第3のメモリブロック(Pl)(B3)へ、また家
2のイ変換器(B2)の出力データを、第2と第4のメ
モリブロックcp、 ) cp、 )へ、それぞれ、ア
ドレス査号を上記2個ずつのメモリブロック間で連番さ
せて記憶させる。
さらに、4色同時記録モードの場合、香れ変換器(B1
)〜(B4)にそれぞれの画像信号を入力し、がつ、各
/D変換器CB、)〜(B4)の出力データを、各メモ
リブロックCP、)〜(B4)に、メモリブロックイ固
々のアドレス番号をもって、それぞれ記憶させる。
記憶されたデータの読出しに除しては、単色モードでは
、全メモリブロックにわたるアドレス番号順に、また2
色同時記録モードでは、2個のメモリブロックの各組の
アドレス番号順に、さらに4色同時記録モードでは、4
個のメモリブロック毎のアドレス番号順に、それぞれ、
メモリ装置(Piからデータを読出して、Δ変換器(具
へ送り出す。
上述のバッファーメモリ装置によれば、個々にアドレス
が独立して与えられるメモリブロックに対応して、カラ
ースキャナにおける記録シリンダの周長を分割すること
により、シリンダ回転の一周ごとに、同一走査露光線上
で複数の色分解画像を、順次に(実質的には同時K)記
録するという同時多色記録モードを得ることができる。
しかし、メモリ装置(乃ヲ複数のメモリ・ブロック(P
l)〜(P、)に分割するためには、各メモリブロック
のデータ入力ライン、並びにデータ出力ラインを分離し
なければならないという欠点がある。
しかも、アドレスラインは、各ブロックのアドレス番号
2個々に与えたり、又は、ブロック間でアドレス番号を
連番させたり等の制御を振するため、各ブロック間を分
1’ill:する必要があり、5従って、アドレス制御
が複雑となる欠点がある。
さらに、各メモリブロック(Pl)〜(P4)のデータ
入力ラインが分離されるため、イ変換器は、個々のメモ
リブロック毎に、それぞれ必要となるという欠点がある
1だ、上述の基本インキ34版に加えて、特色分離版並
びにマスク版等を同時記録したいという要求もあるので
 7(れに応えようとすると、上述の形式のバッファー
メモリ装置の使用方法では、同時記録できる版数を4版
以上に増すと、装置がますます複雑化する。
すなわち、同時3色、同時5色、同時6色、同時7色記
録モード、および、それ以上記録モードでは、メモリ装
置を2とか4以外の数に分割するため、バッファーメモ
リ装置ヲ所要のメモリブロック(Pl)〜(P、)に均
等に分割することはできない。
では、同時に2つのデータを記憶することはできないの
で、必要とする同時記録する版数(マスクなども含む)
とか、必要とする同時記録する版数の種類などを勘案し
て、本来なら記録シリンダの周長と画素ピッチで定寸る
メモリ容箪以上の冗長Wxもつメモリ容量が必要となる
また、同時記録する版数、および、版数に応じて、メモ
リブロックCP、)〜(Pn)内の使用するメモリ容量
が変化するため、読み書きのアドレスの制御や、入出力
データの制御が複雑化することは防げなかった。
本発明は、上述の欠点を除去して、バッファーメモリ装
置をブロックに分離することなく、データの入出カライ
ン、書込み、読出し、アドレスライン、並びに、アドレ
ス制御を単純化し、・かつ、l/D変換器を1個しか用
いないで、同時多色記録モードを容易に得るようにした
、複数の画像信号を実質的に同時処理するバッファーメ
モリ装置の使用方法を提供するものである。
!、た、本発明は、バッファーメモリ装置の使用方法が
異るだけで、処理する画像信号のデータフォーマットは
、原則として従来と同一であるため、従来から提案され
ている倍率変換方式(たとえば、特販q昭46−624
80、特願昭52−101976、特願昭39−739
24、特願昭42−29095 )は、全て利用できる
ものである。
以丁、本発明の実施例を、第2図以下に基づいて詳述す
る。
第2図においては、原画シリンダ(1)と、記録シリン
ダ(2)と、両シリンダを回転させるモータ(3)と、
両シリンター(1)(2)の回転状態を計測するロータ
リーエンコーダ(4)と、原画を光電走査して、色分解
信号(B)(G)(ロ)を得る走査ヘッド(5)と、記
録用感光フィルムに露光用光ビームを投射して、複製画
像を記録する記録ヘッド(6)と、前記色分解信号(B
)(G)(5)を基にして、所要の色修正、マスキング
補正、階調補正、その他の各調整項目の設足並びに演算
等を施して、印刷製版の各インキ色であるイエロー、マ
ゼンタ、シアン、及び墨色に対応する修正法画像信号(
c)(r1′I)(y)(k) 、並びに、必要に応じ
て得られるtけ色分離画像信号、もしくは、マスク用画
像信号(a、)(a2)・・・等を出力する色演算回路
(7)と、該色演算回路(7)の出力する画像信号(c
l〜(kl(a、)・・・のいずれか1つを、図示の如
く入力することによって、記録ヘッド(6)の露光用ビ
ームに変調を加える露光制御回路(8)とをもって、カ
ラースキャナの主要部が構成されている。
色演算回路(7)からアナログ値として出力される各色
、又は各種の画像信号(C)〜(1す(a、)・・・は
、本発明の方法をもって、バッファーメモリ装置(9)
へ入力され、この入力画像信号(C)〜(kl (aυ
・・・を/変換り するとともに、その変換データを記憶さぜ、かつ、選択
使用される記録モード[応じた順に記憶データを読出し
て、露光制御回路(8)へ送り出す。
バッファーメモリ装置(9)は、アドレス狙制御回路(
10)と記録モード指定手段(11)により、所望の記
録モードにj、−6して、画像信号(C)〜(k) (
a 、 )・・・のデータの読み書きを行なうとともに
、制御パルス発生回路(12)と連係して、所望記録モ
ードに対応して必要ときれるクロックパルス、並びにタ
イミングパルス等を発生するように、指示を与える。
制御パルス発生回路(12)は、ロータリーエンコーダ
(4・)によって、シリンダ(1)(2)の予め定めら
れた基準位j直で発生される基準パルス(gυと、シリ
ンダ(1)(2)の回転位相に応じて発生される回転位
オDパルス(g2)とに基づいて、第4図に示すような
りロックパルス(t+)、サンプリングパルス(t2)
、n相りロックパルス(φ1)〜(φ、、)、並びに第
6図に示すようなmlのスタートパルス(S、)、第2
 ノスタ−)パルス(S2)をそれぞれに発生する。
第3図は、上述のバッファーメモリ装置(9)の例を示
すもので、各画像信号(C)〜(k)(a、)・・・は
、アナログマルチプレクサ03)の各チャンネル(CH
,)〜(CHn)に、そのチャンネル(CH,)〜(C
Ho)に係る入力信号(eυ〜(e、、)として、適宜
の順序で人力される。
なお、アナログマルチプレクサ(13ンのチャンネル数
nば、同時記録を所望する画像の数に対応した使用チャ
ンネルの数で、予め設定するチャンネル数又は累子の入
力端子数等ではない。
アナログマルチプレクサ(旧の共通接続出力ラインは、
イ変換器(14)の入力に接続され、該に変換器(14
)の出力は、メモリ装置! (15)のデータ入力端子
(DIN)に接続され、そのメモリ装置α5)のデータ
出力端子CD0UT)は、/変換器(16)の入力に接
続される。
メモリ装置■)の曹込みアドレス端子(Aw)は、アド
レス制御回路(10)の書込アドレスカウンタ(LOW
)に接続され、読出しアドレス端子(AR)il−j:
、アドレス変換器(17)を介して、アドレス制御回路
(10)の絖出しアドレスカウンタ(10R)に接続さ
れる。
なお、書込みアドレス端子(Aw)と読出レアドレス端
子(AR)は、笑除のメモリ装置では同一端子であり、
薔込みと読出しは、リードライトイネーブル信号で切替
えられ、具体的にメモリ累子に接続されたアドレスライ
ンは、バス構造どなっているが、説明上、端子(Aw)
(A□)は、別々に示−はである。
アナログマルチプレクサ(13)は、記録モード指定手
段(11)の設νi値(n)に応じて、制御パルス発生
回路(旧で作られるn相りロックパルス(φυ〜(φn
)により開閉制御され、各チャンネル(CH,)〜(C
Hn)の入力イh号(el)〜(e。)は時分割されて
、チャンネル番号順に時間軸にシリースに並べられ、/
D変換器(1,4)に送られる。
2変換器(1→(は、n相りロ々クパルス(φ1)〜(
φ。)それぞれの立ち上9と同期して作られたサンプリ
ングパルス(t2)により、時分割され−h各チャンネ
ル(CHυ〜(CH2)ノ入力信号(e、) 〜(ej
f、ディジタル信号(Dl)〜(、Dn)のデータに変
換する。
信号(el)〜(en)、(Dよ)〜(Do)ノ附字1
−nは、チャンネル査号と対応している。
また、n相りロックパルス(φ1)〜(φn)並びにサ
ンプリングパルス(t2)H1回転位相パルス(g、)
に同期し工作られるクロックパルス(tl)に同期して
いる。
さらに、クロックパルス(tl)の周期(T、 )は、
記録すべき画像の分解能を足める画素ピッチ(T1)に
対応している。
メモリ装置(回の誉込み時は、アドレスカウンタ(10
w)がサンプリングパルス(t2.)k順次計数して、
ディジタル信号(Dl)〜(Dn)のデータ入力順に、
順次アドレスを定め、第5図のメモリマツダの如く入力
データを記憶する。
なお、データCD、)、 、(D、)2.、、CD、)
mは、第1チヤンネル<CH,)の入力信号(e□)の
データ(Doでめりて、第1回目の鬼変換値(D・)・
から絣m回目の3変換値CD、)m’&示し、その他の
チャンネルのデータ(D2)〜(D、)についても同様
である。
このように、メモリ装置(15)には、複数チャンネル
の時分割データ(Dl)〜(Dn)が、データの出現順
に順次記憶されている。
したがって、4色同時記録モードでは、たとえば、D、
がシアン版(C)信号、D2がマゼンタ(財)版信号、
D、がイエロー(1)版信号、および、D4がスミ〔B
k)版信号に相尚し、バッファーメモリ装置には、定食
して得られる各色分解版の信号を順次C1,IVL 、
 Y+ 。
Kl 、 cz 、M2. Yx、 x、、 cs 、
Ms 、 Y3 、に3 、・・・・〜C+ 、 M 
+ 。
Yi、Kiのように記憶する。
また、2色同時記録モードでは、同様にしで、たとえは
、C15M1.C,l’vI2.C3,]VI3.・・
・、・・C2+ r M 21のように、1だ、単色記
録モードでは、同様にして、たとえば、C(、Cx 、
 Cs l・・、C4+  のようにバッファーメモリ
装置に記憶する(注、2色および単色記録モードでは1
回の記録分のみ記述しである。)。
次に、具体的には、丁記の手段によるが、上記の如く記
憶した画像信号のデータをバッファーメモリ装置から読
み出す順序は、たとえば、4色同時記録モードでは、C
I 、 Cx 、 Cs 、 C4、・・・91.CI
、 lvt、 。
M2.Ml、IvI4.−M;、 Y、 、 Y2. 
Y3.Y41.Yt、 K、 、に2.Ks。
K4・・・K1であり、2色同時記録モードでは、C・
、C2゜C3,C4,・・・C2,、M、、M2.M3
.M4.・・・RLtであり、単色記録モードでは、C
I 、 cg 、 C3、C4、・・・C4車である。
また、4色以上の同時記録モードの場合も同様である。
メモリ装置05)からデータを読出すに除しては、第6
図に示す如く、各チャンネル(CH、)〜(CHn)毎
に、七のチャンネルに係るメモリ装置上のデータを画素
ピッチに対応する所載のアドレス間隔て説出す。
制御パルス発生回路(埒においては、基準パルス(g・
)と同期した萬精匿の第1のスタートパルス(Sθが、
シリンダ(1)(2)の1回転につき1回の割合で発生
され、このパルス(S、)の周期(T2)は、シリンダ
(1)(2)の周長(tlに対応している。
同時記録モードにおいては、局長(t)を複数に分割し
て、各記録画像を分割された周長に割り当てることから
、スタートパルス(S、 )の周期(T2)in等分し
た第2のスタートパルス(Sl)が発生すれる。
第2のスタートパルス(Sl)は、メモリ装置μs)カ
ら、所要のチャンネルデータの第1番目のデータ(Di
、を量し出す。
第7図及び第8図は、読出し用アドレス発生回路の2つ
の例を示すものでめる。
第7図は、アドレスカウンタCl0R)にイニシャルプ
リセット用のカウンタ(18) ’に介在させて、該カ
ウンタに)の計’?’+Mイニシャルプリセジトする。
すなワチカウンタα8)は、第2のスター、゛Lパルス
(Sl)−’z、第1のスタートパルス(Sl)から順
次計数シ、ソの計数値は、第2のスタートパルス(Sl
)の出力以後に必要とするチャンネル番号に対応するこ
とから、アドレスカウンタ(10n)が第2のスタート
パルス(Sl)によってクリヤされた直後に、当該アド
レスカウンタ(IOR)ヘロードされる。
アドレスカウンタ(10R)は、書込み時と同様に、サ
ンプリングパルス(t、)’fe計数して、アドレス(
複数ビットであるが図では1本線で代表している。)を
進める。その出力は、クロックパルス(1,)と各々ア
ンドして、アンドゲートα(至)の出力としてn=jl
毎にメモリ装置t15)に与えられる。
よって、メモリ装置α、5)から読出されるデータは、
チャンネル省号に対応したイニシャルプリセット値l 
−H’)z最初のアドレスとして、任意の一定間隔で読
み出したデータとなって、各チャンネル毎に整列される
第8図の場合は、常に第lチャンネル(CHυのデータ
(D、 )のアドレスにタイミングさせ、その第1チヤ
ンネル用のアドレスカウンタ1 、 n+’l 、2n
+ 1・・・・・(m−1)n+1に、所望nチャンネ
ルに対して、n−1を加算するものである。
なお、アドレスカウンタ(IOR)はタイミングパルス
(K2)を計数し、その出力は、加算器(20)に送ら
れ、該加算器(20)の他の入力には、第2のスタート
パルス(S、) 1計数するカウンタ(zl)の出力が
入力している。
加算器(財)の出力は、アンドゲート(卒とクロックパ
ルス(t、)によって、アドレスカウンタ(loR)が
第1チヤンネルのアドレスを発生するタイミングと同期
されている。
アドレスカウンタ(IOR)は、第2のスタートパルス
で一旦クリアされ、各チャンネル毎に、新たに計数を開
始し、カウンタ(21)は、第1のスタートパルスでク
リアされ、紀2のスタートパルス(St)(を計数する
なお、カウンタ(211’i5クリアするタイミングを
、第2のスタートパルス(S 、)の最初のものを計数
しないようにし、該カウンタ(21)にn−1の計数値
な伺るようにする。
また上述のアントゲ−) (14J)P>へ加えるクロ
ックパルス(tI)ハ、n相りロック(φ1)〜(φn
)のいずれかを用いてもよい。
各チャンネル(CHl)〜(CHn)の入力信号(el
)〜(e、)となる各画像信号(Cl−(k)(&、)
・・・は、1枚の原画を走査して得られる複数の画像信
号であって、その各画像信号によって同時に記録された
複製画mζは、互いに重合されて使用される。
従って、第3図の実施例においては、アナログ信号にお
いて時分割するために、各画像毎にイ変換する際のサン
プリング位置が異ってし捷い、一画素以内の誤差ではあ
るが、各複製画像を重合したとき、不整合しfc、t、
又は、正確なマスク版が得られなかったりする。
第9図は、そのような不整合を除くための他の例を示す
もので、マルチプレクサ(18)の入カテヤンネル?r
l 段に、それぞれサンプリングホールド回路(23、
)〜(23n)k設け、常に同時にホールドされた同−
位j赦の画像信号を、時分割してぶ夏換器0→に送り込
むようにしである。
第10図(ハ、クロックパルス(t、)と、サンプリン
グパルス(t2)に対するサンプルホールドパルス(t
、)の関係を示すものであシ、該パルス(t3)は、制
御パルス発生回路(12)によって′LI4宜に作られ
る。
上述の画像信号を処理するのに使用されるチャンネル数
(nlは、記録モード指定手段(11)によって、選択
的に指定され、この除に、n相りロックパルス(φ1)
〜(φn)の相数(旬、使用チャンネル数等が定まる。
このとき、アナログプレクサ(13)の未使用チャンネ
ルは、その11であって、何ら不都合を生じない。
よって、同時記録可能な復製画像の数は、処理し得る最
大チャンネル数によって定まり、これはイ変換器(14
)の処理速度で定まるため、メモリ装置(15)のアド
レス手段とは無関係に定められる。
以上の如く、本発明によれば、バッファーメモリ装置の
書込み、並びに読出しのアドレス制御を容易とし、かつ
、多数の複製画像の同時記録モードが容易に得られ、し
かも、記録モードの切替が簡単となるバッファーメモリ
装置の制御手段を提供することができる。また、メモリ
装置の容量は、記録シリンダと画素ピッチで定まる容量
でよく、冗長度ヲとる必要がない。
【図面の簡単な説明】
第1図は、従来のメモリシステムのブロック図、第2図
〜第10図は、本発明の詳細な説明するためのもので、 第2図は、本発明によって同時多色記録モードで色分解
版を複製記録し得るカラースキャナのブロック図、 第3図は、第2図のバッファーメモリ装置の具体的ブロ
ック図、 泥4図は、クロックパルスとサンプリングパルス並びに
n相りロックパルスの関係を示すタイムチャート、 第5図は、メモリ装置に書込まれたデータのメモリマツ
プ、 第6図は、第1と第2のスタートパルスと読出されるデ
ータの関係を示すタイムチャート、第7図は、読出し用
アドレス発生手段の1例を示すブロック図、 第8図は、同じく、他のアドレス発生手段のブロック図
、 嬉9図は、サンプリング位tk整合させる他の実施例を
示すブロック図、 第10図は、クロックパルスと、サンプリングパルスと
サンプルホールドパルスの関係を示すタイムチャートで
ある。 (1)原画シリンダ   (2)記録シリンダ(3)モ
ータ       (4)ロータリーエンコーダ(5)
走査ヘッド    (6)記録ヘッド(γン色演算回路
    (8)露光制御回路(9)バッファーメモリ装
置叫アドレス制御回路(10wXIORXIOR)アド
レスカウンタ01)記録モード指定手段 (12)制御
パルス発生回路(13)アナログマルチプレクサ (1
4)/変換器(15)メモリ装置    α6)I/変
換器(17)アドレス変換器  (18)(21)カウ
ンタ(10)(ロ))アンドゲート  (20)加算器
(231)〜(23,)サンプルホールド回路第1図 ( 第3図 第5図 第6図

Claims (1)

    【特許請求の範囲】
  1. カラー原画を走置して得られる複数種の画像信刊をバッ
    ファーメモリ装置に記憶させ、かつ、適時に個々の画像
    信号を読み出して、被数種の複製画像を実質上同時に記
    録するようにした画像複製記録装置におけるバッファー
    メモリ装置において、原画9走亘により同時に得られる
    複数種の画体信号のデータを、一定の順序で時系列に配
    列して(たとえば、C,M、、Y、、に、、C2,M、
    、Y2.に2.C,、I屯I Y31 K ’ 1・・
    ・など)、そのデータの配列順にメモリ装置に記憶させ
    、かつ、記憶されたデータを画働侶号1種ごとに所定の
    アドレス間隔で訛出し、これを複数種の信号について繰
    返すことによV(たとえば、CI 、C2+ C’ +
     C41・・・・・・、M、 、M、 、 M3. I
    vL 、・・・・・・j Y’ l Y21 Y31Y
    4.・・・・・・、に、、に、、に、、に、、・・・・
    ・・)、複ν種の画像を実質的に同時に記゛録するよう
    にしたことを%徴とする複製画付信号を記′1、iする
    バッファーメモリ装置前の使用方法。
JP57174976A 1982-10-05 1982-10-05 複数画像信号を記憶するバツフア−メモリ装置の使用方法 Granted JPS5965372A (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP57174976A JPS5965372A (ja) 1982-10-05 1982-10-05 複数画像信号を記憶するバツフア−メモリ装置の使用方法
US06/532,106 US4625234A (en) 1982-10-05 1983-09-14 Method of using a buffer memory device for storing a plurality of picture signals
DE19833334190 DE3334190A1 (de) 1982-10-05 1983-09-22 Verfahren zur verwendung eines pufferspeichers zum speichern einer mehrzahl von bildsignalen
GB08325736A GB2131647B (en) 1982-10-05 1983-09-26 Colour facsimile apparatus
FR838315811A FR2534047B1 (fr) 1982-10-05 1983-10-04 Procede d'utilisation d'une memoire-tampon pour stocker une multiplicite de signaux d'original

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP57174976A JPS5965372A (ja) 1982-10-05 1982-10-05 複数画像信号を記憶するバツフア−メモリ装置の使用方法

Publications (2)

Publication Number Publication Date
JPS5965372A true JPS5965372A (ja) 1984-04-13
JPH0588031B2 JPH0588031B2 (ja) 1993-12-20

Family

ID=15988031

Family Applications (1)

Application Number Title Priority Date Filing Date
JP57174976A Granted JPS5965372A (ja) 1982-10-05 1982-10-05 複数画像信号を記憶するバツフア−メモリ装置の使用方法

Country Status (5)

Country Link
US (1) US4625234A (ja)
JP (1) JPS5965372A (ja)
DE (1) DE3334190A1 (ja)
FR (1) FR2534047B1 (ja)
GB (1) GB2131647B (ja)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01126074A (ja) * 1987-11-11 1989-05-18 Ricoh Co Ltd 画像形成装置

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2542540B1 (fr) * 1983-03-08 1989-02-10 Canon Kk Systeme de traitement d'images
JPS6125392A (ja) * 1984-07-16 1986-02-04 Canon Inc カラ−ビデオ信号処理装置
GB2181617B (en) * 1985-09-11 1989-09-20 Adplates Ltd A video signal transmitter and processor
JP2501195B2 (ja) * 1986-04-30 1996-05-29 シャープ株式会社 カラ−画像処理装置
US5040031A (en) * 1986-05-10 1991-08-13 Canon Kabushiki Kaisha Image processing apparatus which can control output to multiple devices to accommodate differing operating timing of those devices
JPH0248863A (ja) * 1988-08-10 1990-02-19 Nec Corp ディジタルビデオ信号処理回路
JPH0519734A (ja) * 1991-07-15 1993-01-29 Victor Co Of Japan Ltd 画像処理装置
US9786361B1 (en) * 2015-07-31 2017-10-10 Flex Logix Technologies, Inc. Programmable decoupling capacitance of configurable logic circuitry and method of operating same

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56116079A (en) * 1980-02-20 1981-09-11 Ricoh Kk Memory composition

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1379053A (en) * 1972-04-28 1975-01-02 Crosfield Electronics Ltd Colour scanners for image reproduction
GB2014396B (en) * 1978-02-02 1982-09-15 Independet Broadcasting Author Digital television system and method
US4305093A (en) * 1978-06-22 1981-12-08 International Electronic Photo Process Laboratory Co., Ltd. Method of producing multiple images in a scanning apparatus
JPS55145475A (en) * 1979-05-01 1980-11-13 Fuji Photo Film Co Ltd Color picture recording method
JPS5652968A (en) * 1979-10-08 1981-05-12 Canon Inc Multicolored picture forming method
CH648166A5 (en) * 1980-06-12 1985-02-28 Bbc Brown Boveri & Cie Method and device for time-division multiplex scanning
JPS57125590A (en) * 1981-01-28 1982-08-04 Nec Corp Still picture transmitter
US4415925A (en) * 1981-02-05 1983-11-15 Canon Kabushiki Kaisha Color original readout apparatus
JPS58157255A (ja) * 1982-03-13 1983-09-19 Dainippon Screen Mfg Co Ltd 画像走査記録方法

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS56116079A (en) * 1980-02-20 1981-09-11 Ricoh Kk Memory composition

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01126074A (ja) * 1987-11-11 1989-05-18 Ricoh Co Ltd 画像形成装置

Also Published As

Publication number Publication date
FR2534047A1 (fr) 1984-04-06
GB2131647A (en) 1984-06-20
GB8325736D0 (en) 1983-10-26
JPH0588031B2 (ja) 1993-12-20
DE3334190A1 (de) 1984-04-05
US4625234A (en) 1986-11-25
FR2534047B1 (fr) 1989-10-27
GB2131647B (en) 1986-11-05

Similar Documents

Publication Publication Date Title
US4700235A (en) Method and apparatus for producing half-tone printing forms with rotated screens on the basis of randomly selected screen threshold values
US4931860A (en) Image data composing system and process for storing both monochrome and polychrome image data
US5109281A (en) Video printer with separately stored digital signals printed in separate areas to form a print of multiple images
JPH0127412B2 (ja)
EP0696866B1 (en) Image processing apparatus
US4419691A (en) Method for the improved reproduction of image in reproduction technology
JPS5965372A (ja) 複数画像信号を記憶するバツフア−メモリ装置の使用方法
US4032969A (en) System for reproducing and recording a plurality of color originals
US4350997A (en) Lay-out recording method in a picture scanning recording system
SU1098529A3 (ru) Способ воспроизведени штриховых элементов при электронной репродукции
JPS6113760A (ja) 画像走査記録方法
JPS603268A (ja) 画像走査記録装置における記憶装置への画像デ−タ書込み読出し方法
JP2692789B2 (ja) 画像形成装置
JP2744063B2 (ja) 画像合成装置
JP5293517B2 (ja) 画像処理装置、カラー画像形成装置、画像処理方法、画像処理プログラム及び記録媒体
US5546478A (en) Picture print controlling device
JP2001036759A (ja) 印刷装置及び色調整方法
JP5257250B2 (ja) 画像処理デバイス、カラー画像形成装置、画像処理方法、画像処理プログラム及び記録媒体
JPS62185462A (ja) デイジタルカラ−複写機
JPH05902B2 (ja)
JPS60140976A (ja) カラ−画像処理装置
JPS62202694A (ja) ビデオプリンタの連続入力装置
JPH0474907B2 (ja)
JPS62253271A (ja) 拡大・縮小可能な画像処理装置
JPH0224433B2 (ja)