JPS5945571A - デ−タ転送制御装置 - Google Patents
デ−タ転送制御装置Info
- Publication number
- JPS5945571A JPS5945571A JP15507582A JP15507582A JPS5945571A JP S5945571 A JPS5945571 A JP S5945571A JP 15507582 A JP15507582 A JP 15507582A JP 15507582 A JP15507582 A JP 15507582A JP S5945571 A JPS5945571 A JP S5945571A
- Authority
- JP
- Japan
- Prior art keywords
- data
- streamer
- disk
- buffer
- controller
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は、ストリーマ装置の動作を停止させることなく
オンラインでディスク装置からストリーマ装置にデータ
を高速転送することができるデータ転送制御装置に関す
る。
オンラインでディスク装置からストリーマ装置にデータ
を高速転送することができるデータ転送制御装置に関す
る。
近年、高速の磁気テープ記録装置(ストリーマ装置)が
実用化され、処理装置の端末として用いられつつある。
実用化され、処理装置の端末として用いられつつある。
これに伴い、従来処理装置内部のメモリ(特にRAM)
とディスク装置間で行われていたデータ転送が、ストリ
ーマ装置とディスク装置間でも行われるようになってき
た。現状では、これらデータ転送は処埋装(1夕の動作
を停止させた所謂オフライン状態で行って因るが、これ
では処理装置の稼動効率が落ちてし甘う。
とディスク装置間で行われていたデータ転送が、ストリ
ーマ装置とディスク装置間でも行われるようになってき
た。現状では、これらデータ転送は処埋装(1夕の動作
を停止させた所謂オフライン状態で行って因るが、これ
では処理装置の稼動効率が落ちてし甘う。
本発明は、このような点に鑑みて−tされたものであっ
て、処理装置、ディスク装置?J、及びストリーマ装置
のそれぞれにコントロール回路を設けると共にストリー
マ装置のコントロール回路に2個のデータバッファを設
け、これらデータバッファを交互に利用して、ストリー
マ装置を停止させることなくオンラインでのデータ転送
を可能にし7’Cデータ転送制御装置を実現したもので
ある。
て、処理装置、ディスク装置?J、及びストリーマ装置
のそれぞれにコントロール回路を設けると共にストリー
マ装置のコントロール回路に2個のデータバッファを設
け、これらデータバッファを交互に利用して、ストリー
マ装置を停止させることなくオンラインでのデータ転送
を可能にし7’Cデータ転送制御装置を実現したもので
ある。
以下、図面を参照して本発明の詳細な説明する。
図は、本発明の一実施例を示す電気的構成図である。図
において、1は処理装置である。該処理装置としては、
例えばコンピュータが用いられる。
において、1は処理装置である。該処理装置としては、
例えばコンピュータが用いられる。
2はシステムバス、3は処理装置1と周辺機器間の信号
のやりとりを制御する周辺制御装置、4はI10バスで
ある。5はディスク装置、6はディスクコントローラ、
7はストリーマ装置、8はストリーマコントローラ、9
.10はそれぞれデータを一時的に格納するデータバッ
ファである。各構成要素は、それぞれ図に示すようにデ
ータバスで接続されている。PATH1はディスク装置
5の情報を処理装置1側の主記憶装置(図示せず)に転
送するDMAデータ路、PATH2はディスク装置5の
情報をストリーマ装置7へ又ストリーマ装置7の情報を
ディスク装置5へ転送するバックアップデータ路である
。このように構成された装置の動作を、以下に説明する
。
のやりとりを制御する周辺制御装置、4はI10バスで
ある。5はディスク装置、6はディスクコントローラ、
7はストリーマ装置、8はストリーマコントローラ、9
.10はそれぞれデータを一時的に格納するデータバッ
ファである。各構成要素は、それぞれ図に示すようにデ
ータバスで接続されている。PATH1はディスク装置
5の情報を処理装置1側の主記憶装置(図示せず)に転
送するDMAデータ路、PATH2はディスク装置5の
情報をストリーマ装置7へ又ストリーマ装置7の情報を
ディスク装置5へ転送するバックアップデータ路である
。このように構成された装置の動作を、以下に説明する
。
データ転送命令が処理装置1より出力されると、周辺制
御装置5はディスクコントローラ6に起動をかけストリ
ーマコントローラ8の第1のデータバッファ9ヘデータ
の出力を指示する。ディスクコントローラ6はディスク
装置5内の所定のデータを取出してI10バス4を経て
ストリーマコントローラ8VC送る。ストリーマコンl
−ローラ8は、工10バス4を介して送られてきたデー
タを受取って第1のデータバッファ9に格納する。この
結果データバッファ9が満杯になると、ストリーマコン
トローラ8はストリーマ装置7に起動をかけデータの出
力を指示し、同時に第2のデータバッファ10が使用で
きることを周辺制御装置?・に報告する。
御装置5はディスクコントローラ6に起動をかけストリ
ーマコントローラ8の第1のデータバッファ9ヘデータ
の出力を指示する。ディスクコントローラ6はディスク
装置5内の所定のデータを取出してI10バス4を経て
ストリーマコントローラ8VC送る。ストリーマコンl
−ローラ8は、工10バス4を介して送られてきたデー
タを受取って第1のデータバッファ9に格納する。この
結果データバッファ9が満杯になると、ストリーマコン
トローラ8はストリーマ装置7に起動をかけデータの出
力を指示し、同時に第2のデータバッファ10が使用で
きることを周辺制御装置?・に報告する。
これにより、周辺制御装置3は再びディスクコントロー
ラ6へ起動をかけデータバッファ10へのデータの出力
を指示する。前述したと同様の操作によりデータバッフ
ァ10が満杯となり、一方第1のデータバッファ9の内
容がストリーマ装置7に全て格納されると、ストリーマ
コントローラ8はストリーマ装置7に起動をかけてデー
タの出力を指示すると共に同時に第1のデータバッファ
9が使用できることを周辺制御装置5に報告する。この
ような動作を繰返しながらストリーマ装置7ヘデイスク
装置5の内容を転送する。従って、ス)・リーマ装置5
の動作を停止させることなくデータ転送を行うことがで
きる。
ラ6へ起動をかけデータバッファ10へのデータの出力
を指示する。前述したと同様の操作によりデータバッフ
ァ10が満杯となり、一方第1のデータバッファ9の内
容がストリーマ装置7に全て格納されると、ストリーマ
コントローラ8はストリーマ装置7に起動をかけてデー
タの出力を指示すると共に同時に第1のデータバッファ
9が使用できることを周辺制御装置5に報告する。この
ような動作を繰返しながらストリーマ装置7ヘデイスク
装置5の内容を転送する。従って、ス)・リーマ装置5
の動作を停止させることなくデータ転送を行うことがで
きる。
ところで、ディスク5がデータバッファ9,10を満杯
にする時間と、ストリーマ装置7がデータバッファ91
10を空にする時間には大幅な時間差がある。例えば、
前者の場合80rnS/12BKBであるのに比して後
者の場合は1゜93/128 KBである。この両者の
間の時間差を利用して、処埋装?!11を動作させるよ
う釦する。従って、ストリーマ装置の動作を停止させる
ことなくオンラインでディスク装置からストリーマ装置
にデータを高速転送することができる。処理装置1は最
大80m5アクセスが遅延することになるが、殆んど実
時間動作と同じ時間でディスク装置を使用することがで
きる。上述の説明では、データバッファ9,10それぞ
れの容量として128KIlの場合を例にとったがこれ
に限る必要がないことはいうまでもない。なお、ディス
ク装置5とストリーマ装置7との間のデータ転送にはデ
ータ路PATH2が使用され、処理装置1とディスク装
@Sとの間のデータ転送にはデータ路PATH1が用い
られることは上述の説明から明らかである。
にする時間と、ストリーマ装置7がデータバッファ91
10を空にする時間には大幅な時間差がある。例えば、
前者の場合80rnS/12BKBであるのに比して後
者の場合は1゜93/128 KBである。この両者の
間の時間差を利用して、処埋装?!11を動作させるよ
う釦する。従って、ストリーマ装置の動作を停止させる
ことなくオンラインでディスク装置からストリーマ装置
にデータを高速転送することができる。処理装置1は最
大80m5アクセスが遅延することになるが、殆んど実
時間動作と同じ時間でディスク装置を使用することがで
きる。上述の説明では、データバッファ9,10それぞ
れの容量として128KIlの場合を例にとったがこれ
に限る必要がないことはいうまでもない。なお、ディス
ク装置5とストリーマ装置7との間のデータ転送にはデ
ータ路PATH2が使用され、処理装置1とディスク装
@Sとの間のデータ転送にはデータ路PATH1が用い
られることは上述の説明から明らかである。
更に、ディスク装置5とストリーマ装置7との間のデー
タ転送は、ディスク装置からストリーマ装置へのデータ
転送のみならず逆にストリーマ装置からディスク装置へ
のデータ転送も可能である。
タ転送は、ディスク装置からストリーマ装置へのデータ
転送のみならず逆にストリーマ装置からディスク装置へ
のデータ転送も可能である。
以上、詳細に説明したように、本発明によればストリー
マ装置のコントロール回路に2個のデータバッファを設
け、これらデータバッファを交互に利用してストリーマ
装置を停止させることなくオンラインでのデータ転送を
可能にしたデータ転送制御装置を実現することができる
。
マ装置のコントロール回路に2個のデータバッファを設
け、これらデータバッファを交互に利用してストリーマ
装置を停止させることなくオンラインでのデータ転送を
可能にしたデータ転送制御装置を実現することができる
。
図は本発明の一実施例を示す電気的tfl成図である。
Claims (1)
- 処理装置にディスク装置とストリーマ装置が接続された
システムにおhて、処理装置、ディスク装置及びストリ
ーマ装置のそれぞれに対してコントロール回路を設け、
かつストリーマ装置のコントロール回路には2個のデー
タバッファを設け、これらデータバッファを交互にオリ
用してストリーマ装置にディスク装置からデータを転送
すると共に前記各コントロール回路間で制御信号の授受
を打込、データバッファが満杯になる時間とス) IJ
−マ装置がデータバッファを空にする時間との間の空き
時間を利用して、ディスク装置を使用することを前てい
とした処理装置を動作させるようにしたデータ転送制御
装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15507582A JPS5945571A (ja) | 1982-09-06 | 1982-09-06 | デ−タ転送制御装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP15507582A JPS5945571A (ja) | 1982-09-06 | 1982-09-06 | デ−タ転送制御装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS5945571A true JPS5945571A (ja) | 1984-03-14 |
Family
ID=15598102
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP15507582A Pending JPS5945571A (ja) | 1982-09-06 | 1982-09-06 | デ−タ転送制御装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5945571A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6139126A (ja) * | 1984-07-31 | 1986-02-25 | Erumu Data:Kk | 磁気テ−プ記録装置 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54114138A (en) * | 1978-02-27 | 1979-09-06 | Toshiba Corp | Channel control system |
JPS5665257A (en) * | 1979-11-01 | 1981-06-02 | Casio Comput Co Ltd | Data transfer system between external memory devices |
JPS5682927A (en) * | 1979-12-07 | 1981-07-07 | Hitachi Ltd | Method and device for inputting and outputting data |
JPS57111645A (en) * | 1980-12-29 | 1982-07-12 | Fujitsu Ltd | Input-output control system |
-
1982
- 1982-09-06 JP JP15507582A patent/JPS5945571A/ja active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS54114138A (en) * | 1978-02-27 | 1979-09-06 | Toshiba Corp | Channel control system |
JPS5665257A (en) * | 1979-11-01 | 1981-06-02 | Casio Comput Co Ltd | Data transfer system between external memory devices |
JPS5682927A (en) * | 1979-12-07 | 1981-07-07 | Hitachi Ltd | Method and device for inputting and outputting data |
JPS57111645A (en) * | 1980-12-29 | 1982-07-12 | Fujitsu Ltd | Input-output control system |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS6139126A (ja) * | 1984-07-31 | 1986-02-25 | Erumu Data:Kk | 磁気テ−プ記録装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPH06105927B2 (ja) | デ−タ転送速度可変制御方式 | |
JPS5945571A (ja) | デ−タ転送制御装置 | |
JPS6121696Y2 (ja) | ||
JPH0225958A (ja) | 高速データ転送システム | |
KR940009830B1 (ko) | 제어논리장치 | |
JPS55134426A (en) | Input/output control system | |
JPH0642227B2 (ja) | デ−タ転送装置 | |
JPS6130300B2 (ja) | ||
JPS5786968A (en) | Doubled computer system | |
JPS61250758A (ja) | 通信制御装置 | |
KR930006896B1 (ko) | 데이타 입출력 분배장치 | |
JPS6117478Y2 (ja) | ||
JPS61100852A (ja) | デ−タ転送方式 | |
JPS58223861A (ja) | 入出力制御装置のデ−タ2重記録方式 | |
JPH04107665A (ja) | 入出力制御装置 | |
JPS60215262A (ja) | 半導体記憶システム | |
JPH0261721A (ja) | バッファメモリの制御装置 | |
JPS58221437A (ja) | 描画制御装置 | |
JPS6289157A (ja) | デ−タ転送方式 | |
JPH0833801B2 (ja) | データブロック制御装置 | |
JPS61134859A (ja) | メモリのバツクアツプ制御方式 | |
JPS5937643U (ja) | デ−タ収録装置 | |
JPS6051940A (ja) | バッファメモリ制御方式 | |
JPS61221860A (ja) | デ−タ転送方式 | |
JPS55121520A (en) | Input-output control system |