JPS5938771Y2 - 符号変調装置 - Google Patents
符号変調装置Info
- Publication number
- JPS5938771Y2 JPS5938771Y2 JP1979078719U JP7871979U JPS5938771Y2 JP S5938771 Y2 JPS5938771 Y2 JP S5938771Y2 JP 1979078719 U JP1979078719 U JP 1979078719U JP 7871979 U JP7871979 U JP 7871979U JP S5938771 Y2 JPS5938771 Y2 JP S5938771Y2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- sample
- channel
- code modulation
- supplied
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired
Links
Landscapes
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
- Analogue/Digital Conversion (AREA)
Description
【考案の詳細な説明】
本考案は、符号変調装置に関し、特に2チヤンネルのア
ナログ信号を符号変調するようにしたPCM変調器に用
いて最適なものである。
ナログ信号を符号変調するようにしたPCM変調器に用
いて最適なものである。
従来の2チヤンネルのPCM変調器では、1チヤンネル
で使用するときに片方のチャンネルを使用しないように
している。
で使用するときに片方のチャンネルを使用しないように
している。
この場合、1チヤンネルで使用するときの変調可能周波
数帯域は2チヤンネルで使用する場合と同じである。
数帯域は2チヤンネルで使用する場合と同じである。
本考案は、1チヤンネルの入力信号をPCM変調すると
きに、2チャンネル分の変調回路を使用して変調可能周
波数帯域をは!2倍にするようにしたものである。
きに、2チャンネル分の変調回路を使用して変調可能周
波数帯域をは!2倍にするようにしたものである。
以下本考案の実施例を図面を参照して説明する。
第1図は本考案をVTRに接続されるPCM変復調器に
適用した一実施例を示すブロック図、第2図は第1図の
各部の波形図である。
適用した一実施例を示すブロック図、第2図は第1図の
各部の波形図である。
第1図の上半分は変調系で下半分は復調系である。
2チヤンネルの信号をPCM記録/再生するときには、
第1図の変調系の切換スイッチSW1〜SW3が固定接
点に2の側に接続される。
第1図の変調系の切換スイッチSW1〜SW3が固定接
点に2の側に接続される。
2チヤンネルのアナログ信号(第2図A及びB)は夫夫
端子1−1及び1−2からヘッドアンプ3−1゜3−2
に供給される。
端子1−1及び1−2からヘッドアンプ3−1゜3−2
に供給される。
これらのヘッドアンプの出力は、減衰器4−1.スイッ
チSW1及び減衰器4−2を夫々通ってローパスフィル
タ5−1 。
チSW1及び減衰器4−2を夫々通ってローパスフィル
タ5−1 。
5−2に供給され、ここでO〜20KHzに帯域制限さ
れた後、スイッチSW2の接点に2を通ってラインアン
プ8−1.8−2に供給される。
れた後、スイッチSW2の接点に2を通ってラインアン
プ8−1.8−2に供給される。
ラインアンプの出力はサンプルホールド回路9−1゜9
−2に供給され、ここで第2図C,Dに示すクロックパ
ルスc、dに基いてサンプルホールドされる。
−2に供給され、ここで第2図C,Dに示すクロックパ
ルスc、dに基いてサンプルホールドされる。
これらのクロックパルスc、dは記録用同期信号発生器
16から供給され、例えば60KHz程度であってよく
、夫々は互に逆位相となっている。
16から供給され、例えば60KHz程度であってよく
、夫々は互に逆位相となっている。
従って2チヤンネルの信号は第2図の点線及び一点鎖線
で示すタイミングで交互にサンプリングされる。
で示すタイミングで交互にサンプリングされる。
サンプルホールド回路9−1.9−2の出力はアナログ
スイッチ回路10で交互に時分割されて直列信号に変換
され、更に、1:4のレベル切換回路11を経てA/D
コンバータ12に供給される。
スイッチ回路10で交互に時分割されて直列信号に変換
され、更に、1:4のレベル切換回路11を経てA/D
コンバータ12に供給される。
A/Dコンバータに釦いてPCM信号に変換された直列
2チャンネル信号は、メモリー13に1時的に記憶され
、更に、同期信号発生器16から供給されるクロックパ
ルスによってテレビジョンの同期信号に同期して読み出
される。
2チャンネル信号は、メモリー13に1時的に記憶され
、更に、同期信号発生器16から供給されるクロックパ
ルスによってテレビジョンの同期信号に同期して読み出
される。
メモリー13の出力は、CRC付加回路14において、
コードチェック用のサイクリックリダンダンシイコード
が付加された後、ビデオアンプ15を経てヘリカルスキ
ャン形VTRにビデオ信号として記録される。
コードチェック用のサイクリックリダンダンシイコード
が付加された後、ビデオアンプ15を経てヘリカルスキ
ャン形VTRにビデオ信号として記録される。
なお2チヤンネル記録のときには、スイッチSW3が接
点に2側に接続されるので、2チャンネル識別信号が同
期信号発生器16からビデオアンプ15に供給され、第
2図Fに示すように、垂直ブランキング区間において識
別信号fがPCM信号と共に記録される。
点に2側に接続されるので、2チャンネル識別信号が同
期信号発生器16からビデオアンプ15に供給され、第
2図Fに示すように、垂直ブランキング区間において識
別信号fがPCM信号と共に記録される。
次に再生時には、VTRから再生されたビデオ信号がビ
デオアンプ21を経てCRC検査回路23に供給され、
ここでコード誤りがチェックされる。
デオアンプ21を経てCRC検査回路23に供給され、
ここでコード誤りがチェックされる。
昔たビデオアンプ21の出力は同期分離回路22にも供
給され、ここで分離された水平同期信号及び垂直同期信
号は再生用同期信号発生器24に供給され、各種のクロ
ックパルス及びタイミング信号が形成される。
給され、ここで分離された水平同期信号及び垂直同期信
号は再生用同期信号発生器24に供給され、各種のクロ
ックパルス及びタイミング信号が形成される。
CRC検査回路23の出力は、メモリー25に記憶され
、更に連続パルスで読み出されるので、メモリー25か
らブランキング区間のない連続した2チヤンネルの時分
割PCM信号が得られる。
、更に連続パルスで読み出されるので、メモリー25か
らブランキング区間のない連続した2チヤンネルの時分
割PCM信号が得られる。
このPCM信号は、D/Aコンバータ26でアナログ信
号に変換され、補間回路27においてドロップアウト区
間が補間された後、アナログスイッチ28で2チヤンネ
ルのアナログ信号に分割される。
号に変換され、補間回路27においてドロップアウト区
間が補間された後、アナログスイッチ28で2チヤンネ
ルのアナログ信号に分割される。
また再生ビデオ信号に含1れている2チヤンネル識別信
号fは同期信号発生器24で分離された後、検出回路3
1に供給され、ここで再生ビデオ信号が2チヤンネルで
あることが検出される。
号fは同期信号発生器24で分離された後、検出回路3
1に供給され、ここで再生ビデオ信号が2チヤンネルで
あることが検出される。
検出回路31の出力は表示器33に供給され、ここで2
チヤンネル再生であることが表示される。
チヤンネル再生であることが表示される。
lた検出出力はリレー駆動回路32に供給され、これに
よってリレー34が動作し、切換スイッチSW4及びS
W5が接点に2の側に接続される。
よってリレー34が動作し、切換スイッチSW4及びS
W5が接点に2の側に接続される。
従って、アナログスイッチ28の出力の2チヤンネルの
再生信号はスイッチSW4の接点に2を夫夫通ってロー
パスフィルタ40−1.40−2に供給される。
再生信号はスイッチSW4の接点に2を夫夫通ってロー
パスフィルタ40−1.40−2に供給される。
フィルタ40−1の出力は、スイッチSW5の接点に2
、ラインアンプ41−1.端子42−1を夫々通って一
方のチャンネルの再生信号として外部に導出される。
、ラインアンプ41−1.端子42−1を夫々通って一
方のチャンネルの再生信号として外部に導出される。
捷たフィルタ40−2の出力はラインアンプ41−2、
端子422を夫々通って他方のチャンネルの再生信号と
して外部に導出される。
端子422を夫々通って他方のチャンネルの再生信号と
して外部に導出される。
次に第1図のPCM変調器を用いて、第2図Eに示す1
チヤンネルのアナログ信号のみを記録する場合には、ス
イッチSW1〜SW3が接点KI側に接続される。
チヤンネルのアナログ信号のみを記録する場合には、ス
イッチSW1〜SW3が接点KI側に接続される。
端子1−1に供給された入力信号は、ヘッドアップ3−
1、減衰器4−1、スイッチSW1の接点K 1 を経
てローパスフィルタ6に供給され、ここでO〜40KH
zに帯域制限される。
1、減衰器4−1、スイッチSW1の接点K 1 を経
てローパスフィルタ6に供給され、ここでO〜40KH
zに帯域制限される。
ローパスフィルタ6の出力は、アンプ7を通り、更にス
イッチSW2の接点に1で2つに分岐され、ラインアン
プ8−1.8−2に夫々供給される。
イッチSW2の接点に1で2つに分岐され、ラインアン
プ8−1.8−2に夫々供給される。
ラインアンプの出力はサンプルホールド回路9−1.9
−2に供給されるので、第2図Eに示すように、単一の
信号が互に逆相のクロックパルスc、dで交互にサンプ
リングされる。
−2に供給されるので、第2図Eに示すように、単一の
信号が互に逆相のクロックパルスc、dで交互にサンプ
リングされる。
即ち、実質的に2倍のサンプル周期(例えば120KH
z)でサンプリングが行われる。
z)でサンプリングが行われる。
サンプルホールド回路9−1.9−2の出力はアナログ
スイッチ10で直列信号に変換され、以下既述と同様な
PCM記録が行われる。
スイッチ10で直列信号に変換され、以下既述と同様な
PCM記録が行われる。
なお1チヤンネル記録のときには、第2図Fに示す2チ
ヤンネル識別信号fは記録されない。
ヤンネル識別信号fは記録されない。
次に再生時には、既述と同様な再生動作が行われるが、
検出回路31の出力がないので、リレー34が動作せず
、スイッチSW4及びSW5は接点に1の側に接続され
る。
検出回路31の出力がないので、リレー34が動作せず
、スイッチSW4及びSW5は接点に1の側に接続され
る。
従って、アナログスイッチ28から得られる再生出力は
スイッチSW4の接点に1において合成され、単一の再
生信号として、バッファーアンプ、ローパスフィルタ3
8、フィルタアンプ39、スイッチSW5の接点に1、
ラインアンプ41−1、端子42−1を通って外部に導
出される。
スイッチSW4の接点に1において合成され、単一の再
生信号として、バッファーアンプ、ローパスフィルタ3
8、フィルタアンプ39、スイッチSW5の接点に1、
ラインアンプ41−1、端子42−1を通って外部に導
出される。
本考案は上述の如く、複数のチャンネルの入力信号を、
夫々位相の異なるサンプルパルスを用いた複数のサンプ
ルホールド回路でサンプルホールドしてから符号変調し
、入力信号が1チヤンネルのとき、単一の入力信号を上
記複数のサンプルホールド回路に供給するようにした。
夫々位相の異なるサンプルパルスを用いた複数のサンプ
ルホールド回路でサンプルホールドしてから符号変調し
、入力信号が1チヤンネルのとき、単一の入力信号を上
記複数のサンプルホールド回路に供給するようにした。
故にサンプルパルスの周波数を増加させることなく、1
チヤンネルのときの符号変調の変調可能周波数帯域を増
加させることができる。
チヤンネルのときの符号変調の変調可能周波数帯域を増
加させることができる。
第1図は本考案をVTRに接続されるPCM変復調器に
適用した実施例を示すブロック図、第2図は第1図の各
部の波形図である。 なお図面に用いられている符号について、SW2・・・
切換スイッチ、9−1.9−2・・・サンプルホールド
回路、10・・・アナログスイッチ、12・・・A/D
コンバータである。
適用した実施例を示すブロック図、第2図は第1図の各
部の波形図である。 なお図面に用いられている符号について、SW2・・・
切換スイッチ、9−1.9−2・・・サンプルホールド
回路、10・・・アナログスイッチ、12・・・A/D
コンバータである。
Claims (1)
- 複数チャンネルの入力信号を夫々位相の異なるサンプル
パルスでもってサンプルホールドする複数のサンプルホ
ールド回路と、上記サンプルホールド回路の出力を時分
割して直列の符号変調信号に変換する符号変調回路と、
入力信号が1チヤンネルのとき、単一の入力信号を上記
複数のサンフルホールド回路の夫々に供給する切換スイ
ッチとを夫々具備する符号変調装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1979078719U JPS5938771Y2 (ja) | 1979-06-09 | 1979-06-09 | 符号変調装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP1979078719U JPS5938771Y2 (ja) | 1979-06-09 | 1979-06-09 | 符号変調装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS55179433U JPS55179433U (ja) | 1980-12-23 |
JPS5938771Y2 true JPS5938771Y2 (ja) | 1984-10-29 |
Family
ID=29312167
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP1979078719U Expired JPS5938771Y2 (ja) | 1979-06-09 | 1979-06-09 | 符号変調装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS5938771Y2 (ja) |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS51132147A (en) * | 1975-01-16 | 1976-11-17 | Dowa Mining Co | Silverrbrazing alloy |
-
1979
- 1979-06-09 JP JP1979078719U patent/JPS5938771Y2/ja not_active Expired
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS51132147A (en) * | 1975-01-16 | 1976-11-17 | Dowa Mining Co | Silverrbrazing alloy |
Also Published As
Publication number | Publication date |
---|---|
JPS55179433U (ja) | 1980-12-23 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5938771Y2 (ja) | 符号変調装置 | |
KR100255734B1 (ko) | 디지탈 비디오 테이프 레코더 | |
JPH06165108A (ja) | 映像録画/再生システムのダブル記録再生回路 | |
JPH0815332B2 (ja) | 磁気記録再生装置 | |
JP2508121B2 (ja) | 記録再生装置 | |
KR970006482Y1 (ko) | 자기기록 재생장치 | |
JPS62152292A (ja) | 映像信号記録再生装置 | |
JPH05153620A (ja) | 映像信号記録再生装置 | |
JPH02277385A (ja) | 映像信号記録装置及び映像信号再生装置 | |
JPH0214468A (ja) | 記録装置及び再生装置 | |
JP2532454B2 (ja) | 映像信号記録再生装置 | |
JPH0564132A (ja) | 静止画記録再生装置 | |
JPS63262987A (ja) | 映像信号再生装置 | |
JPS61230580A (ja) | Vtrにおける輝度信号の記録・再生処理回路 | |
JPS6339284A (ja) | 磁気記録再生装置 | |
JPH0530355B2 (ja) | ||
JPS63142785A (ja) | 信号記録方式 | |
JPH01264490A (ja) | ビデオ信号再生装置 | |
JPH04328989A (ja) | 映像信号記録及び/又は再生装置 | |
JPH04223783A (ja) | 磁気記録再生装置 | |
JPS63204981A (ja) | 2チヤンネル録画再生装置 | |
JPH0123843B2 (ja) | ||
JPS61287075A (ja) | 8ミリビデオテ−プレコ−ダ | |
JPS61133079A (ja) | 情報信号記録円盤 | |
JPH0476555B2 (ja) |