JPS5936627U - クロツクパルス抽出回路 - Google Patents
クロツクパルス抽出回路Info
- Publication number
- JPS5936627U JPS5936627U JP13131182U JP13131182U JPS5936627U JP S5936627 U JPS5936627 U JP S5936627U JP 13131182 U JP13131182 U JP 13131182U JP 13131182 U JP13131182 U JP 13131182U JP S5936627 U JPS5936627 U JP S5936627U
- Authority
- JP
- Japan
- Prior art keywords
- clock pulse
- extraction circuit
- pulse extraction
- shift register
- pulses
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Landscapes
- Manipulation Of Pulses (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
第1図は従来のクロックパルス抽出回路、第2図の動作
タイミング図、第3図は本発明の一実施例の回路図、第
4図は第3図の動作タイミング図である。 1:シフトレジスタ、2:基本クロック、13:フリッ
プフロップ、14:論理積ゲート。
タイミング図、第3図は本発明の一実施例の回路図、第
4図は第3図の動作タイミング図である。 1:シフトレジスタ、2:基本クロック、13:フリッ
プフロップ、14:論理積ゲート。
Claims (1)
- 基本クロックより任意デユーティのパルスを得る少くと
も1個のシフトレジスタと、このシフ]・レジスタから
得られるパルスを入力とし上記基本クロックにより上記
パルスを1サイクル分シフトさせるフリップフロップと
、このフリップフロップ出力と上記シフトレジスタ出力
がそれぞれ供給され任意パルスを抽出するゲートとから
成ることを特徴とするクロックパルス抽出回路。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP13131182U JPS5936627U (ja) | 1982-09-01 | 1982-09-01 | クロツクパルス抽出回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP13131182U JPS5936627U (ja) | 1982-09-01 | 1982-09-01 | クロツクパルス抽出回路 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| JPS5936627U true JPS5936627U (ja) | 1984-03-07 |
Family
ID=30296907
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| JP13131182U Pending JPS5936627U (ja) | 1982-09-01 | 1982-09-01 | クロツクパルス抽出回路 |
Country Status (1)
| Country | Link |
|---|---|
| JP (1) | JPS5936627U (ja) |
-
1982
- 1982-09-01 JP JP13131182U patent/JPS5936627U/ja active Pending
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| JPS5936627U (ja) | クロツクパルス抽出回路 | |
| JPS58109339U (ja) | ゲ−トパルス発生回路 | |
| JPS60129748U (ja) | パルス幅変調回路 | |
| JPS58103584U (ja) | ゲ−トタ−ンオフサイリスタのゲ−ト制御回路 | |
| JPS586435U (ja) | 多重位相発生回路 | |
| JPS5999298U (ja) | ダイナミツクメモリのアクセスタイミング回路 | |
| JPS60129747U (ja) | パルス発生回路 | |
| JPS58107633U (ja) | 出力回路 | |
| JPS58101232U (ja) | マイクロコンピユ−タ | |
| JPS58161335U (ja) | 単安定マルチバイブレ−タ | |
| JPS60119138U (ja) | パルス発生回路 | |
| JPS5952732U (ja) | パルス幅制御装置 | |
| JPS60181926U (ja) | 信号発生回路 | |
| JPS585084U (ja) | 表示装置 | |
| JPS60129746U (ja) | アツプダウンカウンタ | |
| JPS593632U (ja) | 時間遅れ回路 | |
| JPS5957033U (ja) | 規定数パルス発生回路 | |
| JPS5991042U (ja) | デジタル波形弁別回路 | |
| JPS60139342U (ja) | 奇数分周回路 | |
| JPS60101154U (ja) | デ−タ出力制御回路 | |
| JPS60180139U (ja) | 計数回路 | |
| JPH0357630U (ja) | ||
| JPS58538U (ja) | デ−タ速度変換回路 | |
| JPS6239300U (ja) | ||
| JPS609354U (ja) | スクランブル回路 |