JPS5999298U - ダイナミツクメモリのアクセスタイミング回路 - Google Patents

ダイナミツクメモリのアクセスタイミング回路

Info

Publication number
JPS5999298U
JPS5999298U JP19309282U JP19309282U JPS5999298U JP S5999298 U JPS5999298 U JP S5999298U JP 19309282 U JP19309282 U JP 19309282U JP 19309282 U JP19309282 U JP 19309282U JP S5999298 U JPS5999298 U JP S5999298U
Authority
JP
Japan
Prior art keywords
access timing
timing circuit
memory access
dynamic memory
flop
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP19309282U
Other languages
English (en)
Inventor
岡村 治彦
美田 修
昌弘 秦
山口 政数
Original Assignee
富士通株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 富士通株式会社 filed Critical 富士通株式会社
Priority to JP19309282U priority Critical patent/JPS5999298U/ja
Publication of JPS5999298U publication Critical patent/JPS5999298U/ja
Pending legal-status Critical Current

Links

Abstract

(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。

Description

【図面の簡単な説明】
第1図は従来のタイミング回路、第2図は第1図のタイ
ムチャート、第3図は本考案に係るタイミング回路、第
4図は第3図のタイムチャートである。 1.2・・・ナントゲート、3.4・・・Dフリップフ
ロップ、6・・・ナントゲート、7・・・シフトレジス
タ、8・・・インバータ。

Claims (1)

    【実用新案登録請求の範囲】
  1. り形フリップフロップの出力をシフトレジスタに供給す
    ることによりメモリアクセス用のタイミングを得るよう
    にしたダイナミックメモリのアクセスタイミング回路に
    おいて、上記り形フリップフロップのクロック用端子に
    インバータが接続され、クロック信号の位相を反転して
    該フリツプフ゛   ロッゾに印加するようにしたこと
    を特徴とするダイナミックメモリのアクセスタイミング
    回路。
JP19309282U 1982-12-22 1982-12-22 ダイナミツクメモリのアクセスタイミング回路 Pending JPS5999298U (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP19309282U JPS5999298U (ja) 1982-12-22 1982-12-22 ダイナミツクメモリのアクセスタイミング回路

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19309282U JPS5999298U (ja) 1982-12-22 1982-12-22 ダイナミツクメモリのアクセスタイミング回路

Publications (1)

Publication Number Publication Date
JPS5999298U true JPS5999298U (ja) 1984-07-05

Family

ID=30415379

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19309282U Pending JPS5999298U (ja) 1982-12-22 1982-12-22 ダイナミツクメモリのアクセスタイミング回路

Country Status (1)

Country Link
JP (1) JPS5999298U (ja)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6414790A (en) * 1987-07-08 1989-01-18 Mitsubishi Electric Corp Ram control circuit
JPH0283885A (ja) * 1988-09-20 1990-03-23 Rohm Co Ltd メモリアクセス回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS6414790A (en) * 1987-07-08 1989-01-18 Mitsubishi Electric Corp Ram control circuit
JPH0283885A (ja) * 1988-09-20 1990-03-23 Rohm Co Ltd メモリアクセス回路

Similar Documents

Publication Publication Date Title
JPS5999298U (ja) ダイナミツクメモリのアクセスタイミング回路
JPS5986742U (ja) プログラマブルタイミング発生回路
JPS586435U (ja) 多重位相発生回路
JPS60164258U (ja) デ−タ転送制御装置
JPS58191769U (ja) 同期信号切換回路
JPS6074297U (ja) Ramアクセス回路
JPS59161185U (ja) デジタル画像表示回路
JPS5978595U (ja) メモリ−ストツプ回路
JPS60139342U (ja) 奇数分周回路
JPS58107633U (ja) 出力回路
JPS6025240U (ja) 周波数変換回路
JPS6043081U (ja) 同期信号補償回路
JPS601037U (ja) 二者択一回路
JPS6123771U (ja) クランプ回路
JPS58101232U (ja) マイクロコンピユ−タ
JPS6074338U (ja) クロツク発生回路
JPS59147197U (ja) 残響効果装置
JPS60129747U (ja) パルス発生回路
JPS60109133U (ja) 半導体集積回路
JPS60163376U (ja) 比較テスタ−
JPS58118600U (ja) パルス発生回路
JPS58140599U (ja) ダイナミツクランダムアクセスメモリ制御回路
JPS5939499U (ja) 主記憶装置のエラ−ビツト表示回路
JPS58114598U (ja) Ccd入出力回路
JPS601035U (ja) 遅延装置